5.6 数字信号处理硬件基础

54
5.6 数数数数数数数数数数 数数数数数数数数数数数数数数 数数 数数 数数 数数数 ()(), 数数数数数数数数数数数数 数数 数数 数数数数数数数数数数 数数 数 一,()() 数数数数数数数数数数数数 数数数数数数数数数数 数数数数数数数数数数 ;, 数数数 . 数数数数数数数数数数数数数数数数数数数数数数数

Upload: kesler

Post on 15-Mar-2016

68 views

Category:

Documents


2 download

DESCRIPTION

5.6 数字信号处理硬件基础. 数字信号处理中的主要运算是乘(除)加(减)运算,在一般的计算机与微处理器中,乘(除)法运算是用若干次加(减)法运算及移位操作方式实现的;在处理器的结构方面,通用计算机及微处理器采用冯 . 诺曼结构。 数字信号处理处理器在以上两方面有所不同。. 数字信号处理器特点:. 乘法运算直接用 硬件乘法器 完成, 以提高运算速度。 采用 哈佛 结构 ( 多总线结构 , 即程序存储器和数据存储器分开 , 各有各的总线 , 或地址总线和数据总线分开 ) ,甚至采用多地址总线和多数据总线。还采用流水线及并行结构。. 5.6.1 数字信号处理器结构特点. - PowerPoint PPT Presentation

TRANSCRIPT

Page 1: 5.6   数字信号处理硬件基础

5.6 数字信号处理硬件基础 数字信号处理中的主要运算是乘(除)加(减)运算,在一般的计算机与微处理器中,乘(除)法运算是用若干次加(减)法运算及移位操作方式实现的;在处理器的结构方面,通用计算机及微处理器采用冯 . 诺曼结构。 数字信号处理处理器在以上两方面有所不同。

Page 2: 5.6   数字信号处理硬件基础

数字信号处理器特点:•乘法运算直接用硬件乘法器完成,以提高运算速度。•采用哈佛结构 ( 多总线结构 , 即程序存储器和数据存储器分开 , 各有各的总线 , 或地址总线和数据总线分开 ) ,甚至采用多地址总线和多数据总线。还采用流水线及并行结构。

Page 3: 5.6   数字信号处理硬件基础

5.6.1 数字信号处理器结构特点 5.6.1.1 冯 . 诺曼结构 1945 年,冯 . 诺曼首先提出了“存储程序”的概念和二进制原理,后来,人们把利用这种概念和原理设计的电子计算机系统统称为“冯 . 诺曼型结构”计算机。冯 . 诺曼结构的处理器使用同一个存储器,经由同一个总线传输,如图 5.6-1 。

Page 4: 5.6   数字信号处理硬件基础

输入设备 运算器 输出设备

存储器控制器数据线

控制线

图 5.6-1 冯 . 诺曼结构

Page 5: 5.6   数字信号处理硬件基础

冯 . 诺曼结构处理器具有以下几个特点: ( 1 ) 必须有一个存储器; ( 2 ) 必须有一个控制器; ( 3 ) 必须有一个运算器,用于完成算术运算和逻辑 运算; ( 4 ) 必须有输入和输出设备,用于进行人机通信。

Page 6: 5.6   数字信号处理硬件基础

冯 . 诺曼的主要贡献就是提出并实现了“存储程序”的概念。由于指令和数据都是二进制码,指令和操作数的地址又密切相关,因此,当初选择这种结构是自然的。但是,这种指令和数据共享同一总线的结构,使得信息流的传输成为限制计算机性能的瓶颈,影响了数据处理速度的提高。

Page 7: 5.6   数字信号处理硬件基础

5.6.1.2 哈佛结构 数字信号处理一般需要较大的数据流量和较高的运算速度,为了提高数据吞吐量,在数字信号处理器中大多采用哈佛结构,如图 5.6-2 。

图 5.6-2 哈佛结构 程 序存储器 CPU 操作数存储器

程序总线 数据总线

Page 8: 5.6   数字信号处理硬件基础

与冯 . 诺曼结构处理器比较,哈佛结构处理器有两个明显的特点:

( 1 )使用两个独立的存储器模块,分别存储

指令和数据,每个存储模块都不允许指令和数据并存;

( 2 )使用两条独立的总线,分别作为 CPU

与每个存储器之间的专用通信路径,而这两条总线之间毫无关联。

Page 9: 5.6   数字信号处理硬件基础

改进的哈佛结构: 为了提高传输效率,节省总线,又提出了改进的哈佛结构,如图 5.6-3 。

图 5.6-3 改进型哈佛结构

程 序存储器 CPU 操作数存储器

地址总线

数据总线

Page 10: 5.6   数字信号处理硬件基础

改进型哈佛结构特点: ( 1 )使用两个独立的存储器模块,分别存储指令和数据,每个存储模块都不允许指令和数据并存,以便实现并行处理; ( 2 )具有一条独立的地址总线和一条独立的数据总线,利用公用地址总线访问两个存储模块(程序存储模块和数据存储模块),公用数据总线则被用来完成程序存储模块或数据存储模块与 CPU 之间的数据传输; ( 3 )两条总线由程序存储器和数据存储器分时共用。

Page 11: 5.6   数字信号处理硬件基础

指令流的定时关系: 可反映冯 . 诺曼结构与哈佛结构处理方式的差别。典型情况下,完成一条指令需要 3 个步骤,即:取指令、指令译码和执行指令。举一个最简单的对存储器进行读写操作的指令,如图 5.6-4 ,指令 1 至指令 3 均为存、取数指令。 对冯 . 诺曼结构处理器,由于指令和数据要从同一个存储空间存取,经由同一总线传输,因而它们无法重叠执行,只能顺序执行。

Page 12: 5.6   数字信号处理硬件基础

图 6-5 哈佛结构处理器指令流的定时关系示意图

Page 13: 5.6   数字信号处理硬件基础

如果采用哈佛结构处理以上同样的 3 条存取数指令,如图 5.6-5 ,由于取指令和存取数据分别经由不同的存储空间和不同的总线,使得各条指令可以重叠执行,这样,也就克服了数据流传输的瓶颈,提高了运算速度。

哈佛结构强调了总的系统速度以及通讯和处理器配置方面的灵活性。

Page 14: 5.6   数字信号处理硬件基础

5.6.1.3 流水线处理 

加快程序执行的一个途径是提高处理器的时钟速度。但时钟速度的提高受工艺等的限制,并不是可以无限提高的。而改进处理方法则是提高程序流执行速度的另一个有效途径。 先进的处理方法有流水线处理和并行处理,它们使得各项运算或处理都能在同一个时钟周期里完成。

Page 15: 5.6   数字信号处理硬件基础

流水线概念取自工厂自动化生产线,它是一种可以使两个或更多的操作在执行时发生重叠的技术,在流水线操作中,一个任务被分解为若干子任务,这样它们就可在执行时相互重叠。一个子任务被称为一个流水段。

在上面讨论哈佛结构的例子中,一个指令可以分为 3 步完成,每一步可作为一个流水段,当流水段填满时,处理器就可同时执行 3 个指令,所以平均每个指令只用 1 个时钟周期就可完成。

Page 16: 5.6   数字信号处理硬件基础

图 5.6-6 流水线的概念

Page 17: 5.6   数字信号处理硬件基础

关于使用流水线方式的两个问题: (a)  一项处理一般很难分解成若干个处理规模一致、因而时间上有最佳配合(无须等待)的流水段,为此需要用若干个寄存器来协调流水线的节奏。 (b) 在流水线的启动和停止阶段,流水线要逐步地被填满或出空。因此,对于一次性的非重复计算,流水线方式并不适用,只有当预期的循环操作足够长时,或是对一系列数据反复执行同一指令时,采用流水线处理方式才是合理的。

Page 18: 5.6   数字信号处理硬件基础

5.6.1.4 并行处理 加快运算速度的另一种方法是采用并行处理,这种方法克服了流水线方法要把一个处理分解为若干子处理的困难。并行处理指:1 ) DSP 充分利用哈佛结构多重总线的优点,在一个周期里使内部的各个处理单元同时工作,实现高度的并行处理。 如在一个周期里可以同时完成取指令、计算下一个指令的地址、执行一个或两个数据传输、更新一个或两个地址指针并且进行计算等等。

Page 19: 5.6   数字信号处理硬件基础

2 )使用若干同样的处理单元对若干处理内容相同(具有互换性)的操作同时作平等的处理。 并行处理的硬件开销很大,而且需要对各个处理单元的输入和输出作复杂的管理。事实上,在高度并行的结构里,主要的困难不是运算本身,而是数据的组织和地址的产生。以 FFT 运算为例,要求并行存取 N/2 个数据点,由于一般的存储器在每个周期里只能在总线上传输一个数据,因此,并行处理要有专门的缓冲区以要求的吞吐率来高速度地供应数据,数据地址也必须高速产生。

Page 20: 5.6   数字信号处理硬件基础

5.6.2 DSP硬件构成 典型的 DSP 处理器中的运算 / 处理功能单元主要包括以下几个部分: ●   乘法器 /乘加器( MAC ) ●   算术逻辑运算单元( ALU ) ●   移位器 ●    数据地址发生器( DAG ) ●   程序定序器,又称指令定序器 ●    存储器

Page 21: 5.6   数字信号处理硬件基础

 

5.6.2. 1   DSP 的乘法器 /乘加器( MAC)DSP乘法器应具有以下基本功能:  1. 要求在一个时钟周期里对两个字长为

b位的输入由硬件作快速并行乘法;  2. 应能通过格式控制来执行无符号或带符号或混合的乘法操作、小数或整数乘法操作以及扩展精度或双精度运算,并有合适的舍位方法;

3.应有输入和输出寄存器,这样可以锁存数据,配合流水线操作。也可不用寄存器,使乘法器在透明方式下工作,这样可以有最小的等待时间。

Page 22: 5.6   数字信号处理硬件基础

在数字信号处理的滤波器、 FFT 、卷积及各种矢量运算中,由于要执行 Σb(n)*x(n - k) 一类的运算,这类运算的乘法和加法总是同时出现,因此 DSP中就希望将乘法器和加法器相结合,在一个时钟周期完成一次乘、加运算,并且累加乘法运算的结果。这样的运算单元称为乘法累加器( MAC )。 对于乘法累加器,除了要求能在一个时钟周期完成一次乘、加运算外,为了在累加时保证运算精度,还应在累加输出寄存器中包括足够的保护位,因其在 2b位的乘法输出宽度之外,所以称为扩展位。扩展位中的逻辑应该能用来预测累加器的溢出,并且能紧急通知作重新定标度操作,即防溢出处理。

Page 23: 5.6   数字信号处理硬件基础

5.6.2. 2   DSP 的算术逻辑运算单元( A

LU ) DSP 的 ALU 与一般计算机不同的是具有“条件移位”功能,它能在执行运算的同一个周期内,将运算结果根据输入的状态标志作增量或减量的移位。这个功能可以加快许多 DSP 运算。例如, FFT蝶形运算的输出幅度总是不断增大,但是增大多少是随信号而变的,如果不考虑信号的实际大小而一律用自动减量移位来防止溢出,则会造成信噪比下降,而采用加法——条件移位操作则可以得到最大的动态范围。

Page 24: 5.6   数字信号处理硬件基础

5.6.2. 3   DSP 的移位器 移位操作分算术移位和逻辑移位。算术移位把 1 个数左移放大(升标度)或右移缩小(降标度)若干位 。右移使得符号位扩展,也就是在左边填入符号位,这样可以保留原有的正号或负号。左移操作用 0 填入最低位,如果数的最高位不是符号位,则左移的结果就造成了溢出,这时溢出标志被置 1 。逻辑移位用来做某些逻辑操作,如用于位屏蔽等。逻辑移位把无符号数左移或右移,腾空位填 0 。

Page 25: 5.6   数字信号处理硬件基础

通用微处理器的移位操作是一位一位移的,每调用一次移位指令只能移动一位,速度很慢。

DSP中的移位器主要用途 :

a. 对数字定标度,使之缩小或放大,以避免上溢或下溢; b.  作定点数和浮点数之间的转换。

Page 26: 5.6   数字信号处理硬件基础

5.6.2. 4   DSP 的数据地址发生器( DAG ) 在通用微处理器中,产生数据的地址和进行数据处理都是同一个 ALU 的工作。而在 DSP中,为了得到快速和灵活的寻址,使用了专门的、有自己 ALU 的数据地址发生器,它可以按复杂的逻辑产生数据所在的地址,存放在一组寄存器中供其他单元存取。这样,与数据地址有关的计算就可以由数据地址发生器内部的 ALU 并行地算出,大大节省了公用 ALU 的时间。

Page 27: 5.6   数字信号处理硬件基础

DAG 的基本功能包括以下几个方面: ●   将一个预先算好的地址送到数据存储器; ●    用一个算出来的偏移量来修正地址; ●  对地址执行逻辑操作 ( 与、或、异或 ) 和移位; ● 将指针与预置值比较,若相等,则将指针复位到原始点,此即端点检测; ●  将地址各个位顺序反向; 高性能 DSP中, DAG还具有移位、位反转、逻辑屏蔽以及模寻址等功能。

Page 28: 5.6   数字信号处理硬件基础

5.6.2. 5        DSP 的程序定序器 DSP 的程序定序器有以下基本功能: ●  管理正常的程序流,程序计数器( PC )在每个周期加 1 ; ●  跟踪子程序的寻址,管理返回地址的堆栈; ●  以无开销的方式(以硬件循环计数器控制)管理循环; ● 测到数据溢出或要求数据重新定标时,转移到相应的异常处理程序; ● 中断服务,发生中断和结束中断时,转移或返回到相应的地址;

Page 29: 5.6   数字信号处理硬件基础

程序定序器主要包括:程序计数器、存放子程序和中断返回地址的堆栈、存放计数值的堆栈、存放转移地址的堆栈以及循环计数器等。

Page 30: 5.6   数字信号处理硬件基础

5.6.2. 6        DSP 的存储器 在 DSP中使用的各种特殊存储技术: ● 双口存储器,它有两个分开的端口,每个端口有自己的控制、数据、地址和 I/O 信号线等,可以独立地存取数据使用双口存储器可以在一个周期内读出前一次存入的值和写入新的值; ● 寄存器,它事实上是一个多口的高速缓冲存储器,可以被各个运算 / 处理单元以及总线所存取,具有极高的灵活性,在提高 DSP吞吐量方面有重要的作用;

Page 31: 5.6   数字信号处理硬件基础

● FIFO先进先出存储器,它可以配合流水线操作,在速度较慢和速度较快的处理器之间起缓冲作用; ● 高速缓冲存储器( cache ) , 它用来保存最近使用的指令或数据,对它们提供快速的存取。

上述各种特殊的存储技术,可以使 DSP放松对常规存储器的要求。

Page 32: 5.6   数字信号处理硬件基础

5.6.3 通用数字信号处理器1 、 通用数字信号处理器概述 从功能上分,数字信号处理器可以有专用和通用两大类。常用的专用数字信号处理器有单片并行乘累加器( TDC1010 )、专用数字滤波 / 相关器( TDC1028 )、修正的 16位 32 阶数字横向滤波器( IMS100 ,可做 DFT、卷积及相关)以及专用 FFT芯片( TMC2310 , 90年代初, 1024 点复数 FFT 只需 0.5 ms ),等等。但是,随着超大规模集成电路技术的发展,现在的通用数字信号处理器速度越来越快、功能越来越强、并行性也越来越好,可以替代大部分的专用 DSP ,再加上其使用灵活、批量生产所带来的低成本等特点,所以其应用也越来越广。因此我们后面的介绍讲到 DSP 也都是针对通用 DS

P 。

Page 33: 5.6   数字信号处理硬件基础

自 1982年美国德州仪器公司( TI公司)生产出第一代通用数字信号处理器( DSP ) TMS320C10 以来, DSP 以其独特的硬件结构和出色的运行性能,得到了迅猛的发展和广泛的应用。

Page 34: 5.6   数字信号处理硬件基础

常用的通用信号处理器:

TMS320CXX 系列 ADSP21XXX 系列

Page 35: 5.6   数字信号处理硬件基础

就结构而言, DSP 可以分为定点 DSP 和浮点DSP 。定点 DSP 与浮点 DSP 在硬件结构上最大的不同之处在于数据存储结构方面。应用浮点 D

SP ,用户不必知道如何存储数据,而应用定点DSP 时就需了解数据存储格式,必须对数据格式作一些转换。在选择 DSP 时,用户可以从芯片性能、运行速度、价格、功耗等几个方面综合考虑。一般情况下,定点 DSP 适用于采样频率低的相对比较简单的算法,浮点 DSP 适用于采样频率高的相对比较复杂的算法。

Page 36: 5.6   数字信号处理硬件基础

DSP 的市场正成为半导体行业关注的热点,其应用由最初的军用尖端技术拓展到通讯、计算机、家电、办公自动化、仪器仪表、汽车电子、工业控制等许多领域。

在诸多应用中,通讯占了很大比例。通讯技术的快速发展与 DSP 的发展密不可分。移动电话、调制解调器等是目前 DSP应用最多的一类产品。采用了特殊功能 DSP 的调制解调器使访问因特网的速度得到提高。

Page 37: 5.6   数字信号处理硬件基础

2、 TMS320系列数字信号处理器简介 参见新书 P220~ 222

(1)TMS320C2000 系列 低价格定点 DSP ,应用于电源功率控制、电机控制等。(2)TMS320C5000 系列 低功耗定点 DSP ,工作电压接近 1伏,应用于手机、便携式产品、值更系统等。(3)TMS320C6000 系列 并行、高速、高性能浮点 DSP ,主要应用于复杂系统。

Page 38: 5.6   数字信号处理硬件基础

3.TMS320系列的指令特点 TMS320 系列有着相当优越的指令系统。其主要特点是: (1)乘累加指令 MACD

对数字信号处理中大量存在的形如

的卷积、相关与横向滤波器运算,用如下两条指令实现:

RPTK N

MACD

1

0

)()()(N

k

knxkhny

Page 39: 5.6   数字信号处理硬件基础

RPTK N 是重复指令,表示下一条指令将重复 N+1 次,指令 MACD 实现乘法和累加操作,具体操作为 :

(P)+(ACC)→ACC; (dma)*(pma, 由 PFC寻址 )→P; (dma)→dma+1; (PFC)+1→PFC ;(重复计数器) -1→ 重复计数器 其中 pma和 dma是地址, pma存放滤波器系数h(k),正向存放, dma存放数据样值,反向存放,最低位存放最新样值,最高位存放最旧样值。 RPTK指令需要一个指令周期,重复执行时一旦流水线开始便只需要一个指令周期。 但如用MAC指令实现循环乘,即使程序和数据都放在片内 RAM,执行一次循环也需要三个指令周期。

Page 40: 5.6   数字信号处理硬件基础

(3) 指令 SQRA 可用来实现一个数的平方并与前边的结果累加,而 SQRS 实现一个数的平方后与前面的数相减,这对于

的运算十分有效。

N

n

nX0

2 )(

Page 41: 5.6   数字信号处理硬件基础

(4) 规格化指令 NORM 通过左移来规格化累加器中的定点数 (定点 DSP) :

•它将 ACC 的 31位与 30位异或,结果为 0则置 TC=0 ,说明最高两位相同,最高位是符号扩展位;

•将 ACC 内容左移,删除多余的符号位并将 AR ( ARP )加 1 ;

•多次执行,完成完全规格化,阶码存于 AR ( ARP )。

Page 42: 5.6   数字信号处理硬件基础

累加器取指令 LACT则根据 T 寄存器中的低 4位值(指数)来恢复规格化了的浮点数,ADDT 和 SUBT (根据 T移位的累加器加和减指令)可进行附加移位的算术运算,从而可以处理带有 16位尾数及 4位指数的浮点数,因规格化数为 16位字长,所以只要 4位指数。

Page 43: 5.6   数字信号处理硬件基础

4 、 TMS320系列 DSP的寻址方式(1)直接寻址方式(2) 间接寻址 间接寻址是通过辅助寄存器 AR0 ~AR7

来实现的。指令 LARP n (0≤n≤7)将立即数 n 赋给辅助寄存器指针寄存器 ARP ( 3位),由此选中 AR0 ~AR7中的一个,该寄存器所含的内容是欲寻址的存储器单元。

Page 44: 5.6   数字信号处理硬件基础

在间接寻址中可用“ *AR0+0B” 实现 FFT中的位反转寻址。 “*AR0+0B” 表示将 ARP所选中的辅助寄存器作为当前寄存器间接寻址,并将当前寄存器的内容和 AR0 的内容相加,若有位进位,进位不是向左而是向右。 ( AR0 也可以是 ARX )

Page 45: 5.6   数字信号处理硬件基础

以 N=8 为例。AR0赋值为 FFT 长度的一半 N/2=4 ,AR1中存放位反转的基地址,例如, AR1=0200H , 重复执行输入指令 N=8 次,可使数据以倒序方式排列,即

RPTK #7

IN *AR0+, PA0 (将 PA0 口顺序输入的数据以位反转的地址存储)

Page 46: 5.6   数字信号处理硬件基础

则依次由 AR1 产生的地址分别为 : 0200H 0204H 0202H 0206H 0201H 0205H 0203H 0207H对应数据: x(0) x(1) x(2) x(3) x(4) x(5) x(6) x(7)

顺序地址: 0200H 0201H 0202H 0203H 0204H 0205H 0206H 0207H对应数据: x(0) x(4) x(2) x(6) x(1) x(5) x(3) x(7)

Page 47: 5.6   数字信号处理硬件基础

具体操作为 执行前: AR0 : 0000 0000 0000 0100 AR1 : 0000 0010 0000 0000

执行中:( ARO) +( AR1 )→( AR1 ),位进位向右如 AR1 : 0000 0010 0000 0100 AR0 : 0000 0000 0000 0100

AR1 : 0000 0010 0000 0010

Page 48: 5.6   数字信号处理硬件基础

8 次操作完成 N=8 的 FFT二进制序数重排: 重复次数 AR1 内容 对应地址中的数据 1 0000 0010 0000 0000 x(0) 2 0000 0010 0000 0100 x(1) 3 0000 0010 0000 0010 x(2) 4 0000 0010 0000 0110 x(3) 5 0000 0010 0000 0001 x(4) 6 0000 0010 0000 0101 x(5) 7 0000 0010 0000 0011 x(6) 8 0000 0010 0000 0111 x(7)

Page 49: 5.6   数字信号处理硬件基础

5. TMS320C5000 的结构原理 TMS320C54X

TMS320C55X

(见书 222~ 228 )

Page 50: 5.6   数字信号处理硬件基础

5. TMS320 系列的开发1.TMS320宏汇编编译 / 连接器( Macro Assembler/Linker) , 汇编用助记符编写,编译连接成机器码,即目标文件, TI公司提供两种宏汇编的编译 /连接器,一类用于定点的 DSP,一类用于浮点 DSP芯片。2 . ANSI C编译器( ANSI C Complier)可将标准 ANSI C 语言编写的源文件转换成高效的 TMS320系列的汇编语言源文件,也分定 /浮点两类其它公司也提供了 C++ 编译器。

Page 51: 5.6   数字信号处理硬件基础

3. 软件仿真器( Simulator )软件程序或硬件仿真器,在 PC 一类机器上模拟 TMS320 的整个指令系统,从而达到程序检验和开发的目的,功能:可改写 Reg 、 Mem、单步跟踪、仿真外围设备。4. 软件开发系统( Software Development Systems )用一块开发板插在 PC一类机器中,或将 DSP板与主控计算机通过总线连接,构成信号处理系统,实时地实现 I/O空间寻址、程序仿真等。 ( C54 的开发环境可参见新书 P228~ 231 )

Page 52: 5.6   数字信号处理硬件基础

5.6.4 高速阵列信号处理系统概述例: TigerSHARC 高速阵列信号处理板 ADSP-TS101S 高速阵列信号处理板是基于 TigerSHARC (ADSP-TS101S)芯片的一块高性能的数字信号处理板。该板选用 8 颗 300MHz 的 TigerSHARC (ADSP-TS101S)芯片,峰值浮点运算能力可达 14.4GFLOPS 。 该板卡采用 32bit/66MHz 的 CPCI 总线,并提供大容量的存储器,包括高达 512M 字节的 SDRAM 和 8M 字节的 FLASH 。该板还包括多种类型的 IO 接口,例如 PMC 接口和扩展的 LINK 口等,提供了灵活高效的数据通路。该板卡为 6U 大小的板卡,可适用于恶劣的工业环境。

Page 53: 5.6   数字信号处理硬件基础

TigerSHARC 高速阵列信号处理板软件开发 与该板配套的软件包括高效的驱动程序及其驱动程库, AD 公司 VisualDSP++代码开发工具和北京中科海讯科技有限公司自研发的 IDE 工具,并支持Wind River systems 公司的 Virtuoso 操作系统和 OSE Systems公司的 OSE 操作系统等。

Page 54: 5.6   数字信号处理硬件基础

TigerSHARC 高速阵列信号处理板组成框图