bab 6 ppt kel 1

12
• Tabel Kebenaran untuk OR Gate vs Ex-OR Gate

Upload: indah-fauziyah

Post on 23-Dec-2015

221 views

Category:

Documents


3 download

DESCRIPTION

elektronika

TRANSCRIPT

Page 1: bab 6 ppt kel 1

• Tabel Kebenaran untuk OR Gate vs Ex-OR Gate

Page 2: bab 6 ppt kel 1

The Exclusive-OR Gate

• Dua input gerbang OR memberikan output TINGGI jika salah satu input atau masukan lain TINGGI atau jika kedua input TINGGI.

• Ex-OR, bagaimanapun akan memberikan output TINGGI jika salah satu input atau masukan lain TINGGI, tapi tidak keduanya.

• Persamaan Boolean nya :

Page 3: bab 6 ppt kel 1

The Combination of Ex-OR, AND, OR, and NAND Gates

Page 4: bab 6 ppt kel 1

Logic Symbol and Equation for The Ex-OR

Page 5: bab 6 ppt kel 1

The Exclusive-NOR Gate

• Ex-NOR adalah komplemen dari eksklusif-OR.

Page 6: bab 6 ppt kel 1

Tabel Kebenaran untuk Ex-NOR Gate vs Ex-OR Gate

Page 7: bab 6 ppt kel 1

• Tabel kebenaran untuk Ex-NOR menunjukkan output TINGGI untuk kedua input RENDAH atau kedua input TINGGI. Ex-NOR kadang-kadang disebut gerbang kesetaraan karena kedua input harus sama untuk mendapatkan output TINGGI.

Page 8: bab 6 ppt kel 1

Exclusive-NOR Logic Circuit and Logic Symbol

Page 9: bab 6 ppt kel 1

Parity Generator/ Checker

• Bit Parity → bit tambahan yang disisipkan pada urutan bit-bit data yang ditransmisikan

• Tujuan → memastikan bahwa bit-bit yang ditransmisikan tidak mengalami perubahan karena pengaruh noise nilai setelah sampai di penerima.

• Jenis → 1. Odd Parity (Parity Ganjil) jika jumlah bit “1” dan bit parity-nya adalah ganjil

• 2. Even Parity (Parity Genap) jika jumlah bit “1” dan bit parity-nya adalah genap

Page 10: bab 6 ppt kel 1

• Parity generator →rangkaian untuk membangkitkan / membuat bit parity yang dbuat sebelum data ditransmisikan (letak di transmitter)

• Parity Checker→rangkaian untuk mengecek urutan bit-bit data dan bit parity setelah ditransmisikan

Page 11: bab 6 ppt kel 1

Cara pengecekan

Page 12: bab 6 ppt kel 1