get logik.ppt

38
Sistem Nombor & Get Logik SISTEM NOMBOR KOD-KOD BINARI ALGEBRA BOOLEAN GET LOGIK LITAR BERSEPADU JENIS LITAR LOGIK AKTIVITI 1 AKTIVITI 2

Upload: mindy-tan

Post on 20-Oct-2015

59 views

Category:

Documents


13 download

TRANSCRIPT

  • Sistem Nombor & Get LogikSISTEM NOMBORKOD-KOD BINARIALGEBRA BOOLEANGET LOGIKLITAR BERSEPADUJENIS LITAR LOGIKAKTIVITI 1AKTIVITI 2

  • GET LOGIKLogik dalam sistem Binari digunakan untuk menyatakan proses dan operasi sesuatu maklumat Binari dari segi penyataan matematik! Logik Binari terdiri pembolehubah Binari dan juga operasi logik.Operasi ini memerlukan get-get logik.

  • Get DANABC

  • Get ATAUABC

  • Get TAKC = AFormula0110CAJadual kebenaranSimbol

  • Get TAK DANABC

  • Get TAK ATAUABC

  • Get Eksklusif ATAUABC

  • Get Eksklusif TAK ATAUABC

  • Aktiviti 1A. Membina dan menguji litar logik Peralatan dan Bahan

  • Aktiviti 1Langkah kerjaSambung litar seperti di bawah pada papan projek :-R = 150S2-AS1-B101074LS08 GET ?

  • Aktiviti 1Letakkan kedudukan suis ikut kombinasi seperti jadual keputusan di bawah :- Catat semua keadaan keluaran dengan :-Sentuh kuar logik ke pin 3;Sentuh kuar osiloskop ke pin 3, set pada voltan/masa ke 5 V/div

  • Aktiviti 1PerbincanganApakah keadaan LED apabila keluaran berada pada logik 1.Berapakah voltan yang mewakili logik 1.

    KesimpulanDari ujikaji, apakah get pada litar bersepadu 74LS08.

  • Litar-litar LogikLitar logik digital terdiri daripada 2 kategori iaitu:Litar logik gabungan (COMBINATIONAL)Litar logik jujukan (SEQUENTIAL)

  • Litar logik gabunganGabungan get-get logik asas untuk menentukan nilai keluaran secara terus oleh nilai masukan.

    Untuk mereka litar logik gabungan, perlukan pengetahuan tentang:-Sistem nombor perduaan (sistem digital)Perlaksanaan suatu rangkap kepada litar logikJadual benarPemudahan rangkap (Karnaugh-Map)Apabila semua ilmu tersebut deketahui, litar bagi sesuatu sistem boleh direka!

  • Litar logik gabunganBeberapa jenis litar logik gabungan yang digunakan sumber alamat dalam ingatan:-Pengkod (Encoder)Penyahkod (Decoder)Pemultipleks (Multiplexer)Nyahmultipleks (Demultiplexer)Pembanding (Comparator)Penambah-Penuh (Full-Adder)

  • PenyahkodDigunakan untuk menukar beberapa kod seperti binari, hex dan BCD kepada nilai numeric (angka sebenar).Litar bersepadu 74LS47 adalah contoh penyahkod BCD ke decimal.Digabungkan dengan mengunakan keluaran yang diperlukan serta algebra boolean (K-Map, De Morgan)

  • Litar Bersepadu (Integrated Circuit)Cip Litar Bersepadu (IC Chip) terbahagi kepada beberapa jenis, berdasarkan bilangan get-get di dalamnya:-SSI (Smal Scale Integration), mengandungi kurang daripada 12 get-get asas per cipMSI (Medium Scale Integration), mengandungi 12 - 99 get-get asas per cipLSI (Large Scale Integration), mengandungi 100 - 999 get-get asas per cipVLSI (Very Large Scale Integration) mengandungi 10,000 - 99,999 get-get asas per cipULSI (Ultra Large Scale Integration), mengandungi lebih 100,000 get-get asas per cip

  • Litar BersepaduKeluarga Litar Bersepadu (IC Chip) yang utama terbahagi kepada 2 iaitu :-Bipolar Junction Transistor (BJT)TTLECLMetal Oxide Semiconductor (MOS) drp FETPMOSNMOSCMOS

  • Litar BersepaduTTL (transistor-transistor logic) yang merujuk kepada penggunaan BJT dalam pembinaannya.Ada beberapa jenis TTL iaitu; standard TTL, low-power TTL, Schottky TTL, low-power Schottky TTL, advanced low-power Schottky TTL, advanced Schottky TTL.

    CMOS (complementary metal oxide semiconductor) merujuk kepada penggunaan PMOS dan NMOS dalam pembinaannya.Sesuatu cip yang dibina dengan menggunakan TTL dan CMOS akan menjalankan fungsi dan operasi yang sama. Yang membezakannya hanyalah ciri prestasinya (performance characteristic).

  • Algebra BooleanBoolean Algebra adalah pernyataan matematik bagi sistem digit.Penting untuk tujuan pemahaman dan analisis litar sistem digit.

  • Algebra BooleanHukum1. Hukum Tukar-tertib (Commutative Laws)ABC = ACB = CBAA+B+C = B+C+A = C+A+B2. Hukum Sekutuan (Associative Laws)A+(B+C) = (A+B)+CA(BC) = (AB)C3. Hukum Taburan (Distributive Laws)A(B+C) = AB+AC

  • Teori Asas Boolean

  • Permudah rangkap BooleanPemudahan boleh dilakukan dengan menggunakan hukum-hukum dan teori asas Boolean.Cth;F = (A + B)(A + B) = AA + AB + AB +BB = A + AB + AB + 0 = A (1 + B) + AB = A + AB = A (1+B) = A

  • Ungkapan BooleanUngkapan Boolean digunakan untuk menganalisis fungsi litar-litar digit.Terdapat dalam 2 bentuk iaitu :Jumlah hasil darab (Sum of Product, SOP)Hasil darab jumlah (Product of Sum, POS)

  • SOP(jumlah hasil darab)Gabungan litar get DAN(hasil darab) dan ATAU(jumlah)Contoh Y = AB + CDABCDY

  • POS(hasil darab jumlah)Gabungan litar get ATAU(jumlah) dan DAN(hasil darab)Contoh Y = (A + B)(C + D)ABCDY

  • Litar logik jujukanMempunyai fungsi ingatanNilai keluaran bergantung kepada nilai masukan dan juga nilai pada ingatan (nilai keluaran sebelumnya)

  • Litar logik jujukanSistem logik jujukan berasaskan beberapa komponen litar jujukan yang dikenali sebagai flip-flops.Flip-flop yang paling asas digunakan adalah flip-flop RS (Set-Reset).Antara flip-flop lain yang digunakan adalah JK, D dan T

  • Flip-Flop RSSimbolQQQQSRSRSRQQTatarajahGet TAK ATAUGet TAK DAN

  • Flip-Flop RSJadual Kebenaran Flip Flop RS Get TAK ATAUJadual Kebenaran Flip Flop RS Get TAK DANQQSRGet TAK DANQQSRGet TAK ATAU

    SRQQStatus0011Dilarang0110Set1001Reset11QQTak Berubah

  • Flip-Flop RS DenyutSimbolSClockRQQClockSRQQTatarajahDengan tambahan denyut (clock), keluaran bergantung kepada picuan +ve atau picuan ve denyut

  • Flip-Flop RS DenyutJadual KebenaranFlip Flop RS DenyutPicuan +ve123456ClockSRQNo changeResetSetResetSetSetGelombang masukan & keluaran mengikut denyut +ve

  • Litar logik jujukanLitar Jujukan berdasarkan kepada penggunaan flip-flop adalah seperti :-

    Penghitung (Counter) Shift Register Memory Device Pemasa (Timer 555)

  • Penghitung (Counter)Menyimpan ingatan (memory) sebelum menyimpan maklumat yang baru ikut denyut (Clock) yang dihasil.Terdiri dari gabungan flip-flop JK dan get-get logik (Adder).Penghitung yang selalu digunakan adalah Penghitung 4-bit.QAABQDQCQBGndRO(1)RO(2)R9(1)R9(2)VccGambarajah Litar Bersepadu 74LS90

  • Pemasa (Timer 555)Digunakan untuk menghasilkan rantaian denyut yang serupa @ samaMenggunakan flip-flop jenis RS.Dapat memberi picuan yang sama kepada penghitung (counter), pengeluar bunyi, penguji keterusan dan pembilang getar (multivibrator). Gambarajah Litar Bersepadu GndTriggerOutputControl VoltageThreshholdDischargeVccReset1555

  • Aktiviti 2Membina litar berdigit yang mengandungi pemasa, penghitung, penyahkod dan pemapar.Sambung litar seperti rajah di bawah :-1555acdefgb74LS9074LS47

  • Aktiviti 2Perbincangan Dari litar yang dibina, namakan komponen yang termasuk dalam kategori litar logik berkombinasi.