991 數位 ch1 概論 班級: 姓名: 座號: . 得分 一、選擇題: 每題 … · 991...

55
Page.1 991 數位 CH1 概論 班級:_______姓名:________座號:___. 得分 一、選擇題:(每題 2.2 ) 1 ( C ) 輸出通常具有正補數兩個輸出的邏輯族為 (A)TTL (B)CMOS (C)ECL (D)IIL2 ( D ) CMOS 邏輯閘不用的輸入腳空接 (A)視為低態輸入 (B)視為高態輸入 (C)須視其他輸入腳狀態而定 (D)會接收 雜訊而引起誤動作。 3 ( B ) TTL 邏輯族的雜訊邊限(Noise Margin)一般約為多少 V(A)0.1V (B)0.4V (C)0.8V (D)1V4 ( D ) 如圖所示的脈波,其工作週期(duty cycle)為多少%(A)15% (B)33.3% (C)45% (D)66.7%5 ( C ) 編號為 74LS00 的邏輯 IC,其中 LS 代表的意思為? (A)低速度 (B)低功率 (C)低功率蕭特基 (D)低雜訊。 6 ( B ) 大自然亮度的變化是屬於? (A)數位信號 (B)類比信號 (C)正弦波信號 (D)方波信號。 7 ( B ) 數位表示法是? (A)連續性的 (B)不連續性的 (C)不變的 (D)自然的。 8 ( A ) +3V 代表邏輯 0,而 0V 代表邏輯 1 的觀念為? (A)負邏輯 (B)正邏輯 (C)非邏輯 (D)以上皆非。 9 ( C ) 可將類比信號轉換成數位信號的為? (A)電位計 (B)DAC (C)ADC (D)變壓器。 10 ( A ) 雜訊邊限 (A)愈大愈好 (B)愈小愈好 (C)無關緊要 (D)視情況而定。 11 ( D ) 有一 CMOS IC V DD 10VV SS 接地,則其雜訊邊限為? (A)0V (B)10V (C)5V (D)3V12 ( C ) 有一週期脈波在高態時間為 10ms,低態時間為 15ms,其工作週期(duty cycle)為? (A)10% (B)20% (C)40% (D)60%13 ( C ) 方波的工作週期(duty cycle)為? (A)0% (B)25% (C)50% (D)100%14 ( A ) 脈波由低準位升至高準位的線段稱為? (A)前緣 (B)中緣 (C)後緣 (D)上緣。 15 ( A ) 理想脈波的上升時間為? (A)0 (B)0.1ns (C)1sec (D)∞。 16 ( B ) 脈波前緣由振幅的 10%90%所需的時間為? (A)延遲時間 (B)上升時間 (C)儲存時間 (D)下降時間。 17 ( D ) 脈波後緣由振幅的 90%10%所需的時間為? (A)延遲時間 (B)上升時間 (C)儲存時間 (D)下降時間。 18 ( A ) 脈波由振幅 0%處上升至 10%處所花的時間為? (A)延遲時間 (B)上升時間 (C)儲存時間 (D)下降時間。 19 ( C ) 脈波由振幅 100%處下降至 90%處所花的時間為? (A)延遲時間 (B)上升時間 (C)儲存時間 (D)下降時間。 20 ( C ) 工作週期低於 50%的稱為? (A)方波 (B)寬幅波 (C)窄幅波 (D)正弦波。 21 ( D ) 下列何者不是 IC 的優點? (A)體積小 (B)速度快 (C)故障少 (D)功率高。 22 ( D ) 如圖所示,12pin IC,其中標 a 為? (A)1 (B)6 (C)7 (D)12 腳。 23 ( A ) 如圖所示,IC 的包裝簡稱為?

Upload: others

Post on 22-Oct-2019

10 views

Category:

Documents


0 download

TRANSCRIPT

Page.1

991 數位 CH1 概論 班級:_______姓名:________座號:___. 得分

一、選擇題:(每題 2.2 分)

1 ( C ) 輸出通常具有正補數兩個輸出的邏輯族為 (A)TTL (B)CMOS (C)ECL (D)IIL。

2 ( D ) CMOS 邏輯閘不用的輸入腳空接 (A)視為低態輸入 (B)視為高態輸入 (C)須視其他輸入腳狀態而定 (D)會接收

雜訊而引起誤動作。

3 ( B ) TTL 邏輯族的雜訊邊限(Noise Margin)一般約為多少 V? (A)0.1V (B)0.4V (C)0.8V (D)1V。

4 ( D ) 如圖所示的脈波,其工作週期(duty cycle)為多少%?

(A)15% (B)33.3% (C)45% (D)66.7%。

5 ( C ) 編號為 74LS00 的邏輯 IC,其中 LS 代表的意思為? (A)低速度 (B)低功率 (C)低功率蕭特基 (D)低雜訊。

6 ( B ) 大自然亮度的變化是屬於? (A)數位信號 (B)類比信號 (C)正弦波信號 (D)方波信號。

7 ( B ) 數位表示法是? (A)連續性的 (B)不連續性的 (C)不變的 (D)自然的。

8 ( A ) 以+3V 代表邏輯 0,而 0V 代表邏輯 1 的觀念為? (A)負邏輯 (B)正邏輯 (C)非邏輯 (D)以上皆非。

9 ( C ) 可將類比信號轉換成數位信號的為? (A)電位計 (B)DAC (C)ADC (D)變壓器。

10 ( A ) 雜訊邊限 (A)愈大愈好 (B)愈小愈好 (C)無關緊要 (D)視情況而定。

11 ( D ) 有一 CMOS 的 IC 其 VDD 為 10V,VSS 接地,則其雜訊邊限為? (A)0V (B)10V (C)5V (D)3V。

12 ( C ) 有一週期脈波在高態時間為 10ms,低態時間為 15ms,其工作週期(duty cycle)為? (A)10% (B)20% (C)40%

(D)60%。

13 ( C ) 方波的工作週期(duty cycle)為? (A)0% (B)25% (C)50% (D)100%。

14 ( A ) 脈波由低準位升至高準位的線段稱為? (A)前緣 (B)中緣 (C)後緣 (D)上緣。

15 ( A ) 理想脈波的上升時間為? (A)0 (B)0.1ns (C)1sec (D)∞。

16 ( B ) 脈波前緣由振幅的 10%至 90%所需的時間為? (A)延遲時間 (B)上升時間 (C)儲存時間 (D)下降時間。

17 ( D ) 脈波後緣由振幅的 90%至 10%所需的時間為? (A)延遲時間 (B)上升時間 (C)儲存時間 (D)下降時間。

18 ( A ) 脈波由振幅 0%處上升至 10%處所花的時間為? (A)延遲時間 (B)上升時間 (C)儲存時間 (D)下降時間。

19 ( C ) 脈波由振幅 100%處下降至 90%處所花的時間為? (A)延遲時間 (B)上升時間 (C)儲存時間 (D)下降時間。

20 ( C ) 工作週期低於 50%的稱為? (A)方波 (B)寬幅波 (C)窄幅波 (D)正弦波。

21 ( D ) 下列何者不是 IC 的優點? (A)體積小 (B)速度快 (C)故障少 (D)功率高。

22 ( D ) 如圖所示,12pin IC,其中標 a 為?

(A)第 1 腳 (B)第 6 腳 (C)第 7 腳 (D)第 12 腳。

23 ( A ) 如圖所示,IC 的包裝簡稱為?

Page.2

(A)DIP 包裝 (B)PDA 包裝 (C)SMT 包裝 (D)IEEE 包裝。

24 ( C ) 在 TTL 族群中速度較快的為? (A)74LSxx (B)74ASxxx (C)74Sxxx (D)74Hxxx。

25 ( D ) IC 族群中最省電的為? (A)TTL (B)低功率 TTL (C)ECL (D)CMOS。

26 ( C ) IC 族群中,速度最快的為? (A)TTL (B)高速 TTL (C)ECL (D)CMOS。

27 ( A ) 某邏輯 IC,其 VOH(min) = 2.4V,VOL(max) = 0.4V,VIH(min) = 2.0V,VIL(max) = 0.8V,其雜訊邊限為? (A)0.4V (B)0.8V (C)1.2V

(D)1.6V。

28 ( B ) 標準 TTL 的輸出/輸入電壓規格如下,則高態雜訊邊限為何值?VOH(min) = 2.4V,VIH(min) = 2.0V,VOL(max) = 0.4V,VIL(max) =

0.8V (A)0.8V (B)400mV (C)1.2V (D)2V。

29 ( D ) 假設一 TTL 邏輯,最小高準位輸入電壓 VIH(min) = 2V,最大低準位輸入電壓 VIL(max) = 0.8V,最小高準位輸出電壓 VOH(min)

= 2.4V,最大低準位輸出電壓 VOL(max) = 0.4V,求其高態雜訊邊限 VNH 與低態雜訊邊限 VNL 值分別為何? (A)VNH = 1.2V,VNL

= 2V (B)VNH = 1.6V,VNL = 1.6V (C)VNH = 0.4V,VNL = 0.8V (D)VNH = 0.4V,VNL = 0.4V。

30 ( B ) 若一脈波之正負半週寬度相同,則其工作週期(duty cycle)為? (A)0 (B)50% (C)100% (D)無限大。

31 ( C ) 下列各 IC 類族中,何者消耗功率最少? (A)TTL (B)RTL (C)CMOS (D)ECL。

32 ( C ) 下列何種 IC 的傳輸延遲時間最短? (A)74L00 (B)74LS00 (C)74S00 (D)7400。

33 ( C ) 有關 TTL74、74H、74L、74LS、74S 邏輯族之描述下列何者錯誤? (A)消耗功率最少的為 74L 系列 (B)消耗功率

最大的為 74H 系列 (C)傳遞延遲最短的為 74H 系列 (D)傳遞延遲最長的為 74L 系列。

34 ( B ) 下列 TTL 邏輯序列的速度關係,由快至慢依序排列,下列何者正確? (A)74S>74LS>74H>74L (B)74S>74H>

74LS>74L (C)74LS>74L>74S>74H (D)74H>74S>74L>74LS。

35 ( B ) 如圖為某 IC 的頂視圖,其第一支接腳的位置在何處?

(A)A (B)B (C)C (D)D

36 ( B ) 下列何種邏輯電路的交換速度最快? (A)DTL (B)ECL (C)TTL (D)MOS。

37 ( C ) 下列分類中,邏輯閘數目最少的積體電路為 (A)LSI (B)MSI (C)SSI (D)VLSI。

38 ( D ) 有關 A/D 轉換器的敘述,下列何者正確 (A)將電壓信號轉換為電流信號 (B)將數位信號轉換為類比信號 (C)將

電流信號轉換為電壓信號 (D)將類比信號轉換為數位信號。

39 ( D ) 積體電路中,依邏輯閘數目之多寡分類,且由多至少排列,下列何者正確? (A)SSI>MSI>LSI>VLSI (B)VLSI

>ULSI>LSI>MSI (C)ULSI>VLSI>SSI>LSI (D)ULSI>VLSI>LSI>MSI。

40 ( C ) 有關 D/A 轉換器的敘述,下列何者正確 (A)將類比信號轉換為數位信號 (B)將電流信號轉換為電壓信號 (C)將數

位信號轉換為類比信號 (D)將電壓信號轉換為電流信號。

41 ( D ) 有一 74LS 系列邏輯閘,其規格為 IOH = -400mA,IIH = 20mA,IOL = 8mA,IIL = -0.4mA,則此邏輯閘的扇出數(Fan Out)

為多少? (A)5 (B)10 (C)15 (D)20。

42 ( A ) 下列何者為數位信號? (A)方波信號 (B)三角波信號 (C)正弦波信號 (D)斜波信號。

43 ( B ) 有關 CD4011 邏輯 IC 之敘述,下列何者正確? (A)為一種 TTL 邏輯 IC (B)為一種 CMOS 邏輯 IC (C)為一種 MSI

邏輯 IC (D)為一種 LSI 邏輯 IC。

44 ( B )下列何者為 INTEL 80486CPU 的 IC 包裝方式? (A)SOIC (B)PGA (C)PLCC (D)DIP

45 ( C ) 下列編號:( CD4511,CD 4017,74C02,74LS47,2SC1384,NE555 ) ,屬於 CMOS IC 的有幾個?

(A) 5 (B) 4 (C) 3 (D) 2 。

991 SK 數位 CH2 數目系統

Page.1

1 ( C ) 電腦算術運算採用的是 (A)十六進制 (B)八進制 (C)二進制 (D)十進制。

2 ( C ) 2 的補數表示法 11101010 代表的十進制數量大小為 (A)-21 (B)+20 (C)-22 (D)+21。

3 ( A ) 二進制數目 1101(2) + 1011(2)的結果為 (A)11000(2) (B)10111(2) (C)11011(2) (D)10101(2)

4 ( A ) BCD 碼作加法運算時,若和超過 9 需加以校正,其校正的方法為將和 (A)加 6 (B)加 3 (C)減 6 (D)減 3。

5 ( B ) 又稱為最小變化碼的為 (A)加三碼 (B)格雷碼 (C)BCD 碼 (D)二進碼。

6 ( C ) 設 130 為 X 進制,而 28(10)=130(X),則 X=? (A)6 (B)3 (C)4 (D)5。

7 ( A ) 在計算機中,一般皆用 2 的補數( 2's complement)表示法,而不用符號數量表示法,主要原因是符號數量表示法 (A)

有正零、負零的困擾 (B)無法做減法運算 (C)無法表示分數(fraction) (D)無法表示浮點數(floating-point)。

8 ( A ) 十進位數值-113 轉換為 8 bit 的 2 的補數表示法為 (A)10001111(2) (B)01110001(2) (C)01110010(2) (D)10001110(2)

9 ( B ) 十進位數 12587 的 9 的補數為 (A)87413 (B)87412 (C)99999 (D)12588。

10 ( D ) 以 2 的補數表示法的二進位數 0011+0111 的結果,進位和溢位分別為 (A)無進位、無溢位 (B)有進位、有溢位 (C)

有進位、無溢位 (D)無進位、有溢位。

11 ( D ) 用十進位數換算二進位數時,下列哪一個十進位數會有誤差? (A)10.25(10) (B)14.75(10) (C)11.5(10) (D)13.65(10)

12 ( B ) 16.75(10)轉換為二進位為 (A)00001.11(2) (B)10000.11(2) (C)10000.01(2) (D)10011.11(2)

13 ( D ) 二進位 10110(2)為十進位 (A)18(10) (B)16(10) (C)21(10) (D)22(10)

14 ( D ) FFH= (A)253(10) (B)256(10) (C)254(10) (D)255(10)

15 ( D ) 12345(10)換算為八進位為 (A)71530(8) (B)56713(8) (C)51700(8) (D)30071(8)

16 ( C ) 1024(10)換算為十六進位為 (A)4H (B)10FH (C)400H (D)FACH。

17 ( B ) 34.5(8)換算為二進位為 (A)10111.011(2) (B)11100.101(2) (C)10001.111(2) (D)11011.101(2)

18 ( C ) 二進位 1101111011.1011(2)換算為八進位為 (A)1573.51(8) (B)1573.52(8) (C)1573.54(8) (D)3571.54。

19 ( A ) A0.CH 轉換為二進位為 (A)10100000.11(2) (B)10101100.11(2) (C)10100.11(2) (D)101000.11(2)

20 ( A ) 二進位 10110.01(2)換算為 (A)16.4H (B)11.4H (C)16.2H (D)16.1H。

21 ( A ) F8A.B(16)轉換為八進位為 (A)7612.54(8) (B)7532.51(8) (C)5415.77(8) (D)6731.54(8)

22 ( A ) 十六進位 C0.3(16)轉換為八進制為 (A)300.14(8) (B)100.34(8) (C)110.41(8) (D)300.1(8)

23 ( D ) 八進位 677.01(8)轉換為十六進制為 (A)1F0.03(16) (B)1AC.02(16) (C)1DF.01(16) (D)1BF.04(16)

24 ( B ) 十進位 218.4125(10)換算為八進位近似值是 (A)233.323(8) (B)332.323(8) (C)233.332(8) (D)233.232(8)

25 ( A ) 1010.11(2)+1101.11(2)= (A)11000.1(2) (B)10110.1(2) (C)10011.11(2) (D)11111.1(2)

26 ( B ) 二進制最高位元稱為 (A)LSD (B)MSB (C)LSB (D)MSD。

27 ( C ) 4 bit 的二進位數 0101(2)—0011(2)用1's 補數減法所得結果為 (A)0001(2) (B)0101(2) (C)0010(2) (D)10001(2)

28 ( D ) 4 bit 的二進位數 0011(2)—0101(2)用 2's 補數減法所得結果為 (A)1101(2) (B)0010(2) (C)10010(2) (D)1110(2)

29 ( B ) 用 8 bit 表示二補數,其可表達的範圍為 (A)-128~+128(10) (B)-128~+127(10) (C)-255~+256(10) (D)-256~

+255(10)

30 ( B ) 下列何者為非加權碼 (A)5043210 偵錯碼 (B)格雷碼 (C)BCD 碼 (D)8421 碼。

31 ( A ) 若將十進制 39(10)轉換成 BCD 碼應為 (A)00111001(BCD) (B)01101100(BCD) (C)111001(BCD) (D)01011001(BCD)

32 ( C ) 下列何者不是 BCD 碼 (A)0001 (B)1001 (C)1100 (D)0000。

33 ( C ) 100101110001(BCD)= (A)765(10) (B)458(10) (C)971(10) (D)178(10)

34 ( C ) 968(10)轉換成加三碼為 (A)100101101000(excess-3) (B)101011010111(excess-3) (C)110010011011(excess-3) (D)001101100100(excess-3)

35 ( B ) 若將超三碼 10110110(excess-3)換算成十進位應為 (A)67(10) (B)83(10) (C)232(10) (D)90(10)

36 ( C ) 格雷碼相鄰兩個數碼有 (A)4 個 bit 不同 (B)3 個 (C)1 個 (D)2 個。

37 ( B ) 又稱為反射碼的為 (A)加三碼 (B)格雷碼 (C)BCD 碼 (D)二進位碼。

991 SK 數位 CH2 數目系統

Page.2

38 ( B ) 10110110(2)取 2's 補數為 (A)10100101(2) (B)01001010(2) (C)10110110(2) (D)01001001(2)

39 ( B ) 下列何者為自己 2's 補數 (A)1010(2) (B)1000(2) (C)0001(2) (D)1100(2)

40 ( D ) 101101(2)轉換成格雷碼為 (A)101101(G) (B)110110(G) (C)101011(G) (D)111011(G)

41 ( B ) 101101(G)轉換成二進位碼為 (A)111000(2) (B)110110(2) (C)101101(2) (D)101010(2)

42 ( A ) 美國標準資訊交換碼(ASCII Code)為 (A)7bit (B)4bit (C)8bit (D)10bit。

43 ( D ) 字母小寫“f”的 ASCII 碼為 (A)1011111(2) (B)1010111(2) (C)1011010(2) (D)1100110(2)

44 ( B ) 要將 0101011 串上奇同位傳輸,則應串上 (A)2 (B)1 (C)0 (D)—1。

45 ( D ) 有正負號的 2 s 補數表示法 11100101(2)是代表十進位的 (A)—101 (B)+101 (C)—26 (D)—27。

46 ( D ) 有正負號的 2's 補數 11111111(2)是代表十進位的 (A)+1 (B)—127 (C)0 (D)—1。

47 ( B ) 有正負號的1's 補數 1111(2)代表十進位的 (A)+7 (B)—0 (C)—7 (D)+0。

48 ( C ) 有正負號的1's 補數 0000(2)代表十進位的 (A)—0 (B)—7 (C)+0 (D)+7。

49 ( D ) 以 4 位元來表示十進制 7 的 2's 補數,從 MSB 開始依序為 (A)1010 (B)0101 (C)1000 (D)1001。

50 ( A ) 二進制 110100101(—2)= (A)645(8) (B)1C5(16) (C)425(10) (D)1A3(16)

51 ( B ) 13.02(4)= (A)1001.11(BCD) (B)111.001(2) (C)6.01(8) (D)5.05(10)

52 ( B ) 若將十進位碼 41.6875(10)轉換成二進位碼應為 (A)101111.011(2) (B)101001.1011(2) (C)100110.1001(2)

(D)100010.1010(2)

53 ( C ) 4 bit BCD 碼,所能表示最大數值為 (A)15 (B)16 (C)9 (D)10。

54 ( B ) 將十進制數 2802 轉換為十六進制,則下列何者正確? (A)1725 (B)0AF2 (C)1025 (D)10F3。

55 ( D ) 十進位數 47 轉換下列何者錯誤? (A)01000111(BCD) (B)101111(2) (C)2F(16) (D)56(8)

56 ( B ) 0.以十進位表示 7 位元 ASCII 碼時,其範圍為 (A)0~255 (B)0~127 (C)0~128 (D)0~7。

57 ( C ) 試求十進位數 49 的格雷碼為何? (A)100101 (B)100011 (C)101001 (D)110001。

58 ( D ) 十進制 38.5625 轉換為二進制為 (A)100101.1101 (B)101111.0001 (C)111001.1101 (D)100110.1001。

59 ( A ) 以 D 表示 10 進位,H 表示 16 進位,B 表示 2 進位,則下列何者正確? (A)101.01B=5.25D (B)1001.001D=9.2H

(C)11110001B = 239D (D)FEH = 240D。

60 ( D ) 十進制 22 相當於 2 進制的 (A)10011 (B)11100 (C)11011 (D)10110。

61 ( A ) 以 8 位元來代表正、負數值,則其最大的值可為 (A)127 (B)300 (C)256 (D)128。

62 ( A ) 二進碼 001100010+010111001= (A)100011011 (B)10011011 (C)010010111 (D)110101011。

63 ( A ) 八進制 356(8)與 147(8)相加結果為 (A)525(8) (B)503(8) (C)515(8) (D)505(8)

64 ( B ) 兩個二進位正數 00101101(2)與 10010100(2)相加,其十六進制值為 (A)Al(16) (B)Cl(16) (C)3D(16) (D)95(16)

65 ( D ) 將 2FB(16)轉換為十進制其值應為 (A)736(10) (B)376(10) (C)637(10) (D)763(10)

66 ( D ) 二進制資料“01001100”若採奇同位偵測器,則其同位元為 (A)1 (B)76(10) (C)4CH (D)0。

67 ( D ) 把十進制數 99 換算為十六進制應為 (A)96H (B)36H (C)39H (D)63H。

68 ( A ) 十六進制數值 3CH,其 2 的補數為多少(以十六進制表示) (A)C4H (B)3CH (C)4CH (D)C3H。

69 ( B ) Cl.B(16)換算為八進制為 (A)301.52(8) (B)301.54(8) (C)301.53(8) (D)301.51(8)

70 ( A ) 十進制 40.75 等於二進制 (A)101000.11 (B)101000.01 (C)110111.01 (D)101100.11。

71 ( A ) 把十六進制 E5H 換算為十進位為 (A)229 (B)223 (C)199 (D)254。

72 ( C ) (—5)(10)以 2 的補數表示法為 (A)1010(2) (B)1100(2) (C)1011(2) (D)1111(2)

73 ( C ) 把 308(10)轉換為下列何者 (A)100110111(2) (B)13C(16) (C)以上皆非 (D)466(8)

74 ( C ) 試求 110100101(2)= (A)422(10) (B)1B5(16) (C)645(8) (D)1A4(16)

75 ( B ) 不同進制之間的計算 52(16)— 52(8)=? (A)3444(12) (B)311310(4) (C)3443(10) (D)3443(8)

991 SK 數位 CH2 數目系統

Page.3

76 ( B ) 與二進位碼 00010010(2)相對應的 BCD 碼為何? (A)01010110(BCD) (B)00011000(BCD) (C)01001000(BCD)

(D)00010011(BCD)。

77 ( A ) 二進位碼 1000(2)其 2 的補數為何? (A)1000 (B)0110 (C)1010 (D)0111。

78 ( A ) 與 BCD 碼 00011001(BCD)相對應的二進位碼應為 (A)00010011(2) (B)00010111(2) (C)00010100(2) (D)00011000(2)

79 ( B ) 下列四個運算式,何者所得的值最大? (A)(103)(10)-(90)(10) (B)(4C)(16)-(3A)(16) (C)(101110)(2)-(11111)(2) (D)(64)(8)

-(46)(8)

80 ( B ) 將十進制碼的數值 5(10),轉換為四位元的二進制碼為 (A)0110(2) (B)0101(2) (C)1010(2) (D)1011(2)

81 ( C ) 與 BCD 碼 01000011(BCD)相對應的二進位碼為何? (A)01001100(2) (B)10110010(2) (C)00101011(2) (D)10111100(2)

82 ( A ) 十進制 34 所相對應的 BCD 碼為何? (A)00110100(BCD) (B)01010101(BCD) (C)00010010(BCD) (D)01100111(BCD)

83 ( D ) 將十進制數碼之值 7,先轉換成四位元之二進制數碼後,再取其「 2's 補數」,則其補數碼為下列何者? (A)1011

(B)0111 (C)1000 (D)1001。

84 ( B ) 十進位 756 之 BCD 碼為何? (A)001011110100 (B)011101010110 (C)111101110000 (D)000111101110。

85 ( A ) 下列何者為 158.75(10)的 16 進位表示值? (A)9E.C(16) (B)9E.6(16) (C)6A.3(16) (D)A4.B(16)

86 ( C ) 用偶同位元法來傳送 ASCII 碼,若 A = 41H ,則 C=? (A) 43H (B) 43 (C) C3H (D) 39H 。

991SK 數位 CH3 基本邏輯閘與真值表 班級:_________姓名:__________座號:____. 得分

Page.1

一、選擇題:(每題 1.5 分)

1 ( A ) 如圖 1 的邏輯電路,若 A = 1、B = 0,則輸出 Y 為? (A)1 (B)以上皆非 (C)不一定 (D)0。

2 ( D )下列何者為史密特(Schmitt)邏輯閘? (A) (B) (C) (D)

3 ( A ) 如圖 2 為三輸入的 NOR 閘,若要改為 A、B 兩個輸入的 NOR 閘使用,則多餘的第三輸入端 C 的處理方式,

下列何者有誤? (A)C 端和 Y 端連接 (B)C 端串聯 1kΩ 電阻後接地 (C)C 端和 B 端連接 (D)C 端直接接地。

fig 1 fig 2 fig 3

4 ( D ) 把或閘的輸入及輸出全部反相,則相當於? (A)反或閘 (B)反及閘 (C)互斥或閘 (D)及閘。

5 ( B ) 16 進制資料 0FH 作 NOT 運算後的結果為? (A)00H (B)F0H (C)0FH (D)FFH。

6 ( C ) 如圖 3 的邏輯電路,其等效電路為?

(A) (B) (C) (D)

7 ( D ) 下列何者不屬於基本邏輯閘? (A)反閘(NOT GATE) (B)及閘(AND GATE) (C)反或閘(NOR GATE) (D)互斥或閘

(XOR GATE)。

8 ( D )16 進制資料 C4H 和 A9H 作 AND 運算後的結果為? (A)C9H (B)B3H (C)F4H (D)80H。

9 ( D )16 進制資料 5BH 和 9FH 作 OR 運算後的結果為? (A)E4H (B)FBH (C)ACH (D)DFH。

10 ( B )16 進制資料 76H 和 ABH 作 NAND 運算後的結果為? (A)AAH (B)DDH (C)BBH (D)CCH。

11 ( B )16 進制資料 4AH 和 BFH 作 NOR 運算後的結果為? (A)33H (B)00H (C)11H (D)22H。

12 ( A )16 進制資料 B1H 和 2AH 作 XOR 運算後的結果為? (A)9BH (B)8AH (C)AFH (D)3CH。

13 ( D )16 進制資料 8DH 和 E5H 作 XNOR 運算後的結果為? (A)E9H (B)B3H (C)ACH (D)97H。

14 ( B )或(OR)閘的輸出要得到 0,其輸入必須? (A)其中一個為 1 (B)全部為 0 (C)其中一個為 0 (D)全部為 1。

15 ( D )及(AND)閘的輸出要得到 1,其輸入必須? (A)其中一個為 1 (B)全部為 0 (C)其中一個為 0 (D)全部為 1。

16 ( C )反或閘(NOR)的輸出要得到 1,其輸入必須? (A)其中一個為 1 (B)全部為 1 (C)全部為 0 (D)其中一個為 0。

17 ( A )反及閘(NAND)的輸出要得到 0,其輸入必須? (A)全部為 1 (B)全部為 0 (C)其中一個為 1 (D)其中一個為 0。

18 ( A )只要輸入有一個為 0,輸出即為 0 的為? (A)AND 閘 (B)NOR 閘 (C)OR 閘 (D)NAND 閘。

19 ( C )只要輸入有一個為 1,輸出即為 1 的為? (A)AND 閘 (B)NOR 閘 (C)OR 閘 (D)NAND 閘。

20 ( A )只要輸入有一個為 0,輸出即為 1 的為? (A)NAND 閘 (B)NOR 閘 (C)AND 閘 (D)OR 閘。

21 ( B )只要輸入有一個為 1,輸出即為 0 的為? (A)OR 閘 (B)NOR 閘 (C)AND 閘 (D)NAND 閘。

22 ( A )只有一個輸入端的為? (A)NOT 閘 (B)NOR 閘 (C)OR 閘 (D)AND 閘。

23 ( B )緩衝器(Buffer)有? (A)2 個輸入 (B)1 個輸入 (C)4 個輸入 (D)3 個輸入。

24 ( A )如圖 的符號為? (A)XOR (B)NOR (C)XNOR (D)OR。

25 ( B )如圖 輸出為 1 的輸入可能情形有? (A)6 種 (B)7 種 (C)2 種 (D)1 種。

991SK 數位 CH3 基本邏輯閘與真值表 班級:_________姓名:__________座號:____. 得分

Page.2

26 ( A )下列何者正確? (A) (B) (C) (D)

27 ( A )下列何者正確? (A) (B) (C) (D)

28 ( D )下列何者正確? (A) (B) (C) (D)

29 ( A )緩衝器(Buffer)的功用為? (A)增加扇出數 (B)降低功率耗損 (C)降低電路溫度 (D)增快運算速度。

30 ( A )在兩輸入或閘輸入 0101 及 1010 可在輸出得到? (A)1111 (B)1010 (C)0101 (D)0000。

31 ( B )在兩輸入及閘輸入 0101 及 1010 可在輸出得到? (A)1111 (B)0000 (C)1010 (D)0101。

32 ( D )在兩輸入反或閘輸入 1010 及 1100 可在輸出得到? (A)1000 (B)0111 (C)1110 (D)0001。

33 ( B )在兩輸入反及閘輸入 1010 及 1100 可在輸出得到? (A)1110 (B)0111 (C)1000 (D)0001。

34 ( B )1100、0101、0001 三筆資料作互斥或運算,其結果為? (A)0111 (B)1000 (C)1110 (D)0001。

35 ( C )1010、0110、1000 三筆資料作反互斥或運算,其結果為? (A)0110 (B)0111 (C)0100 (D)1010。

36 ( A )三輸入的或閘若只用到二輸入時,不用的輸入腳要? (A)接 0 (B)接 1 (C)接至輸出 (D)剪掉。

37 ( C )三輸入的及閘若只用到二輸入時,不用的輸入腳要? (A)接至輸出 (B)剪掉 (C)接 1 (D)接 0。

38 ( B )下列何者又稱為萬用閘? (A)或閘 (B)反或閘 (C)互斥或閘 (D)及閘。

39 ( A )下列何者可組成各種邏輯閘的等效電路? (A)反及閘 (B)互斥或閘 (C)反閘 (D)反互斥或閘。

40 ( C )下列四個式子當中和其他三者不相等的為? (A)A⊕B⊙C (B)A⊙B ⊕C (C)A⊙B⊙C (D) A B C

41 ( B )開路集極(O.C.)的輸出接在一起可做為? (A)線接反及閘 (B)線接及閘 (C)會燒毀 IC (D)線接或閘。

42 ( C )三態閘的輸出比一般邏輯閘多了一個? (A)交變輸出 (B)短路輸出 (C)高阻抗輸出 (D)補數輸出。

43 ( A )邏輯閘符號中標示有“ ”符號表示該邏輯閘為? (A)史密特觸發 (B)三態閘 (C)開路集極 (D)負邏輯。

44 ( B )具有正補兩輸出的為? (A)史密特觸發 (B)射極耦合邏輯 (C)開路集極 (D)三態閘。

45 ( B )如圖 1 中其輸出結果可以變等效為什麼閘?(假設使用正邏輯系統) (A)OR (B)NAND (C)NOR (D)AND。

46 ( A )下列何者不是邏輯閘 ? (A)ALU (B)AND (C)OR (D)NOT。

47 ( B )fig 2 表示何種邏輯閘之真值表? (A)NAND (B)XOR (C)AND (D)OR。

fig 1 fig 2 fig 3

48 ( C )邏輯閘的輸出可以接到下一級輸入的最大個數稱為?

(A)臨界(Margin) (B)傳遞(Propagation) (C)扇出(Fan-out) (D)消耗(Dissipation)。

49 ( D )如圖 3 中 F 與 A、B 關係為? (A) F A B (B) F A B (C)F= A〃B (D)F =A+B

50 ( B )下列 IC 族中,耗電最多的為? (A)TTL (B)ECL (C)CMOS (D)RTL。

51 ( C )要設計一偶同位元產生器則使用下列何種元件最適合? (A)7420 (B)74138 (C)7486 (D)7432。

52 ( B )若在互斥或閘(XOR)兩輸入端分別加上二列 4 bit 信號 0100 與 1010,則輸出信號為?

(A)0011 (B)1110 (C)0000 (D)1111。

53 ( C )標準電晶體邏輯閘(TTL)的扇出(Fan out),可以負載幾個標準 TTL 的扇入(Fan In)? (A)8 (B)5 (C)10 (D)1。

54 ( A )下列三個式子中和其他三個不相等的為? (A) A B (B) A ⊙ B (C) A B

991SK 數位 CH3 基本邏輯閘與真值表 班級:_________姓名:__________座號:____. 得分

Page.3

55 ( D )如圖 4 之邏輯電路其輸出 Y 可用何者表示? (A) AB (B) AB (C)A+B (D)A⊕B。

56 ( D )如圖 5,為何種邏輯閘電路? (A)或閘 (B)反互斥或閘 (C)反相器 (D)及閘。

57 ( D )如圖 6 所示邏輯電路,其中 F=? (A) ( )( ) A B A B (B) AB AB (C)1 (D) AB AB

fig 4 fig 5 fig 6

58 ( D )如圖 7 邏輯電路等效於? (A)OR (B)NAND (C)AND (D)NOR。

59 ( B )如圖 8 所示之數位電路,若 D1 與 D2 均為理想二極體,當輸入電壓為 V1 與 V2,輸出電壓為 Vo,

則其等效邏輯電路為: (A)NAND 閘 (B)OR 閘 (C)NOR 閘 (D)AND 閘。

fig 7 fig 8 fig 9

60 ( B )一真值表如圖 9 所示,其輸入分別為 A 與 B,而輸出為 Y,此為何種邏輯閘?

(A)AND (B)NAND (C)NOR (D)OR。

61 ( B )兩個輸入的 NAND 閘之真值表中,下列何者為輸出欄所含 1 之個數? (A)2 (B)3 (C)1 (D)4。

62 ( C )邏輯分析儀主要的功能為何? (A)量測線性電壓 (B)功率分析 (C)時序分析 (D)失真分析。

63 ( C )如下圖所示之數位邏輯電路,各接腳測得之邏輯狀態如下表所示,則是下列那一個編號之邏輯閘壞掉?

(A)3 (B)1 (C)4 (D)2。

64 ( C )如下圖所示為一個邊緣取出電路,下列何者為該電路中連接點 A、B 及 Y 之正確波形?(所選用邏輯閘之延遲時間均

相同)

991SK 數位 CH3 基本邏輯閘與真值表 班級:_________姓名:__________座號:____. 得分

Page.4

(A) (B) (C)

(D)

991 SK 數位 CH4 布林代數與笛摩根定理 班級:_______ 姓名:____________座號:___. 得分

Page.1

一、選擇題:(每題 1.7 分)

1 ( B ) A+AB = ? (A) B (B)A (C)B (D) A

2 ( C ) A A B ? (A)A〃B (B)A (C)A+B (D) A

3 ( C ) A〃(A+B ) =? (A) B (B) A (C)A (D)B

4 ( A ) ( )A A B ? (A)A〃B (B) A (C)A (D)A+B

5 ( D ) A〃1= ? (A)0 (B)1 (C) A (D)A

6 ( B ) A〃0= ? (A) A (B)0 (C)1 (D)A

7 ( A ) A+ 0= ? (A)A (B)0 (C) A (D)1。

8 ( A ) A+ 1= ? (A)1 (B) A (C)0 (D)A

9 ( C ) A A ? (A) A (B)1 (C)0 (D)A

10 ( B ) A A ?(A)0 (B)1 (C) A (D)A

11 ( B ) A ? (A) A (B)A (C)0 (D)1。

12 ( C ) 1 A B C 的對偶為 ? (A)(A+B)〃C=1 (B)A〃B+C=0 (C)(A+B)〃C=0 (D)A〃B+C=1。

13 ( C ) ( , , ) ( ) ( )Y f A B C A B C D 若 A = 0、B = 1、C = 1、D = 0 則 Y = ? (A)Y (B)2 (C)0 (D)1。

14 ( B ) 布林代數中 A+A= ? (A)1 (B)A (C)2A (D)0。

15 ( C ) 布林代數中 A〃A= ? (A)A2 (B)1 (C)A (D)0。

16 ( B ) ( ) ( )A B A B ? (A)0 (B) A (C)A (D)1。

17 ( D ) 下列何者錯誤 ? (A)A〃0=0 (B)A+A=A (C)A+1=1 (D)A+0=0。

18 ( B )下列何者錯誤? (A)A〃1=A (B) 1A A (C)A〃A=A (D) 1A A

19 ( A ) 布林函數 Y 有 4 個輸入變數 Y = f (A, B, C, D),則輸入情形有? (A)16 種 (B)4 種 (C)32 種 (D)8 種。

20 ( C ) 布林函數 X 有 5 個輸入變數 X=f (A, B, C, D, E),則輸出情形有? (A)5 種 (B)1 種 (C)2 種 (D)32 種。

21 ( D ) 下列布林代數何者有誤? (A)0+0=0 (B)1〃0=0 (C)1+1=1 (D)1 1 1

22 ( C ) 邏輯的加法運算為? (A)AND (B)NOT (C)OR (D)NOR。

23 ( A ) 邏輯的乘法運算符號為? (A)〃 (B)   (C)+ (D)⊕。

24 ( A ) 下列布林代數何者有誤? (A)A〃(B+C)=(A+B)〃C (B)A+A〃B=A (C)A〃B=B〃A (D)A+B=B+A

25 ( A ) 將 A AB 用布林代數化簡可得? (A)A+B (B) A B (C) A B (D) A B

26 ( B ) 布林代數式 1+A+B+AB 可化簡為? (A)B (B)1 (C)A (D)AB

27 ( B )下列布林代數式,何者有誤 (A) 1 A A (B) 1A A (C) 0 A A (D) 1 1 A

28 ( B ) 布林代數W WX WXY WXYZ ? (A)WXYZ (B)W (C)0 (D)1。

29 ( C ) 化簡 A A B 為? (A) A B (B)A+B (C) A B (D) A B

30 ( D ) A B C 不等於下列何者? (A) A BC (B) A B C (C) AB C (D)A+B+C。

31 ( C ) A B C 不等於下列何者?? (A) A B C (B) A B C (C) A B C (D) A B C

32 ( D ) Y A B C ,則 Y=? (A) A B C (B) A B C (C) A B C (D) A B C

33 ( C ) Y A B C ,則 Y=? (A) A B C (B) A B C (C) A B C (D) A B C

34 ( C ) 如圖 1 中 Y=? (A) B AC (B)A+BC (C)B+AC (D)C+AB

fig 1 fig 2

991 SK 數位 CH4 布林代數與笛摩根定理 班級:_______ 姓名:____________座號:___. 得分

Page.2

35 ( C ) 如圖 2 中 Y= ?(A)AB+AC (B)AC+BC (C)AB+BC (D) AC BC

36 ( D ) 如圖 3 中 Y=? (A)1 (B) A B AB (C)0 (D) AB AB

fig 3 fig 4

37 ( B )

38 ( D ) 如圖 4 中 Y=? (A)1 (B)0 (C) AB AB (D) A B AB

39 ( A )

40 ( C ) 如圖 5 中 Y=? (A) AB A B (B)A〃B (C) AB AB (D)A+B。

41 ( A ) 如圖 6 中 Y=? (A) AB A B (B)A+B (C)A〃B (D) AB AB

fig 5

fig 6

42 ( D ) 如圖 7 中 Y=? (A) ( )( )A B A B (B)A〃B (C)A+B (D) ( )( )A B A B

43 ( D ) 如圖 8 中 Y=? (A) ( )( )A B A B (B)A+B (C)A〃B (D) ( )( )A B A B

fig 7

fig 8

44 ( A ) 積之和形式之布林代數可用二層的? (A)NAND 閘網路完成 (B)OR 閘網路完成

(C)NOR 閘網路完成 (D)AND 閘網路完成。

45 ( A ) 和之積形式之布林代數可用二層的? (A)NOR 閘網路完成 (B)NAND 閘網路完成

(C)AND 閘網路完成 (D)OR 閘網路完成。

46 ( D ) 利用 7402 來實現 A⊙B 時,其輸入到輸出之最長傳遞延遲路徑,最少需要經過幾個 7402 內的基本邏輯閘?

(A)2 個 (B)4 個 (C)1 個 (D)3 個。 ( IC 7402 = NAND )

47 ( C ) 布林函數 F A B C 與下列何者相同? (A) ABC (B) A BC (C) A BC (D) ABC

48 ( A ) ( ) ( )F AB C A BC 的互補函數為何? (A) A B C (B) ( )A B C (C) ( )B A C (D) B A C

49 ( D ) 邏輯函數 Y A B ,則 Y 等於? (A) A B (B)AB (C) AB (D)A+B

50 ( D ) 化簡布林代數 ( )A B C B D 其結果為何? (A)A+C (B)A+B (C)A+D (D)A+B+C

991 SK 數位 CH4 布林代數與笛摩根定理 班級:_______ 姓名:____________座號:___. 得分

Page.3

51 ( B ) 如圖 1 所示,邏輯電路其輸出 Y 可用何式表示? (A) AB (B)A-B (C) AB (D)A+B

52 ( C ) 如圖 2 所示電路之布林代數為何? (A)F=A+B (B) F A B C (C) F AB C (D) F A B C

fig 1 fig 2

53 ( C ) 如圖 3 所示電路,其輸出 F 之布林代數為何? (A) ( ) ( )F A B C D B E

(B) ( ) ( )F A B C D B E (C) ( ) ( )F A B C D B E (D) ( ) ( )F A B C D B E

fig 3

54 ( C ) 如圖 4 所示電路,其輸出 F 的布林代數為何? (A)A—B (B)A+B (C)0 (D)1。

55 ( A ) 如圖 5 為 XOR 閘的電路,其邏輯方程式為下列何者?

(A)Y AB AB (B)Y = A〃B (C)Y = A+B (D)Y AB AB

fig 4 fig 5

56 ( C ) 下圖 6 為 7400 TTL 數位 IC 接腳圖,若連接下面各接腳:1 與 4 號腳、2 與 13 號腳、3 與 5 號腳、

5 與 12 號腳、6 與 9 號腳、10 與 11 號腳;且 1 與 2 號腳為所連接成的邏輯電路之輸入端 A、 B ,

8 號腳為電路的輸出端 F,則下列何者為此一邏輯電路之功能?

(A) F A B A B B (B) F AB A B A (C) ( )F AB A B +C (D) ( )F A B AB

57 ( C ) 所示之邏輯閘輸出 F 為下列何者? (A)1 (B)A (C)0 (D) A

58 ( A ) 如下圖 7 所示之電路,A, B, C, D 為輸入,F 為輸出,U1, U2, U3, U4 均為兩個輸入的反及閘(NAND),

則下列何者為 F 的邏輯式? (A)F=AB+(CD)' (B)F=A'B'+C'D' (C)F=(A+B+C+D)' (D)F=A'B'C'D

fig 6 fig 7

59 ( D ) 至少需用多少個 NAND 才能組成布林代數式 Y=AB+ DACB ? (A) 5 (B) 7 (C) 8 (D) 6 。

60 ( B ) 至少需用多少個 NOR 才能組成布林代數式 Y= (A+B)(C+D)(A+D)? (A) 3 (B) 4 (C) 5 (D) 6 。

991 SK 數位 CH4 布林代數與笛摩根定理 班級:_______ 姓名:____________座號:___. 得分

Page.4

61 ( C ) 至少需用多少個 NAND 才能組成布林代數式 Y=A+B? (A) 2 (B) 4 (C) 3 (D) 5 。

62 ( C ) 至少需用多少個 NOR 才能組成布林代數式 Y=AB? (A) 2 (B) 4 (C) 3 (D) 5 。

63 ( B ) Y=A+B+C 由二個輸入端的 NOR 組成,至少要幾個? (A) 3 (B) 4 (C) 5 (D) 6 。

64 ( C ) Y=A+B+C 由二個輸入端的 NAND 組成,至少要幾個? (A) 3 (B) 4 (C) 6 (D) 7 。

65 ( D ) Y=ABC 由二個輸入端的 NOR 組成,至少要幾個? (A) 3 (B) 4 (C) 5 (D) 6 。

66 ( B ) Y=ABC 由二個輸入端的 NAND 組成,至少要幾個? (A) 3 (B) 4 (C) 5 (D) 6 。

Page.1

SK-991 數位 CH5 布林代數化簡 班級:_______姓名:________座號:___.

得分

一、選擇題:(每題 0.5 分)

1 ( D ) 如圖 1 所示之卡諾圖,可化簡為 SOP 的最簡式為?

(A)A+C (B) (C) (D)

fig 1 fig 2 fig 3

2 ( D ) 如圖 2 所示之卡諾圖,可化簡為 POS 的最簡式為?

(A) (B) (C) (D)

3 ( D ) 有一邏輯電路的真值表如圖 3 所示,可化簡為 SOP 的最簡式為?

(A) (B) (C) (D)

4 ( A ) 有一邏輯電路的真值表如圖 5 所示,可化簡為 POS 的最簡式為?

(A) (B) (C) (D)

fig 5 fig 6 fig 7

5 ( B ) 布林函數 的最簡式為? (A) (B) (C)

(D)

6 ( C )如圖 6 所示之真值表,可化簡為 SOP 的最簡式為?

(A) (B) (C) (D)

7 ( A ) 如圖 7 所示之真值表,可化簡為 POS 的最簡式為?

(A) (B) (C) (D)

8 ( A ) Y=f(A, B, C) =Σ (1, 2, 5, 7) + d (3)化為最簡式為? (A) (B) (C) (D)

9 ( D ) Y=f(A, B, C) =Π (0, 3, 4, 7) + d (2, 6)化為最簡式為? (A) (B) (C) (D)

10 ( B ) Y=f(A, B, C) =Σ (0, 1, 3, 5, 7)化為和之積的最簡式為?

Page.2

(A) (B) (C) (D)

11 ( C ) Y=f(A, B, C, D) = Π (0, 1, 2, 3, 4, 6, 8, 9, 10, 11, 12, 14)化為積之和的最簡式為? (A) (B) (C)BD (D)AC

12 ( D ) 化為標準積項之和為? (A) (B) (C)

(D)

13 ( A ) 為標準積項,可記為 ? (A)m10 (B)M10 (C)m5 (D)M5

14 ( D ) 為標準和項,可記為? (A)M5 (B)m10 (C)m5 (D)M10

15 ( D ) 標準積項又稱? (A)隨意項 (B)最大項 (C)以上皆非 (D)最小項。

16 ( A ) Y=f(A, B) =Σ(0, 1) =? (A)Π (2, 3) (B)Π (1, 2) (C)d(2,3) (D)Π (2, 3, 4, 5, 6, 7)。

17 ( A ) Y=f(A, B, C) =Σ(0, 1, 2, 3, 4, 6, 7) =? (A) (B) (C) (D)

18 ( B ) Y=f(A, B, C) =Π(0, 1, 3, 4, 5, 6) = ? (A) (B) (C) (D)

19 ( C ) 的最簡式為? (A) (B) (C)

(D)

20 ( B ) Y=f(A,B,C) =Σ(0, 1, 2, 3, 4, 5, 6, 7) = ? (A)A+B+C (B)1 (C)0 (D)A

21 ( B ) Y=f(A,B,C) =Π(0, 1, 2, 3, 4, 5, 6, 7) =? (A)ABC (B)0 (C)A (D)1。

22 ( D ) 化為最簡式 Y= ? (A) (B) (C) (D)

23 ( D ) 化簡為 ? (A) (B) (C) (D)

24 ( A ) Y=f(A, B, C) =Σ (2, 3, 6, 7)可化簡為 ? (A)B (B) (C)C (D)A

25 ( A ) Y=f(A, B, C) =Σ (0, 1, 3) + d(2, 7)可化簡為? (A) (B) (C) (D)

26 ( A ) 布林函數 可化至最簡式為? (A) (B)BC (C)

(D)

27 ( A ) ? (A)Σ (3, 4, 5, 7) (B)Σ (1, 2, 5, 7) (C)Σ (0, 1, 2, 3) (D)Σ (0, 1, 3, 7)。

28 ( C ) 將布林代數 化為和之積的形式? (A) (B)

(C) (D)

29 ( C ) 將 化簡為最簡式

Page.3

之和項之積等於? (A) (B) (C) (D)

30 ( C ) Y=f(A, B, C, D) =Σ(3, 4, 5, 7, 9, 13, 14, 15) =? (A)Π (0, 1, 2, 6, 8, 10, 11, 12, 16) (B)Π (1, 2, 6, 8, 10, 11, 12, 16) (C)

Π (0, 1, 2, 6, 8, 10, 11, 12) (D)Π (2, 6, 8, 10, 11, 12)。

31 ( D ) 布林代數式 ?(A)0 (B)1 (C)WXYZ (D)W

32 ( D ) 化簡為? (A)A (B)AC (C) (D)C

33 ( A ) 可化簡為? (A)B+C (B)BC (C) (D)A+C

34 ( D ) 如圖 1 所示的卡諾圖,其布林代數為?

(A) (B) (C)B (D)

fig 1 fig 2 fig 3

35 ( B ) 如圖 2 所示的卡諾圖,其布林代數式為?

(A) (B) (C) (D)

36 ( B ) Y=f(A, B, C, D) = m0+ m1+ m4+ m5+ m6+ m14 可化簡為?

(A) (B) (C) (D)

37 ( A ) 布林函數 F=f(A, B, C)=A—C+A—B+AB—C+BC 可化簡為 ?

(A) (B) (C) (D)

38 ( A ) 如圖 3 所示的卡諾圖(K-Map),其布林代數式為? (A)Y (B)Z (C)X (D)XYZ

39 ( B ) 布林代數 等於? (A) (B) (C) (D)A

40 ( C ) 如圖所示真值表,試問其最簡布林代數式為何?

Page.4

(A) (B) (C) (D)

41 ( B ) 如圖 1 中 Y =?(A) (B) (C)AB (D)

fig 1 fig 2 fig 3

42 ( B )如圖 2 中,若以和之積形式來表示 Y,則 Y =?

(A) (B) (C) (D)

43 ( C ) 如圖 3 中,Y = ?(A) (B)A+B (C) (D)

44 ( C ) 如圖 4 中,若以積之和形式表示 Y,則 Y =?

(A)AB (B) (C) (D)

fig 4 fig 5

45 ( B ) 如圖 5 中,Y = ?(A) (B) (C) (D)AB

46

47 ( D ) ,則 Y 以 SOP 式的數字式表示為?

(A)Π (1, 2, 4, 7) (B)Π (0, 3, 5, 6) (C)Σ (0, 3, 5, 6) (D)Σ (1, 2, 4, 7)。

48 ( A ) ,則 Y 以 POS 式的數字式表示為?

(A)Π (0, 3, 5, 6) (B)Σ (1, 2, 4, 7) (C)Σ (0, 3, 5, 6) (D)Π (1, 2, 4, 7)。

49 ( C ) ,則 Y 以 SOP 式的數字式表示為?

(A)Π (0, 3, 5, 6) (B)Π (1, 2, 4, 7) (C)Σ (0, 3, 5, 6) (D)Σ (1, 2, 4, 7)。

50 ( C ) ,則 Y 以 POS 式的數字式表示為?

(A)Σ (0, 3, 5, 6) (B)Σ (1, 2, 4, 7) (C)Π (1, 2, 4, 7) (D)Π (0, 3, 5, 6)。

51 ( B ) 如圖 4 真值表的電路圖為?

(A) (B) (C) (D)

fig 4 fig 5

Page.5

52 ( A )如圖 5 真值表的電路圖為?

(A) (B) (C) (D)

53 ( C ) Y=f (A, B) =Σ (1, 2),則 Y = ? (A) (B)A⊙B (C)A⊕B (D)

54 ( C ) Y=f(A, B) =Π (0, 3),則 Y =? (A) (B)A⊙B (C)A⊕B (D)

55 ( D ) Y=f(A, B) =Σ (0, 3),則 Y =? (A)A〃B (B)A+B (C)A⊕B (D)A⊙B

56 ( C ) Y=f(A, B) =Π (1, 2),則 Y = ? (A)A⊕B (B)A+B (C)A⊙B (D)A〃B

57 ( A ) 如圖 1 中,Y0=?

(A) (B) (C) (D)

fig 1 fig 2

58 ( A ) 如圖 1 中,Y1 =? (A) (B) (C) (D)

59 ( D ) 如圖 2 中,Y0 =? (A) (B)

(C) (D)

60 ( A ) 如圖 3 中,Y1= ? (A) (B) (C) (D)

fig 3

61 ( C ) 組合邏輯的輸出與過去的輸入情形 ? (A)有關 (B)相等 (C)無關 (D)相反。

62 ( C ) 在組合邏輯電路中只要輸入信號中斷,輸出會? (A)為中斷前的補數狀態 (B)維持在輸入中斷前的狀態 (C)中

斷 (D)故障燒毀。

Page.6

63 ( A ) 如圖 1 中,若 C=1,則 Y 等於? (A)A+B (B) (C) (D)

fig 1 fig 2

64 ( A ) 如圖 2 中所示之邏輯閘,A、B、C 為輸入端,Y 為輸出端,則 Y 的布林代數為?

(A) (B) (C) (D)

65 ( A ) 若 Σ (0, 1, 2, 3, 4, 5, 8, 9, 12, 13),則下列何者正確? (A) (B)

(C) (D)

66 ( C ) 如圖為一邏輯電路輸入與輸出關係之真值表,下列何者為其 F 之布林代數最簡式?

(A)AB+C (B) (C) (D)A+BC

67 ( A ) 布林式 F(A,B,C,D)=A'B'C'D+A'B'CD+A'BC'D+A'BCD+AB'C'D'+AB'CD'+ ABC'D,若以標準和項之積(POS)數字式表

示 F,則下列何者為 F 的表示式? (A)Π (0, 2, 4, 6, 9, 11, 12, 14, 15) (B)Π (2, 3, 4, 6, 9, 11, 12, 14,15) (C)Π (15, 13, 11, 9,

8, 6, 3) (D)Π (1, 3, 5, 7, 8, 10, 13)。

68 ( D ) 設計邏輯電路時,假設輸入變數之反相與非反相值皆已提供,則下列敘述何者錯誤? (A)使用 NOR-NOR 製作邏

輯電路時,於卡諾圖中是取 0 的方格產生和項之積 (B)使用 NAND-NAND 製作邏輯電路時,於卡諾圖中是取

1 的方格產生積項之和 (C)使用 AND-OR 製作邏輯電路時,於卡諾圖中是取 1 的方格產生積項之和

(D)使用 OR-AND 製作邏輯電路時,於卡諾圖中是取 0 的方格產生積項之和。

Page.1

SK-991 數位 CH6 組合邏輯應用 班級:_______姓名:________座號:___.

得分

一、選擇題:(每題 1.2 分)

1 ( C ) 若要以共陽極七段顯示器顯示數字“3 ”,要將共同點接至 VCC,輸入接腳 abcdefg 要接上? (A)0100110

(B)1010001 (C)0000110 (D)1111001。

2 ( A ) 若要以共陰極七段顯示器顯示數字“2 ”,要將共同點接地,輸入接腳 abcdefg 要接上? (A)1101101 (B)0010010

(C)1010100 (D)0010101。

3 ( B ) 下列何者為 BCD 對共陽極七段顯示器的解碼器/驅動器 IC? (A)74147 (B)7447 (C)7448 (D)74247。

4 ( C ) 下列何者為 BCD 對共陰極七段顯示器的解碼器/驅動器 IC? (A)7486 (B)74147 (C)74248 (D)7447。

5 ( C ) TTL 7447 IC 中的 LT 輸入端,其用途為? (A)遮沒輸入/漣波遮沒輸出 (B)漣波遮沒輸入 (C)七段顯示器測試

(D)輸入歸零。

6 ( A ) 在 PLD 元件中,只能規劃及閘輸入端的是? (A)PAL (B)PLA (C)EPROM (D)PROM。

7 ( C ) 只能由使用者可自將資料寫入,但只能寫入一次的唯讀記憶體? (A)EPROM (B)ROM (C)PROM

(D)EEPROM。

8 ( C ) 唯讀記憶體中的程式一般稱之為? (A)軟體 (B)硬體 (C)韌體 (D)脆體。

9 ( B ) TTL 7447 IC中的RBI輸入端當輸入為0時,會? (A)使七段顯示器顯示無意義數目字 (B)使七段顯示器全滅 (C)

會根據輸入的 BCD 碼使七段顯示器顯示相對應的數目字 (D)使七段顯示器七段全亮。

10 ( A ) 下列何者為優先編碼器? (A)74147 (B)74248 (C)74247 (D)7447。

11 ( D ) 優先編碼器與一般編碼器的不同為? (A)速度較快 (B)速度較慢 (C)比較省電 (D)允許輸入有多個激發。

12 ( C ) 在 ROM 的前半部大都為什麼電路? (A)多工器 (B)解多工器 (C)解碼器 (D)編碼器。

13 ( C ) 在 ROM 的外觀上會有一個玻璃窗口的為? (A)MASK ROM (B)PROM (C)EPROM (D)EEPROM。

14 ( C ) 半加器可用下列何種元件組成? (A)一個及閘、一個反互斥或閘 (B)一個或閘、一個互斥或閘 (C)一個及閘、

一個互斥或閘 (D)一個及閘、一個或閘。

15 ( C ) 半減器可用下列何種元件組成? (A)一個反閘、一個及閘、一個反互斥或閘 (B)一個反閘、一個或閘、一個互斥

或閘 (C)一個反閘、一個及閘、一個互斥或閘 (D)一個反及閘、一個互斥或閘。

16 ( D ) 半加器有? (A)四個輸入變數 (B)三個輸入變數 (C)一個輸入變數 (D)兩個輸入變數。

17 ( A ) 全加器可由? (A)一個或閘和兩個半加器組成 (B)一個或閘和一個半加器組成 (C)兩個或閘和兩個半加器組成

(D)兩個或閘和一個半加器組成。

18 ( D ) 全加器簡稱為? (A)F.D. (B)H.A. (C)H.D. (D)F.A.

19 ( C ) 全加器的輸入比半加器的輸入多了一個? (A)被加數 (B)和 (C)上一級進位 (D)加數。

20 ( C ) 5 位元並列加法器的最大能力為? (A)1000000(2) (B)1111110(2) (C)111110(2) (D)111111(2)

21 ( D ) 半加器的輸入端為 A(被加數)、B(加數),則“和”輸出端為? (A)A + B (B)A⊙B (C)A〃B (D)A⊕B

22 ( B ) 半加器的輸入端為 A(被加數)、B(加數),則“進位”輸出端為? (A)A+ B (B)A〃B (C)A⊕B (D)A ⊙B

23 ( A ) 半減器的輸入端為 A(被減數)、B(減數),則“借位”輸出端為? (A) AB (B) A B (C) AB (D) A B

24 ( D ) 半減器的輸入端為 A(被減數)、B(減數),則“差”輸出端為? (A)A⊙B (B) AB (C) AB (D)A⊕B

25 ( B ) 全加器的輸入端為 A、B、C,則“進位”輸出端為?(A)A⊕B ⊕C (B)AB + BC + AC (C)A〃B〃C (D)A + B + C。

26 ( A ) 全加器的輸入端為 A、B、C,則“和”輸出端為? (A)A⊕B ⊕ C (B)A〃B〃C (C)A + B + C (D) A B C

27 ( C ) 解碼器的輸入端有 n 位元,則輸出線最多為? (A)2n-1 (B)n

2 (C)2n (D)2n。

28 ( A ) 如圖為三對八解碼器方塊圖及電路,其中 Y 為?

Page.2

(A) AB AB (B) AB BC (C) AB AC (D) AB AC

29 ( A ) 二進位的加、減、乘、除可用? (A)加法 (B)乘法 (C)減法 (D)除法 來完成。

30 ( A ) 共陽極七段顯示器,共同點接至 VCC,Abcdefg 分別接上 0000110,則顯示器為? (A)3 (B)4 (C)2 (D)6。

31 ( B ) 共陰極七段顯示器,共同點接至地,而 Abcdefg 分別接上 1011011,則顯示器為? (A)9 (B)5 (C)4 (D)2。

32 ( A ) 解碼器的輸入線數(不包含致能輸入)必定? (A)小於輸出線數 (B)等於輸出線數 (C)平方於輸出線數 (D)大於

輸出線數。

33 ( D ) 編碼器的輸入線數(不包含致能輸入)必定? (A)等於輸出線數 (B)小於輸出線數 (C)平方於輸出線數 (D)大於

輸出線數。

34 ( D ) 解碼器的輸出端通常會有幾個激發? (A)2 個 (B)0 個 (C)很多個 (D)1 個。

35 ( C ) 多工器簡寫為? (A)AUX (B)CPU (C)MUX (D)DEMUX。

36 ( C ) 多工器的輸入端如有 m 條,則輸出端有? (A)n 條,其中 m=2n (B)n 條,其中 n = 2

m (C)1 條 (D)2n 條,其中

m = 2n

37 ( A ) 多工器的輸入端如有 9 條,則位置選擇端至少要有? (A)4 條 (B)2 條 (C)5 條 (D)3 條。

38 ( D ) 多工器又稱為? (A)資料轉換器 (B)資料分配器 (C)資料保存器 (D)資料選擇器。

39 ( B ) 有一電路輸出布林代數式 0 1 0 1 1 0 2 1 0 0 1 0Y I S S I S S I S S I S S 則此電路為? (A)解碼器 (B)多工器 (C)解多

工器 (D)編碼器。

40 ( D ) 104 鍵電腦鍵盤要多少 bit 編碼? (A)6 (B)8 (C)9bit (D)7。

41 ( B ) ( , , )Y f A B C ABC ABC ABC ABC 以多工器來完成,其電路為?

(A) (B) (C) (D)

42 ( B ) 如圖中 Y 輸出的布林代數式為?

Page.3

(A) AB AC (B) AB AC (C) AB AC (D) AB AC

43 ( A ) 解多工器也可當作? (A)解碼器 (B)編碼器 (C)多工器 (D)驅動器 使用。

44 ( C ) 能從多個輸入端中選取其中 1 個輸出的為? (A)解多工器 (B)解碼器 (C)多工器 (D)編碼器。

45 ( C ) 十六線輸入對一線輸出多工器,其位置選擇線應有幾條? (A)16 條 (B)1 條 (C)4 條 (D)8 條。

46 ( D ) 如圖為解碼器的真值表,如輸入(A, B)的變化順序為(0, 0)→(0, 1)→(1, 0)→(1, 1)→(0, 0)→……,每一狀態停留 1 秒,

則輸出 Y0 的波形週期為多少秒?

(A)1 (B)3 (C)2 (D)4 秒。

47 ( A ) 一個具有 48 條資料輸入線的多工器,至少需要使用幾條選擇線? (A)6 條 (B)3 條 (C)4 條 (D)5 條。

48 ( B ) 一個具有 50 條資料輸入線的多工器(MUX),至少需要用到幾條選擇線? (A)7 條 (B)5 條 (C)6 條 (D)8 條。

49 ( B ) 如圖中 F (A, B, C),布林函數為何?

(A)Σ (0, 2, 5, 7) (B)Σ (1, 3, 5, 6) (C)Σ (1, 2, 3, 4) (D)Σ (1, 3, 5, 7)。

50 ( D ) 如圖中,7405 為開路集極反相閘,若欲用 7405 點亮 LED 應如何接線?

(A)A 接地,b 接 d,c 接地 (B)A 接地,b 接 d,c 接 VCC (C)A 接 VCC,b 接 c,d 接地 (D)A 接 VCC,b 接 c,d 接 VCC

51 ( C ) TTL 7447 IC 的功能為? (A)驅動共陰極七段顯示器 (B)驅動 CRT (C)驅動共陽極七段顯示器 (D)驅動 LCD。

52 ( C ) 如圖中微電腦介面控制驅動共陰七段顯示器,若 Abcdefg= 1001110,則顯示器顯示?

(A)D (B)F (C)C (D)H。

Page.4

53 ( D ) 在並加器的加數輸入端串聯何種閘可做為減法運算? (A)NOR (B)OR (C)AND (D)NOT。

54 ( B ) 半加器的兩輸入端為 A 和 B,輸出為 S,進位輸出為 C,則下列何者錯誤? (A) S A B (B) C A B

(C) S AB AB (D)C = AB

55 ( D ) 如圖 1 中,當 S = 0 時,輸出 Y 應為?

fig 1 fig 2 fig 3

(A)Y =A〃B (B)Y = 1 (C)Y = A+B (D)Y = A

56 ( D ) 如圖 2 中的四對一多工器,若 S0 = 1、S1 = 1 則輸出 Z =?

(A)I0 (B)I1 (C)I2 (D)I3

57 ( B ) 如圖 3 中的 F (A, B, C)= ?

(A)Σ (1, 4, 6, 8) (B)Σ (1, 2, 4, 5) (C)Σ (0, 2, 4, 5) (D)Σ (0, 1, 2, 3)。

58 ( A ) 三對八解碼器,假定致能控制端均已致能,則其輸入線中之輸入狀態有幾種組合? (A)8 (B)24 種 (C)3

(D)11。

59 ( C ) 全加器被加數 A= 1,加數 B = 0,前一位元進位 C1 = 1,則進位輸出 C0 及和數 S 各為何值? (A)C0 = 0,S = 0 (B)C0

= 0,S = 1 (C)C0 = 1,S = 0 (D)C0 = 1,S = 1。

60 ( A ) 有一多工器的輸入有 14 個,輸出有 1 個,則此多工器的選擇線至少要有幾條? (A)4 (B)14 (C)5 (D)3。

61 ( C ) 如圖 4 的邏輯電路,其功能為?

fig 4 fig 5 fig 6

(A)半加器 (B)半減器 (C)全加器 (D)全減器。

62 ( D ) 如圖 5 ,3×8 解碼器中,當輸入之值 ABC= 100 時,則其輸出為?

(A)Y7 = 1 (B)Y3 = 1 (C)Y6 = 1 (D)Y4 = 1。

63 ( C ) 如圖 6,2× 4 解碼器(Decoder)中,當輸入信號 I1I0 = 00 時,其輸出信號 D3D2D1D0 (D0 為最低位元,LSB)依序為?

(A)1000 (B)0010 (C)0001 (D)0000。

64 ( D ) 假設全加器輸入信號為 A、B、Cin,輸出信號為 S(和),Cout (進位),如 P=A⊕B,G=A〃B,試問下列何者正確? (A)S=P〃

Cin,Cout = G + P〃Cin (B)S=P ⊕Cin,Cout=G+P⊕Cin (C)S=P〃Cin,Cout = G+P⊕ Cin (D)S=P⊕Cin,Cout = G+P〃Cin

65 ( A ) 下列有關BCD加法器/減法器的敘述,何者有誤? (A)1101 減 1010(BCD)等於 3(D) (B)38 的 10’s補數為 62(D) (C)

可用 7483 與邏輯電路完成 BCD 減法器 (D)7483 為 4 bit 二進制加法器。

66 ( B ) 下列有關顯示器的敘述,何者有誤? (A)LCD 顯示方式中,背光式較反射式為佳,在夜間仍能正常顯示? (B)LCD

的驅動電壓較高 (C)LCD 的耗電較低 (D)共陰極七段顯示器可由 7448 來驅動。

67 ( B ) 下列有關記憶體的敘述,何者錯誤? (A)PROM 是可規劃的記憶體,但不能重複規劃 (B)EPROM 是可重複規劃

的記憶體,重複使用時必須先以電壓清除記憶體內的資料 (C)EEPROM 是可重複規劃的記憶體,重複使用時必須先以

電壓清除記憶體內的資料 (D)ROM 的資料無法更改。

Page.5

68 ( C ) 如圖 1 所示由二對一多工器所組成的電路,其輸出的布林函數為?

fig 1 fig 2

(A)A+B (B)A⊕ B (C) A B (D) A B

69 ( C ) 如圖 2 中的 F.A.為 1 位元的全加法器,此電路的功能為何?

(A)四位元的暫存器 (B)四位元的編碼器 (C)四位元的並列加法器 (D)四位元的串列加法器。

70 ( A ) 有關 PROM 記憶體的敘述,下列何者正確? (A)可規劃的僅讀取記憶體 (B)靜態隨意存取記憶體 (C)動態隨意

存取記憶體 (D)僅讀取記憶體。

71 ( A ) 如圖 3 所示之電路,為下列何種邏輯電路?

(A)全加法器 (B)半減法器 (C)全減法器 (D)半加法器。

fig 3 fig 4

72 ( C ) 若以 0I 、 1I 、 2I 、 3I 表示一個 4 線對 1 線之多工器的輸入線,該多工器之選擇線為 A 及 B,輸出線 Y 的布林代數

式為 0 1 2 3Y I A B I A B I AB I AB ,如欲將 2I 的資料送到輸出線 Y 時,選擇線 A 、B 的值應為下列何者?

(A)A=0,B=0 (B)A=0,B=1 (C)A=1,B=0 (D)A=1,B=1。

73 ( B ) 圖 4 所示之數位邏輯電路為下列那一種電路? (A)解碼器 (B)半減器 (C)全減器 (D)多工器。

74 ( C ) 若有一共陽極的七段顯示器,如將其 A、b、c、d、g 五根接腳分別連接阻值正確之限流電阻至低電位,且其共陽

極接腳連接至高電位,則此七段顯示器所顯示的數字為下列何者? (A)6 (B)4 (C)3 (D)7。

75 ( D ) 使用 8 對 1 多工器來製作 ( , , , )F A B C D Σ (0, 1, 2, 4, 5, 7, 11, 14)邏輯電路,當選擇線 2 1 0 110S S S 時, 6I 的值會

出現在輸出端 Y;當 2 1 0 011S S S 時, 3I 的值會出現在輸出端 Y;若 A 連接至 2S ,B 連接至 1S ,C 連接至 0S ,則輸入

線 6I 的值應為下列何者? (A)D (B) D (C)1 (D)0。

76 ( A ) 若以 X、Y、Z 表示 1 位元全加器之被加數、加數、進位輸入,則全加器之進位輸出的布林表示式應為下列何者?

(A)XY+YZ+XZ (B) X Y Z (C)XYZ (D)X+Y+Z。

77 ( A ) 半減法器電路輸入變數為被減數 A 與減數 B,輸出變數為差 D 與借位 W,則下列何者為 W 之布林代數式? (A)A'B

(B)A'B' (C)AB (D)AB'。

78 ( B ) 若有一個 3 對 8 解碼器,其輸出 Y0~Y7 為低電位動作,輸出 Y7 為 MSB 將邏輯訊號 A, B, C 連接至該解碼器之

22, 2

1, 2

0 輸入接腳,並將其輸出 Y0, Y4, Y7 連接至一個三輸入 AND 閘,則下列何者為此一 AND 閘的輸出 F 所表示之邏

輯式? (A)F(A, B, C)=Σ (0, 4, 7) (B)F(A, B, C)=Π (0, 4, 7) (C)F(A, B, C)=Σ (1, 5, 6) (D)F(A, B, C)=Π (1, 5, 6)。

79 ( D ) 編號 74LS138 邏輯 IC 為 3 對 8 解碼器,若用其來製作 6 對 64 的解碼器,並假設不能使用其他邏輯閘,則共需使

用幾個 74LS138 邏輯 IC? (A)8 (B)7 (C)6 (D)9。

80 ( A ) 如圖 1 所示之 4 1 多工器電路,其功能相當於下列何種邏輯閘?(選擇線1

S 為 MSB; 0S 為 LSB)

Page.6

(A)XNOR (B)NOR (C)XOR (D)NAND。

fig 1 fig 2

81 ( B ) 由兩個 16×4 ROM 所組成的記憶體之位址線、資料輸出線及致能的連接如圖 2 所示,下列何者為該記憶體總容量?

(A)32×8 (B)32×4 (C)16×8 (D)16×4。

82 ( A ) 如圖 3 所示之多工器電路,該電路係以 4×1 多工器來完成布林函數式 Y(A, B, C)=Σ (0, 1, 3, 4, 5, 6),則輸入接腳 I0

與 I1 之值應為下列何者? (A)I0=1,I1=1 (B)I0=0,I1=0 (C)I0=1,I1=0 (D)I0=0,I1=1。

fig 3 fig 4

83 ( C ) 如圖 4 所示之 4 位元並列加法器電路,該電路之輸入接腳 C0 應該採取下列那一種連接方式? (A)接至 S3 (B)接

至 S2 (C)接邏輯 0 (D)接邏輯 1。

84 ( B ) 共陰極 7 段顯示器可使用下列那一種編號之電路驅動? (A)74LS08 (B)74LS48 (C)74LS32 (D)74LS47。

Page.1

SK-991 正反器 班級:_______姓名:________座號:___.

得分

一、選擇題:(每題 1.7 分)

( B )1.一個 J-K 正反器,其低電位動作的預置(Preset)與清除(Clear)均連接至邏輯 1,若輸入 J = 1、

K = 1,CLK(clock)係採負緣觸發,該 CLK 的頻率 f 為 1kHz,則 J-K 正反器輸出 Q 之頻

率為下列何者? (A)125Hz (B)500Hz (C)250Hz (D)100Hz。

( C )2.循序邏輯的輸出 (A)只與之前的輸出有關 (B)只與目前的輸入有關 (C)與目前的輸入有

關且與之前輸出有關 (D)和目前的輸入無關。

( A )3.如圖所示,若再將輸入變為 A=1,B=1,則輸出為

(A)X=1,Y=0 (B)X=0,Y=1 (C)X=0,Y=0 (D)X=1,Y=1。

( B )4.利用一個反相器把 JK 正反器的輸入使 KJ ,則此正反器相當於下列何種正反器? (A)RS

正反器 (B)D 正反器 (C)JK 正反器 (D)T 型正反器。

( D )5.下列何者為 D 型正反器的真值表 (A) (B) (C)

(D)

( B )6.JK 正反器,目前 Q 輸出為 Qn,若輸入 J=1,K=0,則當時脈被觸發時,輸出 Qn+1 將變為 (A)Qn

(B)1 (C) nQ (D)0。

( C )7.如圖的電路等效於何種正反器?

(A)T 型正反器 (B)RS 正反器 (C)D 正反器 (D)JK 正反器。

( B )8.正反器的兩輸出端關係為何? (A)無關 (B)反相 (C)不一定 (D)相同。

( A )9.JK 正反器,在不考慮控制輸入情形下,欲使其輸出變化為目前的反相,即 nn QQ 1 ,則 J,

K 應輸入? (A)J=1,K=1 (B)J=1,K=0 (C)J=0,K=0 (D)J=0,K=1。

( B )10.欲將 T 型正反器改為 D 型正反器使用,下列接法何者正確?

(A) (B)

Page.2

(C) (D)

( A )11.D 型正反器,當觸發信號輸入至 CK 腳時,其輸出狀態為 (A)隨 D 輸入信號改變 (B)不變

(C)隨 D 輸入信號反相改變 (D)前一輸出狀態反相。

( A )12.在正緣觸發的 J-K 正反器激勵表中,假如 1nQ ,希望在時脈控制 clock 產生正緣時,使

1 0nQ ,則正反器之輸入J、K的值應為下列何者?(X表隨意項,可視需要設為0或1) (A)J

= X,K = 1 (B)J = 0,K = X (C)J = X,K = 0 (D)J = 1,K = X

( D )13.如圖的 JK 正反器,若不使用 PR 及 CLR 接腳,則必須將

(A)PR 接“LOW”,CLR 接“HIGH” (B)PR 接“HIGH”,CLR 接“LOW” (C)PR

和 CLR 都接至“LOW” (D)PR 和 CLR 都接至“HIGH”。

( B )14.正反器的真值表 CK 或 CLK 欄位中標示“↑”或“ ”則表示此正反器的時脈為 (A)低

準位觸發 (B)正緣觸發 (C)負緣觸發 (D)高準位觸發。

( A )15.如圖所示電路的作用為

(A)消除開關彈跳現象 (B)作為三態閘 (C)作為振盪器 (D)過負載的保護。

( D )16.T 型正反器的特徵方程式為下列何者? (A) nn QTTQ 1 (B) 1n n nQ TQ T Q

(C) nn QTTQ 1 (D) nnn QTQTQ 1

( B )17.欲使 JK 正反器之 Qn=1 變化為 Qn+1=0,則其 J,K 的激勵狀態為 (A)×,0 (B)×,1【×:

代表Don t care】 (C)1,× (D)0,×。

( A )18.如圖的電路等效於何種正反器?

Page.3

(A)JK 正反器 (B)T 型正反器 (C)RS 正反器 (D)D 正反器。

( D )19.如圖所示電路,下列何者錯誤?

(A)當 S=0 時,可使輸出 Q1 為 1 (B)此電路可以儲存資料 (C)此電路可用 CMOS 製程技

術製作 (D)此電路為 R-S 正反器。

( C )20.如圖所示之邏輯電路,若輸入 A=0,B=1,則輸出為

(A)X=1,Y=1 (B)X=0,Y=0 (C)X=1,Y=0 (D)X=0,Y=1。

( C )21.由 NAND 閘組成的 RS 資料栓鎖器(Latch),當輸入 R=S=0 時,則輸出 Q 為 (A)不變 (B)0

(C)不允許 (D)1。

( B )22.JK 正反器,若輸入 J = K = 0,若經觸發信號至 Clock,則輸出 Q 的狀態變化為 (A)變為 1

(B)與前一狀態相同 (C)變為 0 (D)與前一狀態相反。

( C )23.如圖的電路等效於何種正反器?

(A)RS 正反器 (B)T 型正反器 (C)D 型正反器 (D)JK 正反器。

( A )24.若將 JK 正反器的 JK 輸入接在一起,則其特性等效於何種正反器? (A)T 型正反器 (B)D

正反器 (C)JK 正反器 (D)RS 正反器。

( C )25.T 型正反器當輸入 T=1 時,若經時脈觸發,則輸出 Q 的變化為 (A)Q 不變 (B)Q=1 (C)Q

反相 (D)Q=0。

( D )26.下列何種正反器可視為除 2 計數器? (A)RS 型 (B)JK 型 (C)D 型 (D)T 型。

Page.4

( B )27.下列何者為正確的 D 型正反器激勵表? (A)

(B) (C) (D)

( A )28.那一種正反器有不允許的輸入組合狀態? (A)RS 正反器 (B)JK 正反器 (C)D 型正反器

(D)T 型正反器。

( A )29.在邏輯電路中常作為數位資料的儲存用途的為 (A)D 型正反器 (B)JK 正反器 (C)T 型正

反器 (D)RS 正反器。

( C )30.D 型正反器的 D 輸入為 1 時,若 CK 被觸發,則輸出 (A)Q=0 (B)Q 不變 (C)Q=1 (D)Q

反相。

( C )31.正常的 JK 正反器,下列敘述何者正確? (A)當時脈被觸發時,若輸入 J=0,K=1,則輸出

Q=1 (B)當時脈被觸發時,若輸入 J=1,K=1,則輸出 Q 不變 (C)當時脈被觸發時,若輸

入 J=1,K=0,則輸出 Q=1 (D)當時脈被觸發時,若輸入 J=0,K=0,則輸出 Q 反相。

( B )32.把 RS 正反器的 R、S 輸入及 Qn 輸出均視為輸入變數,而寫出 Qn+1 輸出的布林代數式,並

經過化簡得到的特徵方程式為下列何者? (A) 1n nQ S R Q (B) 1n nQ S R Q

(C) 1n nQ S R Q (D) 1n nQ S R Q

( D )33.如圖所示之 R-S 門閂(Latch),下列敘述何者錯誤?

(A)S=1,R=0,則 Q=1 (B)S=0,R=0,則 Q 不變 (C)S=0,R=1,則 Q=0 (D)S=1,R=0,

則 Q=0。

( C )34.如圖所示電路,下列敘述何者正確?

(A)若控制輸出=0,則 f out=10 kHz 方波 (B)若控制輸出=1,則 f out=20 kHz 方波 (C)若控

制輸出=1,則 f out=10 kHz 方波 (D)若控制輸出=0,則 f out=20 kHz 方波。

Page.5

( A )35.由 NOR 閘所組成的 RS 門閂(latch),若輸入 R 及 S 均為 0 時,則輸出 (A)Q 不變 (B)Q=0

(C)Q 反相 (D)Q=1。

( D )36.欲將 D 型正反器改為 T 型正反器使用,下列接法何者正確?

(A) (B)

(C) (D)

( A )37.欲將 D 型正反器改為 T 型正反器使用,下列接法何者正確?

(A) (B)

(C) (D)

( D )38.JK 正反器,若輸入 J=K=1 時,則當時脈被觸發時,輸出 Q 將會 (A)變為 0 (B)維持不變

(C)變為 1 (D)變為反相。

( C )39.正反器是由下列何者所架構而成的? (A)串聯諧振電路 (B)無穩態多諧振盪器 (C)雙穩

態多諧振盪器 (D)單穩態多諧振盪器。

( D )40.有一 JK 正反器其輸出 Q = 0,在經歷 4 個週期的時脈變化中,JK 輸入為 01,10,11,00,

則 Q 在這 4 個週期的輸出變化為 (A)1,0,0,0 (B)0,1,1,0 (C)1,0,1,1 (D)0,

1,0,0。

( A )41.RS 正反器的激勵表(Exciting Table)應為下列何者?(註:X 表示為don t care)

(A) (B) (C)

Page.6

(D)

( C )42.JK 正反器的特徵方程式為下列何者? (A) nnn QKQJQ 1 (B) 1n n nQ JQ KQ

(C) nnn QKQJQ 1 (D) nnn QKQJQ 1

( D )43.如圖所示電路,假設 D 型正反器 Q1,Q2 的起始值為 0,0,若輸入訊號 X 依序為 1001(時序

先後由左至右),試求對應輸入所產生的 Q2 訊號依序為何?

(A)1011 (B)0101 (C)1110 (D)0110。

( C )44.T 型正反器當輸入 T=0 若經時脈觸發,則輸出 Q 的變化為 (A)Q=0 (B)Q 反相 (C)Q 不

變 (D)Q=1。

( A )45.欲將 T 型正反器改為 D 型正反器使用,下列接法何者正確?

(A) (B)

(C) (D)

( C )46.如圖的 JK 正反器,下列敘述何者正確?

(A)當時脈在低電位時,若 J=0,K=1,會使輸出 Q=0 (B)具有低態觸發的預設功能 (C)

當時脈在下降時,若 J=1,K=0,會使輸出 Q=1 (D)當時脈在上昇時,若 J=1,K=1,會

Page.7

使輸出反相。

( D )47.IC7474 的功能為 (A)BCD 解碼器 (B)BCD 計數器 (C)兩個 JK 正反器 (D)兩個 D 型正

反器。

( C )48.如圖所示,若輸出(Q1,Q2)的狀態為(1,0),而且 R,S 輸入均為 1,如果 S 輸入端斷線,則

輸出(Q1,Q2)會變為如何?

(A)(0,1) (B)(0,0) (C)不變 (D)(1,0)。

( A )49.如圖的電路等效於何種正反器?

(A)T 型正反器 (B)RS 正反器 (C)JK 正反器 (D)D 型正反器。

( C )50.D 型正反器的特徵方程式為下列何者? (A) DQn 1 (B) nn QDQ 1 (C)Qn+1=D

(D) nn QDQ 1

( D )51.如圖所示之 JK 正反器除頻電路,可以將輸入頻率除多少之後輸出?

(A)除 6 (B)除 3 (C)除 2 (D)除 8。

( D )52.對於如圖的敘述何者有誤?

(A)為高態動作的 RS 正反器 (B)具有低態動作的清除功能 (C)具有低態動作的預設功能

(D)為正緣觸發的時脈輸入。

( D )53.有關負緣觸發 JK 正反器的敘述,下列何者正確? (A)當輸入 J=K=0 且時序脈波下降時,

輸出變為原來的補數 (B)當輸入 J=K=1 且時序脈波上昇時,輸出變為原來的補數 (C)當

輸入 J=K=0 且時序脈波上昇時,輸出變為原來的補數 (D)當輸入 J=K=1 且時序脈波下降

時,輸出變為原來的補數。

( C )54.一個正反器可以儲存多少資料? (A)2 位元 (B)4 位元 (C)1 位元 (D)1 字元。

Page.8

( D )55.由 4 個 T 型正反器連接起來的除頻電路,最多可以將輸入頻率除以多少後輸出? (A)32

(B)4 (C)8 (D)16。

( A )56.如圖所示的 JK 正反器,若輸入 J=K=1,輸出 Q=0,則下列的時脈輸入(Clock)和輸出(Q)的

時序圖,何者正確?

(A) (B) (C)

(D)

( B )57.IC7474 的資料如圖所示,下列敘述何者錯誤?

(A)當時脈被觸發時 D 的資料被送至 Q,故 Q=D,而 DQ (B)清除功能為高態動作 (C)

時脈為正緣觸發 (D)如要預設正反器的儲存值必須在 PR 腳輸入“0”。

Page.1

SK 991 狀態圖表及簡化 班級:_______姓名:________座號:___.

得分

一、選擇題:(每題 2.8 分)

( D ) 如圖所示的狀態圖,為何種狀態圖?

(A)不具輸入,輸出的狀態圖 (B)不具輸入,具輸出的狀態圖 (C)具輸入,不具輸出的狀態

圖 (D)具輸入,輸出的狀態圖。

( D ) 如圖所示,此種狀態圖稱為

(A)標準型狀態圖 (B)非標準型狀態圖 (C)莫爾機狀態圖 (D)米利機狀態圖。

( A )3.如圖所示,此狀態圖的狀態表應為下列何者?

(A) (B)

(C) (D)

( C )4.如圖的狀態圖所對應的狀態表應為下列何者?

(A) (B)

Page.2

(C) (D)

( B )5.下列的狀態表所對應的狀態圖應為下列何者?

(A) (B) (C)

(D)

( C )6.如圖的狀態圖所對應的狀態表應為下列何者?

(A) (B)

(C) (D)

( A )7.下列的狀態表所對應的狀態圖應為下列何者?

Page.3

(A) (B) (C) (D)

( D )8.下列的狀態表所對應的狀態圖應為下列何者?

(A) (B) (C)

(D)

( C )9.下列的狀態表所對應的狀態圖應為下列何者?

Page.4

(A) (B) (C) (D)

( B )10.如圖的狀態圖所對應的狀態表應為下列何者?

(A) (B) (C)

(D)

( C )11.若將 RS 正反器的 RS 視為輸入(I/P=RS),Q 視為輸出(O/P=Q),則其莫爾機狀態圖應為下列何者?

(A) (B) (C)

(D)

( B )12.若將 RS 正反器的 RS 視為輸入(I/P =RS),Q 視為輸出(O/P=Q),則其米利機狀態圖應為下列何者?

Page.5

(A) (B)

(C) (D)

( D )13.若將 T 型正反器的 T 視為輸入(I/P =T),Q 視為輸出(O/P=Q),則其莫爾機狀態圖應為下列何者?

(A) (B) (C)

(D)

( A )14.若將 T 型正反器的 T 視為輸入(I/P=T),Q 視為輸出(O/P=Q),則其米利機狀態圖應為下列何者?

(A) (B) (C)

(D)

( B )15.若將 D 型正反器的 D 視為輸入(I/P=D),Q 視為輸出(O/P=Q),則其莫爾機狀態圖應為下列何者?

(A) (B) (C)

(D)

( A )16.若將 D 型正反器的 D 視為輸入(I/P=D),Q 視為輸出(O/P=Q),則其莫爾機狀態圖應為下列何者?

Page.6

(A) (B) (C)

(D)

( C )17.若將 JK 型正反器的 JK 視為輸入(I/P=JK),Q 視為輸出(O/P=Q),則其莫爾機狀態圖應為下列何

者? (A) (B) (C)

(D)

( B )18.若將 JK 正反器的 JK 視為輸入(I/P=JK),Q 視為輸出(O/P=Q),則其米利機狀態圖應為下列何者?

(A) (B)

(C) (D)

( D )19.如圖所示的狀態圖,其對應的狀態表應為下列何者?

Page.7

(A) (B)

(C) (D)

( A )20.將下列狀態表化為最簡之後,應為下列何者?

(A) (B)

(C) (D)

( D )21.將下列狀態表化為最簡之後,應為下列何者?

Page.8

(A) (B)

(C) (D)

( B )22.將下列狀態表化為最簡之後,應為下列何者?

(A) (B)

(C) (D)

( A )23.將下列狀態表化為最簡之後,狀態數為多少種?

Page.9

(A)6 種 (B)5 種 (C)4 種 (D)3 種。

( C )24.將下列狀態表化為最簡後,狀態數為多少?

(A)6 種 (B)5 種 (C)4 種 (D)3 種。

( B )25.將下列狀態表化為最簡後,狀態數為多少?

(A)6 種 (B)5 種 (C)4 種 (D)3 種。

( D )26.如圖所示電路,若每個正反器的延遲時間為多少 20ns,每個邏輯閘的延遲時間為多少 5ns,則

其最大工作頻率可達多少 Hz?

Page.10

(A)5MHz (B)10MHz (C)20MHz (D)40MHz。

( C )27.如圖所示電路,若每個正反器的延遲時間為 30ns,每個邏輯閘的延遲時間為 10ns,則其最大工

作頻率可達多少 Hz?

(A)6.25MHz (B)12.5MHz (C)25MHz (D)50MHz。

( B )28.如圖所示電路,若每個正反器的延遲時間為 20ns,每個邏輯閘的延遲時間為 10ns,則其最大工

作頻率可達多少 Hz?

(A)8MHz (B)10MHz (C)12MHz (D)14MHz。

( A )29.設計計數器的過程中,已知狀態表如下,若選擇以 JK 正反器完成設計,則 Q2 正反器的輸入端

J2 的布林代數經化簡至最簡式應為下列何者?

(A) 102 QQJ (B) 212 QQJ (C) 202 QQJ (D) 202 QQJ

( D )30.如圖所示,Q2 正反器的輸入端 K2 的布林代數經化簡至最簡式應為下列何者?

Page.11

(A) 102 QQK (B) 202 QQK (C) 212 QQK (D) 12 K

( C )31.設計計數器的過程中,已知狀態表如下,若選擇以 D 型正反器完成設計,則 Q1 正反器的輸入端

D1 的布林代數經化簡至最簡式應為下列何者?

(A) 11 QD (B) 21 QD (C) 11 QD (D) 21 QD

( C )32.如圖所示,Q0 正反器的輸入端 D0 的布林代數經化簡至最簡式應為下列何者?

(A)D0=Q1 (B)D0=Q0 (C)D0=Q0⊕Q1 (D)D0=Q0⊙Q1

( C )33.設計計數器的過程中,已知狀態表如下,若選擇以 T 型正反器完成設計,則 Q1 正反器的輸入端

T1 的布林代數經化簡至最簡式應為下列何者?

(A) 01 QT (B)T1=Q0 (C)T1=Q0⊕Q1 (D)T1=Q0⊙Q1

( D )34.如圖所示,Q0 正反器的輸入端 T0 的布林代數經化簡至最簡式應為下列何者?

Page.12

(A)T0=Q1 (B) 10 QT (C)T0=Q0⊕Q1 (D)T0=Q0⊙Q1

( A )35.利用 J-K 正反器設計循序邏輯電路,若有一經化簡後的狀態圖含有 a、b、c、d 四個狀態,在狀

態 a 時輸出為 110;在狀態 b 時輸出為 001;在狀態 c 時輸出為 101;在狀態 d 時輸出為 100,

則具有此一狀態圖功能之邏輯電路中,最少需要使用幾個 J-K 正反器? (A)2 個 (B)3 個

(C)4 個 (D)5 個。

SK-100 CH 8 循序邏輯設計 7/23/2013 班級:_______姓名:________座號:___. 1/3

Page.1

8-1 狀態圖及狀態表的建立:

1 ( D ) 如圖 7 所示的狀態圖,為何種狀態圖?

(A)不具輸入,輸出的狀態圖 (B)不具輸入,具輸出的狀態圖 (C)具輸入,不具輸出的狀態圖 (D)具輸入,輸出

的狀態圖。

2 ( D ) 如圖 7 所示,此種狀態圖稱為?(A)標準型狀態圖 (B)非標準型狀態圖 (C)莫爾機狀態圖 (D)米利機狀態圖。

3 如圖 7 所示,此狀態圖的狀態表應為何?

fig 7

4 ( A )下列的狀態表所對應的狀態圖為何?

5 若將 RS 正反器的 RS 視為輸入(I/P=RS),Q 視為輸出(O/P=Q),則其莫爾機狀態圖為者?

6 若將 RS 正反器的 RS 視為輸入(I/P =RS),Q 視為輸出,則其米利機狀態圖為何?

7 若將 JK 正反器的 JK 視為輸入(I/P=JK),Q 視為輸出(O/P=Q),則其米利機狀態圖為何?

8 將下列狀態表化為最簡之後,應為何?

SK-100 CH 8 循序邏輯設計 7/23/2013 班級:_______姓名:________座號:___. 2/3

Page.2

9 將下列狀態表化為最簡後,狀態數為多少? 4 種

10 .如圖所示電路,若每個正反器的延遲時間為 20ns,每個邏輯閘的延遲時間為 10ns,則其最大工作頻率可達多少 Hz?

10MHz

11 如圖所示電路,若每個正反器的延遲時間為多少 20ns,每個邏輯閘的延遲時間為多少 5ns,則其最大工作頻率可達

多少 Hz? 40MHz。

12 設計計數器的過程中,已知狀態表如 fig 1,若選擇以 JK 正反器完成設計,則 Q2 正反器的輸入端 J2 的布林代數經

化簡至最簡式應為何? 102 QQJ

SK-100 CH 8 循序邏輯設計 7/23/2013 班級:_______姓名:________座號:___. 3/3

Page.3

fig 1 fig 2

13 如 fig 1 所示,Q2 正反器的輸入端 K2 的布林代數經化簡至最簡式應為下列何者? 12 K

14 設計計數器的過程中,已知狀態表如 fig 2,若選擇以 D 型正反器完成設計,則 Q1 正反器的輸入端 D1 的布林代數

經化簡至最簡式應為下列何者? 11 QD

15 如圖 2 所示,Q0 正反器的輸入端 D0 的布林代數經化簡至最簡式應為何? D0=Q0⊕Q1

16 利用 J-K 正反器設計循序邏輯電路,若有一經化簡後的狀態圖含有 a、b、c、d 四個狀態,在狀態 a 時輸出為 110;

在狀態 b 時輸出為 001;在狀態 c 時輸出為 101;在狀態 d 時輸出為 100,則具有此一狀態圖功能之邏輯電路中,最

少需要使用幾個 J-K 正反器? 2 個

17 ( D ) 若使用 4 個 J-K 正反器製作異步(非同步)計數器(Asynchronous Counter;又稱作漣波計數器,Ripple Counter),這

些正反器的 J、K 輸入端應如何連接? (A)J = 0,K = 0 (B)J = 0,K = 1 (C)J = 1,K = 0 (D)J=1,K = 1。

18 ( B ) IC 7493 的功能為? (A)除 2 及除 5 (B)除 2 及除 8 (C)除 2 及除 10 (D)除 4 及除 5。

19 ( A ) IC 555 第 6 腳為臨界(Threshold),當其輸入電壓? (A)大於2

3CCV (B)小於

2

3CCV (C)大於

1

3CCV (D)小於

1

3CCV 時,上比較器輸出為“HIGH”,IC555 的輸出為“LOW”。

20 ( B ) IC555 第 7 腳為? (A)接地 (B)放電 (C)觸發 (D)臨界。

21 ( D ) IC555 第 2 腳為觸發(Trigger),當其輸入電壓? (A)大於2

3CCV (B)小於

2

3CCV (C)大於

1

3CCV (D)小於

1

3CCV

時,下比較器輸出為“HIGH”,IC555 的輸出為“HIGH”。

22 ( C ) IC555 第 4 腳為? (A)接地 (B)電源電壓 (C)重置 (D)輸出。

Page.1

SK-991 數位 CH9 循序邏輯應用 班級:_______姓名:________座號:___.

得分

一、選擇題:(每題 2.1 分)

1 ( D ) 如圖所示三個 J-K 正反器之輸出 A B CQ Q Q 之起始狀態為 000,此計數器電路之模數應為多少?

(A)8 (B)7 (C)6 (D)5。

2 ( C ) 如圖所示電路,Q1 輸出脈波的工作週期(duty cycle)為?

(A)12.5% (B)25% (C)50% (D)75%。

3 ( B ) 由三個 D 型正反器所組成的強生計數器之模數,為下列何者? (A)3 (B)6 (C)8 (D)16。

4 ( C ) 如圖所示邏輯電路,其輸入訊號 fin = 64kHz,則輸出訊號 fout 的頻率為多少 Hz?

(A)1kHz (B)500kHz (C)250Hz (D)125kHz。

5 ( D ) 如圖所示邏輯電路,其輸出訊號 fout 為輸入訊號 fin 除多少倍的頻率?

(A)20 (B)40 (C)50 (D)100。

Page.2

6 ( C ) IC555 第 4 腳為? (A)接地 (B)電源電壓 (C)重置 (D)輸出。

7 ( A ) n 級環形計數器的計數模數(MOD)為? (A)n (B) 12 n (C)2n (D)2n

8 ( A ) 如圖所示電路若輸出由 Q3Q2Q1Q0 接出,則此電路的功能為?

(A)16 模上數同步計數器 (B)16 模下數同步計數器 (C)8 模上數同步計數器 (D)8 模下數同步計數器。

9 ( A ) 4bit 環形計數器的模數(MOD)為? (A)4 (B)7 (C)8 (D)16。

10 ( A ) 如圖,若 RA=10kΩ ,RB=2.2kΩ ,C=10μ F,則其輸出脈波的頻率約為多少?

(A)10Hz (B)20Hz (C)30Hz (D)40Hz。

11 ( B ) 4bit 的環形計數器(Ring Counter),其任一級的輸出脈波的工作週期為? (A)12.5% (B)25% (C)50% (D)75%。

12 ( C ) 如圖所示電路,計數的模數為?

(A)4 (B)7 (C)8 (D)16。

13 ( D ) IC555 第 2 腳為觸發(Trigger),當其輸入電壓? (A)大於2

3CCV (B)小於

2

3CCV (C)大於

1

3CCV (D)小於

1

3CCV

時,下比較器輸出為“HIGH”,IC555 的輸出為“HIGH”。

14 ( B ) 如圖所示電路,Q2 輸出脈波的工作週期(Duty Cycle)為多少?

Page.3

(A)25% (B)33.3% (C)50% (D)80%。

15 ( D ) 如圖所示邏輯電路,其輸出訊號 DQ 為輸入訊號 Ain 的多少?

(A)1

2 (B)

1

5 (C)

1

7 (D)

1

10

16 ( C ) 一個除頻系統其輸入 A 及輸出 Y 之波形如下圖所示,若波形 A 的頻率為 30MHz,則下列何者為波形 Y 的頻率?

(A)15MHz (B)10MHz (C)5MHz (D)2MHz。

17 ( D ) 如圖所示電路,下列敘述何者正確?

(A)為同步計數器 (B)為下數計數器 (C)為模數(MOD)6 的計數器 (D)此計數器的計數值為 0、1、2、3、4、5、6、7。

18 ( A ) 由四個具有 clear 接腳之 J-K 正反器所組成之漣波上數計數器,將 MSB 輸出與次高位輸出連接至一個二輸入的

NAND 閘之輸入接腳,此 NAND 閘之輸出連接至前述四個正反器之 clear 接腳,計數器可正確地循環計數,則下列何者

為該計數器之模數? (A)12 (B)9 (C)6 (D)3。

19 ( B ) 如圖所示電路,Q1 輸出脈波的工作週期(Duty Cycle)約為多少?

(A)28.6% (B)42.9% (C)57.1% (D)71.4%。

20 ( D ) 如圖所示,若 3 2 1 0Q Q Q Q 之初始值為 0000,當 CLK(clock)輸入 5 個脈波後, 3 2 1 0Q Q Q Q 的輸出為何?

Page.4

(A)0011 (B)0101 (C)1111 (D)1110。

21 ( B ) 如圖,若 RA=5kΩ ,RB=2.5kΩ ,C=33μ F,則其輸出脈波的工作週期為多少?

(A)66% (B)75% (C)80% (D)90%。

22 ( B ) IC555 第 7 腳為? (A)接地 (B)放電 (C)觸發 (D)臨界。

23 ( B ) 如圖所示電路的計數模數(MOD)為多少?

(A)4 (B)7 (C)8 (D)16。

24 ( B ) 如圖所示電路,若輸出改由 3 2 1 0Q Q Q Q 接出,則此電路的功能為?

(A)16 模上數同步計數器 (B)16 模下數同步計數器 (C)8 模上數同步計數器 (D)8 模下數同步計數器。

Page.5

25 ( C ) 如圖所示電路,Q1 輸出脈波的工作週期(Duty cycle)為多少?

(A)12.5% (B)25% (C)50% (D)75%。

26 ( C ) IC555 為幾 pin 的元件? (A)4pin (B)6pin (C)8pin (D)10pin。

27 ( C ) n 級強森計數器的計數模數(MOD)為? (A)n (B) 12 n (C)2n (D)2n

28 ( A ) 利用兩個 SN 7490 計數器來製作十進位 00→99 循環計數電路時,將 100Hz 方波連接至表示個位數之 SN 7490 計數

器的脈波輸入 Input A接腳,則下列表示十位數之SN 7490計數器的脈波輸入 Input A接腳應如何連接方為正確?(SN 7490

之 BCD 計數輸出為 QDQCQBQA,QD 為 MSB,QA 為 LSB) (A)連接至表示個位數之 SN 7490 計數器的輸出 MSB QD 接

腳 (B)連接至表示個位數之 SN 7490 計數器的輸出 LSB QA 接腳 (C)連接至表示十位數之 SN 7490 計數器的輸出

MSB QD 接腳 (D)連接至表示十位數之 SN 7490 計數器的輸出 LSB QA 接腳。

29 ( C ) 如圖所示電路的計數模數(MOD)為多少?

(A)3 (B)5 (C)6 (D)8。

30 ( B ) 如圖所示邏輯電路,若由 U2 的 AQ 取出訊號,則其輸出訊號為輸入訊號 fin 除多少倍的頻率?

(A)20 (B)40 (C)50 (D)100。

31 ( B ) IC 7493 的功能為? (A)除 2 及除 5 (B)除 2 及除 8 (C)除 2 及除 10 (D)除 4 及除 5。

32 ( A ) IC 555 第 6 腳為臨界(Threshold),當其輸入電壓? (A)大於2

3CCV (B)小於

2

3CCV (C)大於

1

3CCV (D)小於

1

3CCV

時,上比較器輸出為“HIGH”,IC555 的輸出為“LOW”。

33 ( C ) 要設計一個模數 100 的計數器,至少要用到多少個正反器? (A)5 (B)6 (C)7 (D)8。

34 ( D ) IC555 第 3 腳為? (A)接地 (B)電源電壓 (C)重置 (D)輸出。

Page.6

35 ( B ) .如圖所示邏輯電路,若由 U2 的 BQ 取出訊號,則其輸出訊號的頻率為多少 Hz?

(A)2kHz (B)1kHz (C)500Hz (D)250Hz。

36 ( C ) 如圖所示的漣波計數器之輸出狀態總計有多少個?

(A)64 (B)32 (C)16 (D)8。

37 ( D ) 若使用 4 個 J-K 正反器製作異步(非同步)計數器(Asynchronous Counter;又稱作漣波計數器,Ripple Counter),這些

正反器的 J、K 輸入端應如何連接? (A)J = 0,K = 0 (B)J = 0,K = 1 (C)J = 1,K = 0 (D)J=1,K = 1。

38 ( A ) IC4017 具何種功能? (A)10bit 環形計數器 (B)10bit 強森計數器 (C)4bit 上/下數同步計數器 (D)除 12 計數器。

39 ( B ) 如圖所示電路,若 RA=10kΩ ,RB=5kΩ ,C=50μ F,則其輸出脈波的週期約為多少?

(A)0.5 秒 (B)0.7 秒 (C)0.9 秒 (D)1.1 秒。

40 ( C ) 如圖所示電路為

(A)移位暫存器 (B)環形計數器 (C)偶數型強森計數器 (D)奇數型強森計數器。

41 ( D ) IC555 的電壓電源範圍為? (A)+4.5V~+5.5V (B)-4.5V~-5.5V (C)+4.5V~+10.5V (D)+4.5V~+16V。

Page.7

42 ( C ) 如圖所示電路,若正反器的延遲時間為 33ns,則此計數器的最大工作頻率約為?

(A)2.5MHz (B)5MHz (C)10MHz (D)20MHz。

43 ( C ) n 級奇數型強森計數器的任一級輸出,其輸出脈波的工作週期為? (A)1

100%n

(B)1

100%2

n

(C)1

100%2 1

n

n (D)50%。

44 ( A ) 如圖所示電路的計數模數(MOD)為多少?

(A)12 (B)13 (C)14 (D)15。

45 ( C ) 最適合用於跑馬燈電路的為? (A)上數計數器 (B)下數計數器 (C)環形計數器 (D)強森計數器。

46 ( B ) 在設計一個由 0 開始計數,依序計數到 16 的非同步計數器,至少需要使用幾個正反器? (A)6 (B)5 (C)4 (D)3。