1 chapter 3 邏輯模擬器之使用介紹 壹位元半加器 固定時脈模擬法...

Post on 20-Dec-2015

250 Views

Category:

Documents

7 Downloads

Preview:

Click to see full reader

TRANSCRIPT

1

Chapter 3 邏輯模擬器之使用介紹 壹位元半加器 固定時脈模擬法 使用鍵盤之設定方式 模擬波形的全部刪除 使用公式設定模擬輸入信號之方式

2

Chapter 3 邏輯模擬器之使用介紹 壹位元半加器 固定時脈模擬法 使用鍵盤之設定方式 模擬波形的全部刪除 使用公式設定模擬輸入信號之方式

3

壹位元半加器電路

4

壹位元半加器真值表被加數 加數 和 進位輸出

A B SUM CARRY

0 0 0 0

0 1 1 0

1 0 1 0

1 1 0 1

5

Chapter 3 邏輯模擬器之使用介紹 壹位元半加器 固定時脈模擬法 使用鍵盤之設定方式 模擬波形的全部刪除 使用公式設定模擬輸入信號之方式

6

一、進入 Simulator 及 Simulation Selection

7

使用固定時脈的激發信號

Bc 與 NBc 信號是互補

B1 的頻率為 B0 頻率的 1/2.

B0

B1

8

固定時脈基準頻率 (B0) 的設定

9

使用固定時脈的激發信號的例子

10

Chapter 3 邏輯模擬器之使用介紹 壹位元半加器 固定時脈模擬法 使用鍵盤之設定方式 模擬波形的全部刪除 使用公式設定模擬輸入信號之方式

11

使用鍵盤之設定方式

12

Chapter 3 邏輯模擬器之使用介紹 壹位元半加器 固定時脈模擬法 使用鍵盤之設定方式 模擬波形的全部刪除 使用公式設定模擬輸入信號之方式

13

模擬波形的全部刪除

14

Chapter 3 邏輯模擬器之使用介紹 壹位元半加器 固定時脈模擬法 使用鍵盤之設定方式 模擬波形的全部刪除 使用公式設定模擬輸入信號之方式

15

使用公式設定模擬輸入信號之方式 非週期性的信號 週期性的信號

16

非週期性的信號

17

週期性的信號

18

週期性的信號之設定及模擬

19

Exercise Design and prove an 2-to-4

decoder circuit.

A1

A0

D3

D2D1D0

2-to-4 decoder

Frequency: A1=1MHz, A0=500KHz

top related