digitales

4
Carlos Carpio Meza 201212599 MUX4X1 con habilitador Enable Esta tarea mostrara una Multiplexor de 4x1 de entradas de datos (desde Io hasta I3), las entradas de selección S1S0, y la entrada de habilitación, E, ofreciendo salidas normales e invertidas. CASO 1: Para E=0 Las entradas de selección S1S0 seleccionaran una entrada de datos (desde I0 hasta I3) para pasar hacia la salida Z. CASO 2: Para E=1 El multiplexor es deshabilitado las entradas y selectores de manera que Z=1 independientemente del código de entrada de selección.

Upload: carlos-carpio

Post on 11-Nov-2015

212 views

Category:

Documents


0 download

DESCRIPTION

Mux

TRANSCRIPT

Carlos Carpio Meza201212599MUX4X1 con habilitador Enable

Esta tarea mostrara una Multiplexor de 4x1 de entradas de datos (desde Io hasta I3), las entradas de seleccin S1S0, y la entrada de habilitacin, E, ofreciendo salidas normales e invertidas.

CASO 1:

Para E=0Las entradas de seleccin S1S0 seleccionaran una entrada de datos (desde I0 hasta I3) para pasar hacia la salida Z.

CASO 2:

Para E=1El multiplexor es deshabilitado las entradas y selectores de manera que Z=1 independientemente del cdigo de entrada de seleccin.

Fig1.Diagrama Lgico

Fig2. Smbolo Lgico

TABLA DE VERDAD SIMPLIFICADA:

ES1S0Y

000I0

001I1

010I2

011I3

100E

101E

110E

111E

SIMPLIFICACION BOOLEANA:Y = !E&!S1&!S0&I0 # !E&!S1&S0&I1 # !E&S1&!S0&I2 # !E&S1&S0&I3 # E&!S1&!S0 # E&!S1&S0 # E&S1&!S0 # E&S1&S0

CREACION DEL MUX 4X1 USANDO WINCULP:Name CARPIOMUX4X1EF ;PartNo 00 ;Date 10/19/2012 ;Revision 01 ;Designer Engineer ;Company CARPIO ;Assembly None ;Location ;Device g16v8a ;

/* *************** INPUT PINS *********************/PIN 2 = E ; /* */ PIN 3 = S0 ; /* */ PIN 4 = S1 ; /* */ PIN 5 = I0 ; /* */ PIN 6 = I1 ; /* */ PIN 7 = I2 ; /* */ PIN 8 = I3 ; /* */

/* *************** OUTPUT PINS *********************/PIN 14 = Y ; /* */

/* *************** FUNCIONES LOGICAS *********************/Y = !E&!S1&!S0&I0 # !E&!S1&S0&I1 # !E&S1&!S0&I2 # !E&S1&S0&I3 # E&!S1&!S0 # E&!S1&S0 # E&S1&!S0 # E&S1&S0 ; /* */