Download - Cap Cuatro
-
8/18/2019 Cap Cuatro
1/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
3 Decodificador Binario
3.1 Función
Código
Binario
Natural
Código
Uno
entre n
Decodificador
Binario
3.1.1 Código uno entre n
Con nivel activo bajo0 01111111
1 10111111
2 11011111
3 11101111
4 11110111
5 11111011
6 11111101
7 11111110
Con nivel activo alto0 10000000
1 01000000
2 00100000
3 00010000
4 00001000
5 00000100
6 00000010
7 00000001
3.2 Decodificador Binario 3 a 8 con nivel activo alto en la salida
3.2.1 Tabla de Verdad
CBA Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
000 1 0 0 0 0 0 0 0
001 0 1 0 0 0 0 0 0
010 0 0 1 0 0 0 0 0
011 0 0 0 1 0 0 0 0
100 0 0 0 0 1 0 0 0
101 0 0 0 0 0 1 0 0
110 0 0 0 0 0 0 1 0
111 0 0 0 0 0 0 0 1
1
-
8/18/2019 Cap Cuatro
2/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
3.2.2 Expresiones Lógicas
A BC Y ⋅⋅=0
A BC Y ⋅⋅=1
A BC Y ⋅⋅=2
A BC Y ⋅⋅=3
A BC Y ⋅⋅=4
A BC Y ⋅⋅=5
A BC Y ⋅⋅=6
A BC Y ⋅⋅=7
3.2.3 Símbolo Lógico
Y0
Y1
Y2
Y3
Y4
Y5
Y6Y7
C
B
A
3.3 Decodificador Binario 3 a 8 con nivel activo bajo de salida
3.3.1 Tabla de verdad
CBA
000
001
010
011
100
101
110
111
Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
0 1 1 1 1 1 1 1
1 0 1 1 1 1 1 1
1 1 0 1 1 1 1 1
1 1 1 0 1 1 1 1
1 1 1 1 0 1 1 1
1 1 1 1 1 0 1 1
1 1 1 1 1 1 0 1
1 1 1 1 1 1 1 0
2
-
8/18/2019 Cap Cuatro
3/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
3
3.3.2 Símbolo Lógico
.4.1 Tabla de verdad
.4.2 Símbolo Lógico
3.4 El IC 74138
3
3
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
C
B
A
CBA
000
001
010
011
100
101
110
111
---
---
---
Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
0 1 1 1 1 1 1 1
1 0 1 1 1 1 1 1
1 1 0 1 1 1 1 1
1 1 1 0 1 1 1 1
1 1 1 1 0 1 1 1
1 1 1 1 1 0 1 1
1 1 1 1 1 1 0 1
1 1 1 1 1 1 1 0
1 1 1 1 1 1 1 1
1 1 1 1 1 1 1 1
1 1 1 1 1 1 1 1
G1 G2A G2B
1 0 0
1 0 0
1 0 0
1 0 0
1 0 0
1 0 01 0 0
1 0 0
0 - -
- 1 -
- - 1
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
C
B
A
G1
G2A
G2B
-
8/18/2019 Cap Cuatro
4/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
4
3.5 Ampliación de decodificadores
3.6 Realización de Funciones
( ) ( ) ( )∏∑ == 64107532 , , , M , , ,mc ,b ,a f
C
B
A
G1
G2A
G2B
Y
Y
Y
Y
Y
Y
Y
Y7
0
1
2
3
4
5
6
C
B
A
G1
G2A
G2B
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y0
Y1
Y2
Y3
Y4
Y5
Y6
Y7
Y8
Y9
Y10
Y11
Y12
Y13
Y14
Y15
“1”
C
B
A
D
__
G
Y0
Y1
Y2
Y3
Y4
Y5Y6
Y7
C
B
A
a
b
c
f (a, b, c)
-
8/18/2019 Cap Cuatro
5/14
-
8/18/2019 Cap Cuatro
6/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
6
4.1.2 Control de LED
4.1.3 Código 7 segmentosCódigo 7 segmentos
Símbolo
0
1
2
3
4
5
6
7
8
9
a b c d e f g
0 0 0 0 0 0 1
1 0 0 1 1 1 1
0 0 1 0 0 1 0
0 0 0 0 1 1 0
1 0 0 1 1 0 0
0 1 0 0 1 0 0
1 1 0 0 0 0 0
0 0 0 1 1 1 1
0 0 0 0 0 0 0
0 0 0 1 1 0 0
a
b
c
f
e
d
g
a
Vcc
Q1
Q2
Q3
Vcc
-
8/18/2019 Cap Cuatro
7/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
4.2 Tabla de Verdad
a b c d e f g
0 0 0 0 0 0 1
1 0 0 1 1 1 1
0 0 1 0 0 1 0
0 0 0 0 1 1 0
1 0 0 1 1 0 0
0 1 0 0 1 0 0
1 1 0 0 0 0 0
0 0 0 1 1 1 1
0 0 0 0 0 0 0
0 0 0 1 1 0 0
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
DCBA
4.3 Símbolo Lógico
a
b
c
d
e
f
g
D
C
B
A
7
-
8/18/2019 Cap Cuatro
8/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
4.4 Conexión del Decodificador con el Indicador de 7 Segmentos
4.5 El IC 74247
4.5.1 Tabla de verdad
RBO
1
1
1
1
1
1
1
1
1
1
0
a b c d e f g
0 0 0 0 0 0 1
1 0 0 1 1 1 1
0 0 1 0 0 1 0
0 0 0 0 1 1 0
1 0 0 1 1 0 0
0 1 0 0 1 0 0
1 1 0 0 0 0 0
0 0 0 1 1 1 1
0 0 0 0 0 0 0
0 0 0 1 1 0 0
1 1 1 1 1 1 1
DCBA
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
0000
RBI
a
b
c
d
e
f
g
D
C
B
A
Vcc
c
f
e
d
gb
a
1
-
-
-
-
-
-
-
-
-
0
8
-
8/18/2019 Cap Cuatro
9/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
9
4.5.2 Efecto del blanqueo
4.5.3 Símbolo Lógico
C C o o n n b bl l a a n nqquuee o o
SSii n n b bl l a a n nqquuee o o
a b c d e f g
D C B A
RBI RBO
-
8/18/2019 Cap Cuatro
10/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
10
4.5.4 Display de 3 Cifras
5
Codificador con prioridad5.155..11 Función
a b c d e f g
D C B A
RBI RBO
a b c d e f g
D C B A
RBI RBO
a b c d e f g
D C B A
RBI RBO
Vcc0 0 0 0 0 0 1 1 0 0 0 0
Solicitudes
de
Servicio
Identificador
de la solicitud
activa de
mayor prioridad
Codificador
con prioridad
-
8/18/2019 Cap Cuatro
11/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
5.2 Codificador con prioridad de 4 entradas
5.2.1 Tabla de verdad
I3 I2 I1 I0 A1 A0
1 - - - 1 1
0 1 - - 1 0
0 0 1 - 0 1
0 0 0 1 0 0
0 0 0 0 0 0
5.2.2 Expresiones Lógicas
231 I I A +=
1230 I I I A ⋅+=
5.2.3 Símbolo Lógico
I3
I2
I1
I0
A1
A0
5.3 Codificador con prioridad de 8 entradas
5.3.1
Tabla de verdad
0 I 1 I 2 I 3 I 4 I 5 I 6 I 7 I A2 A1 A0
0 1 1 1 1 1 1 1 0 0 0
- 0 1 1 1 1 1 1 0 0 1
- - 0 1 1 1 1 1 0 1 0
- - - 0 1 1 1 1 0 1 1
- - - - 0 1 1 1 1 0 0
- - - - - 0 1 1 1 0 1
- - - - - - 0 1 1 1 0- - - - - - - 0 1 1 1
1 1 1 1 1 1 1 1 0 0 0
11
-
8/18/2019 Cap Cuatro
12/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
12
5.3.2 Símbolo Lógico
5.4 El IC 74148
5.4.1 Tabla de verdad
EI 0 I 1 I 2 I 3 I 4 I 5 I 6 I 7 I 2 A 1 A 0 A GS EO
0 0 1 1 1 1 1 1 1 1 1 1 0 1
0 - 0 1 1 1 1 1 1 1 1 0 0 1
0 - - 0 1 1 1 1 1 1 0 1 0 1
0 - - - 0 1 1 1 1 1 0 0 0 1
0 - - - - 0 1 1 1 0 1 1 0 1
0 - - - - - 0 1 1 0 1 0 0 1
0 - - - - - - 0 1 0 0 1 0 1
0 - - - - - - - 0 0 0 0 0 1
0 1 1 1 1 1 1 1 1 1 1 1 1 0
1 - - - - - - - - 1 1 1 1 1
5.4.2
Símbolo Lógico
I7
I6
I5
I4
I3
I2
I1
I0
A2
A1
A0
I7
I6
I5
I4
I3
I2
I1
I0
A2
A1
A0
EI
GS
EO
-
8/18/2019 Cap Cuatro
13/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
13
5.5 Ampliación de codificadores
6 Multiplexor
6.166..11 Función
D0
D1
D2
D3
Y
S1
S0
I7
I6
I5
I4
I3
I2
I1
I0
A2
A1
A0
EI
GS
EO
I7
I6
I5
I4
I3
I2
I1
I0
A2
A1
A0
EI
GS
EO
__
A2
__
A1
__
A3
EO
__
A0
__
GS
__
I15
I14
I13
I12
I11
I10
I9
I8
__
EI
I7
I6
I5
I4
I3
I2
I1
I0
-
8/18/2019 Cap Cuatro
14/14
UNSA – EPIE - ELECTRONICA DIGITAL Profesor: Ing. Wildor Ferrel Serruto
6.1.1 Tabla de verdad
6.2 Expresión Lógica
Y
0
1
0
1
0
1
0
1
S1 S0
0 0
0 0
0 1
0 1
1 0
1 0
1 11 1
D0 D1 D2 D3
0 - - -
1 - - -
- 0 - -
- 1 - -
- - 0 -
- - 1 -
- - - 0- - - 1
013012011010 S S DS S DS S DS S DY ⋅⋅+⋅⋅+⋅⋅+⋅⋅=
6.3
Símbolo Lógico
D0
S0
S1
D3
D2
D1
Y
6.4 Realización de Funciones
( ) ( ) ( )∏∑ == 64107532 , , , M , , ,mc ,b ,a f 14