ltc4313-1/ltc4313-2/ ltc4313-3 - 高ノイズ・マージンの2...
TRANSCRIPT
14313123f
LTC4313-1/LTC4313-2/ LTC4313-3
標準的応用例
特長n 双方向バッファにより、ファンアウト数を増加n VIL = 0.3 • VCCの大きなノイズ・マージンn 高いVOLをドライブするI2C非準拠のデバイスと互換n 立ち上がり時間アクセラレータの電流:強(LTC4313-1)、
2.5mA(LTC4313-2)n 1.5V、1.8V、2.5V、3.3V、および5Vバスのレベルシフトn 電源の入ったバックプレーンに対する基板の挿入 /
引き抜き時に、SDAや SCLの損傷を防止n スタックしたバスの切断および復旧n I2C、I2C Fast Mode、およびSMBus規格に準拠n ±4kVの人体モデルESD耐性n 非給電時にSDAピンとSCLピンが高インピーダンスn 8ピンMSOPおよび8ピン(3mm×3mm)DFNパッケージ
アプリケーションn 容量バッファ/バス・エクステンダn 基板の活線挿入n ATCAなどの通信システム n レベル変換n PMBusn サーバ
概要LTC®4313は、低オフセット電圧と最大0.3 • VCCの高ノイズ・マージンを維持しながら双方向バッファリングを行う、ホットスワップ可能な2線バス・バッファです。ノイズ・マージンが大きいので、高いVOL(>0.4V)をドライブするデバイスと組み合わせて使用可能で、複数のLTC4313をカスケード接続することができます。LTC4313-1とLTC4313-2は3.3Vバスと5Vバス間でレベル変換が可能です。LTC4313-3はこれらの電圧に加えて、1.5V、1.8V、2.5Vへのレベル変換もサポートしています。
挿入時は、SDAラインとSCLラインが1Vにプリチャージされるので、バス障害を最小限に抑えることができます。ENABLE
が“H”にアサートされ、SDAピンとSCLピンでストップ・ビットまたはバスのアイドル状態が検出された後、入力と出力の間の接続が確立されます。
45msの間、データとクロックの両方が一度も同時に“H”にならない場合、入力が出力から切断されます。次いで、最大16
のクロック・パルスが生成され、スタックしたバスを解放します。立ち上がり時間アクセラレータ(RTA)はSDAとSCLの立ち上がりエッジでプルアップ電流を供給するので、負荷の大きなシステムでも立ち上がり時間の要件を満たすことができます。RTAは、LTC4313-1ではスルーレート制限付きスイッチとして、LTC4313-2では2.5mAの電流源として構成されます。LTC4313-3はRTAを備えていません。L、LT、LTC、LTM、Linear TechnologyおよびLinearのロゴはリニアテクノロジー社の登録商標です。 Hot Swapはリニアテクノロジー社の商標です。その他全ての商標の所有権は、それぞれの所有者に帰属します。6356140、6650174、7032051、7478286をはじめとする米国特許によって保護されています。
高ノイズ・マージンの2線バス・バッファ
400kHz動作
LTC4313-1
GND
VCC
4313123 TA01a
READY
SCLOUT
SDAOUT
ENABLE
SCLIN
SDAIN
SCL1
SDA1
2.7k2.7k0.01µF
3.3V
READY
SCL2
SDA2
1.3k10k
5V
1.3k
1V/D
IV
500ns/DIV4313123 TA01b
RBUS_IN = 2.7kΩ, CBUS_IN = 50pFRBUS_OUT = 1.3kΩ, CBUS_OUT = 100pF
SCLOUT
SCLIN
24313123f
LTC4313-1/LTC4313-2/ LTC4313-3
ピン配置
絶対最大定格
電源電圧VCC ...........................................................–0.3V~6V入力電圧ENABLE ....................................................–0.3V~6V入力電圧 /出力電圧SDAIN、SDAOUT、 SCLIN、SCLOUT ........................................................–0.3V~6V出力電圧READY ......................................................–0.3V~6V出力シンク電流READY ..................................................... 50mA
(Notes 1、2)
TOP VIEW
DD8 PACKAGE8-LEAD (3mm × 3mm) PLASTIC DFN
5
6
7
8
9
4
3
2
1ENABLE
SCLOUT
SCLIN
GND
VCC
SDAOUT
SDAIN
READY
TJMAX = 150°C, θJA = 39.7°C/W EXPOSED PAD (PIN 9) PCB CONNECTION TO GND IS OPTIONAL
1234
ENABLESCLOUT
SCLINGND
8765
VCCSDAOUTSDAINREADY
TOP VIEW
MS8 PACKAGE8-LEAD PLASTIC MSOP
TJMAX = 150°C, θJA = 163°C/W
発注情報
動作周囲温度範囲 LTC4313C ............................................................ 0°C~70°C LTC4313I ......................................................... –40°C~85°C
保存温度範囲.................................................... –65°C~150°Cリード温度(半田付け、10秒)
MSパッケージ .............................................................300°C
無鉛仕上げ テープアンドリール 製品マーキング* パッケージ 温度範囲LTC4313CDD-1#PBF LTC4313CDD-1#TRPBF LFYZ 8-Lead (3mm × 3mm) Plastic DFN 0°C to 70°CLTC4313IDD-1#PBF LTC4313IDD-1#TRPBF LFYZ 8-Lead (3mm × 3mm) Plastic DFN -40°C to 85°CLTC4313CMS8-1#PBF LTC4313CMS8-1#TRPBF LTFYZ 8-Lead Plastic MSOP 0°C to 70°CLTC4313IMS8-1#PBF LTC4313IMS8-1#TRPBF LTFYZ 8-Lead Plastic MSOP -40°C to 85°CLTC4313CDD-2#PBF LTC4313CDD-2#TRPBF LFZB 8-Lead (3mm × 3mm) Plastic DFN 0°C to 70°CLTC4313IDD-2#PBF LTC4313IDD-2#TRPBF LFZB 8-Lead (3mm × 3mm) Plastic DFN -40°C to 85°CLTC4313CMS8-2#PBF LTC4313CMS8-2#TRPBF LTFZC 8-Lead Plastic MSOP 0°C to 70°CLTC4313IMS8-2#PBF LTC4313IMS8-2#TRPBF LTFZC 8-Lead Plastic MSOP -40°C to 85°CLTC4313CDD-3#PBF LTC4313CDD-3#TRPBF LGDD 8-Lead (3mm × 3mm) Plastic DFN 0°C to 70°CLTC4313IDD-3#PBF LTC4313IDD-3#TRPBF LGDD 8-Lead (3mm × 3mm) Plastic DFN -40°C to 85°CLTC4313CMS8-3#PBF LTC4313CMS8-3#TRPBF LTGDF 8-Lead Plastic MSOP 0°C to 70°CLTC4313IMS8-3#PBF LTC4313IMS8-3#TRPBF LTGDF 8-Lead Plastic MSOP -40°C to 85°Cさらに広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。*温度グレードは出荷時のコンテナのラベルで識別されます。 非標準の鉛仕上げの製品の詳細については、弊社または弊社代理店にお問い合わせください。無鉛仕上げの製品マーキングの詳細については、http://www.linear-tech.co.jp/leadfree/ をご覧ください。 テープアンドリールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/ をご覧ください。
34313123f
LTC4313-1/LTC4313-2/ LTC4313-3
電気的特性
SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS電源 /起動VCC Input Supply Voltage l 2.9 5.5 VVDD,BUS 2-Wire Bus Supply Voltage LTC4313-1, LTC4313-2 l 2.9 5.5 V
LTC4313-3 l 1.4 5.5 VICC Input Supply Current VENABLE = VCC = 5.5V, VSDAIN,SCLIN = 0V
(Note 3)l 6 8.1 10 mA
ICC(DISABLED) Input Supply Current VENABLE = 0V, VCC = 5.5V, VSDAIN,SCLIN = 0V
l 2.5 3.5 4.5 mA
VTH_UVLO VCC UVLO Threshold VCC Rising l 2.55 2.7 2.85 VVCC_UVLO(HYST) UVLO Threshold Hysteresis Voltage 200 mVVPRE Precharge Voltage SDA, SCL Pins Open l 0.8 1 1.2 VバッファVOS(SAT) Buffer Offset Voltage IOL = 4mA, Driven VSDA,SCL = 50mV l 100 190 280 mV
IOL = 500µA, Driven VSDA,SCL = 50mV l 15 60 120 mVVOS Buffer Offset Voltage IOL = 4mA, Driven VSDA,SCL = 200mV l 50 120 180 mV
IOL = 500µA, Driven VSDA,SCL = 200mV l 15 60 115 mVVIL, FALLING Buffer Input Logic Low Voltage VCC = 2.9V, 3.3V, 5.5V l 0.3•VCC 0.33•VCC 0.36•VCC V∆VIL(HYST) VIL Hysteresis Voltage 50 mVILEAK Input Leakage Current SDA, SCL Pins = 5.5V, VCC = 5.5V, 0V l ±10 µACIN Input Capacitance SDA, SCL Pins (Note 4) l 10 pF立ち上がり時間アクセラレータ(LTC4313-1とLTC4313-2のみ)dV/dt(RTA) Minimum Slew Rate Requirement SDA, SCL Pins, VCC = 5V l 0.1 0.2 0.4 V/µsVRTA(TH) Rise Time Accelerator DC Threshold Voltage VCC = 5V l 0.38•VCC 0.41•VCC 0.44•VCC V∆VACC Buffers Off to Accelerator On Voltage SDA, SCL Pins, VCC = 5V l 0.05•VCC 0.07•VCC mVIRTA Rise Time Accelerator Pull-Up Current SDA, SCL Pins, VCC = 5V (Note 5)
LTC4313-1
l
15
25
40
mA
LTC4313-2 l 1.5 2.5 3.5 mAイネーブル /制御VEN(TH) ENABLE Threshold Voltage l 1 1.4 1.8 VILEAK ENABLE Leakage Current VENABLE = 5.5V l 0.1 ±10 µAVREADY(OL) READY Output Low Voltage IREADY = 3mA, VCC = 5V l 0.4 VIREADY(OH) READY Off Leakage Current VCC = VREADY = 5V l 0.1 ±5 µAスタック“L”のタイムアウト回路tTIMEOUT Bus Stuck Low Timer l 35 45 55 msI2CインタフェースのタイミングfSCL(MAX) I2C Frequency Max l 400 kHztPDHL SCL, SDA Fall Delay VCC = VDD,BUS = 5V, CBUS = 100pF,
RBUS = 10kΩ (Note 4)130 250 ns
tf SCL, SDA Fall Times VCC = VDD,BUS = 5V, CBUS = 100pF, RBUS = 10kΩ (Note 4)
20 300 ns
tIDLE Bus Idle Time l 55 95 175 µs
l は全動作温度範囲の規格値を意味する。それ以外はTA = 25°Cでの値。注記がない限り、VCC = 3.3V。
Note 1:絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある。また、長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与える可能性がある。
Note 2:注記がない限り、ピンに流れ込む電流は全て正であり、全ての電圧はGNDを基準にしている。
Note 3:テストはSDAバッファとSCLバッファをアクティブにして行われる。
Note 4:設計によって保証されており、製造時にはテストされない。
Note 5:VSDA,SCL = VRTA(TH) + 1Vの特別なDCモードで測定される。LTC4313-1の立ち上がりエッジ時のトランジェント電流 IRTAは、バスの負荷条件とバスのスルーレートに依存する。LTC4313-1の内部スルーレート制御回路は、トランジェント電流 IRTAを制御することによってバスの最大立ち上がり速度を75V/µsに制限する。
44313123f
LTC4313-1/LTC4313-2/ LTC4313-3
標準的性能特性
バッファのDC IOLと温度
tF(70%~30%)とバス容量
tPDHL(50%~50%)とバス容量
LTC4313-1の IRTAと温度
LTC4313-1のバスの立ち上がり時間(40%から70%)とCBUS
イネーブル時の ICC電流と 電源電圧
ディスエーブル時の ICC電流と 電源電圧
注記がない限り、TA = 25°C、VCC = 3.3V。
VCC (V)2
I CC
(mA)
9.0
8.0
7.0
8.5
7.5
6.5
6.043 5
4313213 G01
63.52.5 4.5 5.5
VSDAIN,SCLIN = 0VVENABLE = 5.5V
VCC (V)2
I CC
(mA)
4.0
3.0
3.5
2.5
2.043 52.5 4.53.5 5.5
4313213 G02
6
VSDAIN,SCLIN = 0VVENABLE = 0V
TEMPERATURE (°C)–50
I OL
(mA)
12
5
6
11
10
4
8
9
7
0 50
4313213 G03
100–25 25 75
VSDA,SCL = 0.6V
VSDA,SCL = 0.4V
異なるドライブ電圧レベルでのVOSとIBUS
IBUS (mA)0
V OS
(mV)
250
200
150
0
50
100
1 3
4313213 G04
52 4
≥200mV
100mV
DRIVEN VSDA,SCL = 50mV
TEMPERATURE (°C)–50
I RTA
(mA)
16
8
10
6
14
12
0 50
4313213 G05
100–25 25 75
VCC = VDD,BUSVSDA,SCL = 0.6 • VDD,BUSCBUS = 400pF, RBUS = 10kΩ
5V
3.3V
CBUS (pF)0
t F (n
s)
100
75
50
0
25
600 800
4313213 G06
1000200 400
3.3V
5V
VCC = VDD,BUSRBUS = 10kΩ
CBUS (pF)0
t PDH
L (n
s)
200
175
150
100
125
600 800
4313213 G07
1000200 400
3.3V
5V
VCC = VDD,BUSRBUS = 10kΩ
CBUS (pF)0
t RIS
E (n
s)
75
5V
3.3V
100
600
4313123 G08
50
25200 400 800
VCC = VDD,BUS
54313123f
LTC4313-1/LTC4313-2/ LTC4313-3
ピン機能ENABLE(ピン1):接続イネーブル入力。ENABLEピンを“L”にドライブすると、SDAINとSCLINがSDAOUTとSCLOUT
から遮断され、READYが“L”にアサートされ、立ち上がり時間アクセラレータがディスエーブルされ、スタック“L”のフォルト状態のときにクロックの自動生成とストップ・ビットの生成が禁止されます。ENABLEピンを“H”にドライブすると、両方のバスでストップ・ビットまたはバスのアイドル状態が検出された後で、SDAINがSDAOUTに、SCLINがSCLOUTに接続されます。スタック“L”のフォルト状態のときにENABLEを“H”にドライブしても、クロックの自動生成がイネーブルされます。スタック“L”のフォルト状態の間、ENABLEピンの立ち上がりエッジにより、SDAINとSDAOUTの間およびSCLINとSCLOUTの間が強制的に接続されます。スタガ・コネクタを使ったHot Swap™ アプリケーションでLTC4313を使用する場合、適正に動作させるためにENABLEとGNDの間に10k
抵抗を接続します。使用しない場合にはVCCに接続します。
SCLOUT(ピン2):シリアル・バス2のクロック入力 /出力。このピンは、スタック“L”からの復旧が必要なSCLバスのセグメントに接続します。このピンとバス電源の間には、外付けのプルアップ抵抗または電流源を接続します。LTC4313-1とLTC4313-2ではバスの電源をVCC以上の電圧にする必要がありますが、LTC4313-3ではその必要はありません。詳細については「アプリケーション情報」のセクションを参照してください。このピンは開放のままにしないでください。
SCLIN(ピン3):シリアル・バス1のクロック入力 /出力。このピンは上り方向バスのSCLラインに接続します。このピンとバス電源の間には、外付けのプルアップ抵抗または電流源を接続します。LTC4313-1とLTC4313-2ではバスの電源をVCC以上の電圧にする必要がありますが、LTC4313-3ではその必要はありません。詳細については「アプリケーション情報」のセクションを参照してください。このピンは開放のままにしないでください。
GND(ピン4):デバイスのグランド。
READY(ピン5):接続レディのステータス出力。このオープンドレインNチャネルMOSFET出力は、入力側と出力側が切断されると“L”になります。ENABLEが“H”のとき、READYが“H”になって入力と出力の間が接続されます。このピンからバスのプルアップ電源にプルアップ抵抗(標準10k)を接続します。使用しない場合には開放のままにするか、またはGNDに接続します。
SDAIN(ピン6):シリアル・バス1のデータ入力 /出力。このピンは上り方向バスのSDAラインに接続します。このピンとバス電源の間には、外付けのプルアップ抵抗または電流源を接続します。LTC4313-1とLTC4313-2ではバスの電源をVCC以上の電圧にする必要がありますが、LTC4313-3ではその必要はありません。詳細については「アプリケーション情報」のセクションを参照してください。このピンは開放のままにしないでください。
SDAOUT(ピン7):シリアル・バス2のデータ入力 /出力。このピンは、スタック“L”からの復旧が必要なSDAバスのセグメントに接続します。このピンとバス電源の間には、外付けのプルアップ抵抗または電流源を接続します。LTC4313-1とLTC4313-2ではバスの電源をVCC以上の電圧にする必要がありますが、LTC4313-3ではその必要はありません。詳細については「アプリケーション情報」のセクションを参照してください。このピンは開放のままにしないでください。
VCC(ピン8):電源電圧。このピンには2.9V~5.5Vの電源を接続します。少なくとも0.01µFでGNDにバイパスします。
背面パッド(ピン9、DD8パッケージのみ):背面パッドは開放のままにするか、デバイスのGNDに接続することができます。
64313123f
LTC4313-1/LTC4313-2/ LTC4313-3
ブロック図
4313123 BD
CONNECT
LOGIC+–
+–
+
–
+
–
PRECHARGE
200k
PRECHARGECONNECT
PRECHARGECONNECT
200k
200k*
*
VCC
IRTA
SLEW RATEDETECTOR
0.2V/µs
SLEW RATEDETECTOR
0.2V/µs
200k
SLEW RATEDETECTOR
0.2V/µs
VCC
I2C Hot SwapLOGIC
I2C Hot SwapLOGIC
RTA_SDAOUT_EN
VIL = 0.33 • VCC
RTA_SCLIN_ENRTA_SDAIN_EN
RTA_SCLOUT_EN
VIL = 0.33 • VCC
ENABLE
*点線のボックス内は LTC4313-1と LTC4313-2のみに適用される。
READY
GND
VCC+–
+–
2.7V/2.5V
1.4V/1.3V
UVLO 95µsTIMER
SLEW RATEDETECTOR
0.2V/µs
IRTA
VCC
IRTA
VCC
IRTA
VIL = 0.33 • VCC
VIL = 0.33 • VCC
PRECHARGECONNECT
CONNECT
45msTIMER
SDAIN
SCLIN
SDAOUT
SCLOUT
*
*
74313123f
LTC4313-1/LTC4313-2/ LTC4313-3
動作LTC4313は、I2C信号用の容量バッファリング機能を備えた高ノイズ・マージンのバス・バッファです。容量バッファリングは、クロック・チャネルとデータ・チャネルに双方向バッファを使用することによって実現されます。これにより、SDAINの容量とSCLINの容量がそれぞれSDAOUTの容量とSCLOUTの容量から遮断されます。全てのSDAピンとSCLピンは双方向です。LTC4313はノイズ・マージンが大きいので、高いVOLをドライブするI2C非準拠のデバイスとともに動作することができます。また、複数のLTC4313を直列に接続することが可能で、ノイズの多い大きなシステムでのI2C通信の信頼性を高めます。LTC4313-1とLTC4313-2では、立ち上がりエッジの間に立ち上がり時間アクセラレータ(RTA)のプルアップ電流(IRTA)がオンしてバスの立ち上がり時間を短縮します。標準的なアプリケーションでは、入力バスと出力バスをVCCにプルアップしますが、これは要件ではありません。LTC4313-1とLTC4313-2
では、VDD,BUSをVCCに接続しない場合、VDD,BUSをVCCより高くしてRTAによるバスのオーバードライブを防ぐ必要があります。LTC4313-3のVDD,BUSの要件の詳細については、「アプリケーション情報」のセクションを参照してください。
LTC4313はVCCピンに最初に電源が供給されると、VCCが2.7Vを超えるまで低電圧ロックアウト・モード(UVLO)になります。バッファとRTAがディスエーブルされ、LTC4313はクロック・ピンとデータ・ピンのロジック状態を無視します。この間、プリチャージ回路が200k抵抗を介してSDAピンとSCLピンを1Vの公称電圧に強制します。
LTC4313がUVLO状態から出て、ENABLEピンが“H”にアサートされていると、クロック・ピンとデータ・ピンでストップ・ビットまたはバスのアイドル状態をモニタします。入力側と出力側で両方の状態の組み合わせが同時に検出されると、LTC4313は、SDAINとSDAOUTの 間 およびSCLINとSCLOUTの間の接続をそれぞれアクティブにし、READYを“H”にアサートしてプリチャージ回路を非アクティブにします。LTC4313-1とLTC4313-2のRTAもこの時点でイネーブルされます。
SDA/SCLピンがVILより低いレベルにドライブされると、バッファがオンしてロジック“L”レベルがLTC4313を介して反対側に伝達されます。入力側と出力側のすべてのデバイスが“H”になると、“H”になります。バス電圧がVILレベルを上回ると、バッファはオフします。RTAはこれよりわずかに高い電圧でオンします。RTAは、SDA/SCLの入力と出力が0.9 • VCCの電圧まで立ち上がる時間を短縮しますが、これは、それぞれのバス自体がスルーレート検出器によって決まる0.4V/µsの最小速度で立ち上がることが条件となります。RTAは、LTC4313-1
ではスルーレートが制限された強力なスイッチ・モードで動作し、LTC4313-2では電流源モードで動作するように構成されています。
45msの間、クロック・バスとデータ・バスの両方が一度も同時に“H”にならない場合、LTC4313はバスが“L”にスタックした(フォルト)状態であることを検出します。バスがスタックすると、LTC4313は、入力側と出力側を切断し、少なくとも40µsの待機後、SCLOUTピン上で最大16個の5.5kHzクロック・パルスとストップ・ビットを生成してスタックしたバスを解放しようとします。この期間にスタックしたバスが“H”になると、クロックの自動生成が停止します。
スタックしたバスが復旧すると、ストップ・ビットまたはバスのアイドル状態が検出された後、入力と出力の間の接続が再度確立されます。フォルト状態が生じた後でENABLEをトグルすると、入力と出力の間が強制的に接続されます。スタック“L”状態でパワーアップすると、スタックしたバス上にストップ・ビットやバスのアイドル状態が検出されないので、LTC4313がUVLOモードから出た後でも、入力側と出力側が切断されたままになります。タイムアウト期間が経過すると、スタック“L”のフォルト状態が検出されて前述の動作になります。
84313123f
LTC4313-1/LTC4313-2/ LTC4313-3
LTC4313は、容量バッファリング、データとクロックのHot
Swap、およびレベル変換機能を備えています。LTC4313はノイズ・マージンが大きいので、高いVOLをドライブするI2Cデバイスと組み合わせて使用できます。また、複数のLTC4313を直列接続可能で、I2C通信の信頼性を改善します。LTC4313
は、バックプレーンの容量とカードの容量を遮断し、3.3Vバスと5Vバスのレベル変換時に立ち下がりエッジのスルーレートを制御します。LTC4313-1とLTC4313-2は、立ち上がり時間を短縮するためのプルアップ電流源も備えています。これらの機能について以下に説明します。
立ち上がり時間アクセラレータ(RTA)のプルアップ電流強度(LTC4313-1およびLTC4313-2)入力と出力の接続が確立されると、SDAバスとSCLバスの入力側と出力側両方のRTAが作動します。少なくとも0.4V/µsの正方向のバス遷移の間は、RTAがプルアップ電流を供給し、立ち上がり時間を短縮します。RTAにより、ユーザは、より大きなバス・プルアップ抵抗を選択して消費電力を低減するとともに、ロジック“L”のノイズ・マージンを改善し、I2C規格の範囲外のバス容量で設計を行ったり、より高いクロック周波数で動作させることができます。LTC4313-1は、RTA電流を制御してバスの立ち上がり速度を最大75V/µsに制限します。したがって、この電流はバス容量に正比例します。LTC4313-1
のRTAは最大40mAの電流をソースすることができます。
アプリケーション情報
図1. LTC4313-1のバスの立ち上がりエッジ。VCC = VDD,BUS = 5V 図2. LTC4313-2のバスの立ち上がりエッジ。VCC = VDD,BUS = 5V
LTC4313-2の立ち上がり時間の加速は2.5mAの電流源で行われます。
LTC4313-1とLTC4313-2の負荷が大きいSDAINバスおよびSDAOUTバスの立ち上がり波形を、それぞれ図1と図2に示します。どちらの図も、立ち上がりエッジの間、入力側と出力側両方のバス電圧が0.3 • VCCを超えるまで、バッファがアクティブで入力側と出力側が接続されています。各バス電圧が0.41 • VCCを上回ると、そのバスのRTAがオンします。加速の強度による影響が、バスの負荷が等しい図1と図2の波形に示されています。図1と図2に示すバス状態に対して、LTC4313-1とLTC4313-2のRTAはそれぞれ10mAと2.5mA
のプルアップ電流を供給します。バスの負荷が等しい場合、IRTAが大きいために図1の方が図2よりも速くバスが立ち上がります。
パワーアップ時とバスが“L”にスタックしている間、RTAは内部でディスエーブルされます。RTAが作動すると、SDAピンおよびSCLピンの入力側と出力側のバスを、0.9•VCCまでプルアップします。RTAによるバスのオーバードライブを防ぐため、LTC4313-1およびLTC4313-2の入力側と出力側のバス電源は、0.9•VCC以上にする必要があります。入力バス電圧がVCC
より高い場合の例を図3に示します。立ち上がりエッジの間、入力バスの立ち上がり速度はRTAによって最大2.97Vの電圧まで加速され、その後、バスの立ち上がり速度はバス電流
2V/DIV
1µs/DIV 4313123 F01
VCC = VDD,BUS = 5VRBUS = 20kCIN = COUT = 200pF
SDAIN
SDAOUT
2V/DIV
1µs/DIV 4313123 F02
VCC = VDD,BUS = 5VRBUS = 20kCIN = COUT = 200pF
SDAIN
SDAOUT
94313123f
LTC4313-1/LTC4313-2/ LTC4313-3
とバス容量によって決まる値まで低下します。RTAのターンオフ電圧はバス電源よりも低いので、バスがオーバードライブされることはありません。
プルアップ抵抗値の選択
立ち上がりエッジ時にRTAを確実に作動させるためには、バスが少なくとも0.4V/µsの立ち上がりのスルーレートでそのまま立ち上がる必要があります。これを実現するには、次式を使って最大RBUSを選択します。
RBUS ≤VDD,BUS(MIN) − VRTA(TH)( )
0.4Vµs
• CBUS
(1)
RBUSはプルアップ抵抗、VDD,BUS(MIN)はバスの最小プルアップ電源電圧、VRTA(TH)はRTAがオンする電圧、CBUSは等価バス容量です。以下のようになるようにRBUSを十分大きくすることも必要です。
RBUS ≥
VDD,BUS(MAX) − 0.4V( )4mA
(2)
この条件によって最大バス電流が4mA以下になります。
アプリケーション情報入力から出力へのオフセット電圧
SDAピンとSCLピンに印加されたロジック“L”電圧を伝播するときに、LTC4313は入力と出力の間に正のオフセット電圧を生じます。LTC4313のクロック・ピンまたはデータ・ピンのどちらかが200mV以上のロジック“L”電圧にドライブされると、LTC4313はもう一方の側の電圧をわずかに高い電圧に制御します。これを、例としてSDAを使用した式3に示します。
VSDAOUT = VSDAIN + 50mV + 15Ω •
VDD,BUS
RBUS (3)
式3において、VDD,BUSは出力バスの電源電圧、RBUSはSDAOUTバスのプルアップ抵抗です。
200mV未満のロジック“L”電圧にドライブされる場合、オープンコレクタ出力のトランジスタの飽和電圧によりオフセットが大きくなるので、式3は適用されません。入力が220mV未満のロジック“L”にドライブされる場合は、4mAまでのバス・プルアップ電流に対して、出力が400mVのVOLより低いことが保証されます。ロジック“L”のドライブ電圧とバス・プルアップ電流に対するオフセットの変化については、「標準的性能特性」のセクションを参照してください。
図3. SDAINおよびSCLINバスのプルアップ電源電圧がLTC4313の 電源電圧より高いレベルシフト・アプリケーション
LTC4313-1
GND
VCC
4313123 F03
READY
SCLOUT
SDAOUT
ENABLE
SCLIN
SDAIN
SCL1
SDA1
R210k
C10.01µFR1
10k
5V
READY
SCL2
SDA2
R410k
R310k
3.3V
R510k
104313123f
LTC4313-1/LTC4313-2/ LTC4313-3
アプリケーション情報立ち下がりエッジの特性LTC4313は、バッファの応答時間および電流シンク能力に限界があるので、立ち下がりエッジに伝播遅延が生じます。さらに、LTC4313は、立ち下がりエッジのスルーレートを45V/µs(標準)のエッジ・レートに制限します。 立ち下がりエッジのスルーレートが制限されていると、バスの高速遷移が行われなくなり、システムの伝送ラインへの影響が最小限に抑えられます。バス容量に対する伝播遅延と立ち下がり時間については「標準的性能特性」のセクションを参照してください。
スタックしたバスの切断および復旧出力バスがスタック“L”状態(SCLOUTとSDAOUTが45ms
の間に一度も同時に“H”になっていない)の間、LTC4313は、まず入力と出力の間の接続を遮断することによってバスの
スタック状態を解除しようとします。LTC4313は、40µs後にSCLOUTピンに最大16個の5.5KHzクロック・パルスを生成します。この期間にスタックしたバスが“H”になると、クロックの生成が停止してストップ・ビットが生成されます。SDAOUTが“L”にスタックしてから復旧した場合のこのプロセスを図4に示します。図4から分かるように、LTC4313は、SDAでスタック“L”状態が検出されると、READYを“L”に引き下げて入力側と出力側の間の接続を遮断します。次いで、SCLOUTにクロック・パルスが生成されて、SDAOUTバスのスタック状態を解除しようとします。SDAOUTが復旧すると、クロック・パルスの生成が停止し、出力にストップ・ビットが生成されてREADYが“H”になります。スタック“L”状態でパワーアップすると、ストップ・ビットもバスのアイドル状態も検出されることはないので、入力と出力が接続されることはありません。45msのタイムアウト期間の後は、前述の動作と同様の動作をします。
図4. SDAOUTが“L”にスタックしたときと 復旧したときのバスの波形
4313123 F04
SCLOUT5V/DIV
READY5V/DIV
SDAIN5V/DIV
SDAOUT5V/DIV
1ms/DIV
タイムアウト時に切断
スタック“L” > 45ms
自動クロッキング
“H”に復旧
“L”にドライブ
ストップ・ビット生成
114313123f
LTC4313-1/LTC4313-2/ LTC4313-3
アプリケーション情報活線挿入と容量バッファリングのアプリケーションLTC4313のHot Swap、容量バッファリング、およびプリチャージの機能を利用したLTC4313のアプリケーションを図5に示します。LTC4313バッファを使わずに、I/Oカードがバックプレーンに直接挿入されると、バックプレーンとカードの全ての容量が直接加算され、立ち上がり時間の要件を満たすのが困難になります。LTC4313を各カードの端に配置すれば、カードの容量をバックプレーンから遮断します。与えられたI/Oカードに対して、LTC4313はカード上のあらゆる容量をドライブするので、バックプレーン上のデバイスはLTC4313の10pF未満の小さな容量をドライブするだけで済みます。
図5では、LTC4313をバックプレーンに接続するのにスタガ・コネクタが使用されています。VCCピンとGNDピンを最も長くすることにより、確実にLTC4313に電源が供給され、中間の長さのSDAピンとSCLピンはバックプレーンに接続される前に1Vのプリチャージ電圧に強制されます。1Vのプリチャージ電圧は200k抵抗を介してSDAピンとSCLピンに印加されます。カードは(SDAバスとSCLバスが0V~VCCの任意の電圧になる可能性がある)電源の入っているバックプレーンに挿入されるので、LTC4313のSDAピンとSCLピンを1Vにプリチャージしておくと、カードが挿入されるときにバックプレーン・バスへの妨害が最小限に抑えられます。LTC4313の小さい入力容量(10pF未満)も、カードが挿入されるときにバスの障害を最小限に抑えるのに貢献します。ENABLEを最も短いピンにするとともに抵抗によってグランドに引き下げるスタガ手法により、LTC4313がイネーブル可能になる前に、活線挿入に伴う
トランジェントが安定するための時間を追加します。ENABLE
からGNDに10k以下のプルダウン抵抗を接続することを推奨します。
全てのピンが同じ長さのコネクタを使用すると、プリチャージ回路の利点が得られません。また、LTC4313へのENABLE信号は、電源の入っているシステムへのカードの挿入に伴う全てのトランジェントがなくなるまで“L”に保つ必要があります。
2.9V未満の電圧へのレベル変換(LTC4313-3のみ)LTC4313-3は、2.9V未満のバス電圧へのレベル変換に使用することができます。バッファの最大ターンオン電圧と最大ターンオフ電圧は0.36•VCCなので、最小バス電源電圧は次式によって求められます。
VDD,BUS(MIN) ≥
0.36 • VCC
0.7 (4)
これは、VIH = 0.7 • VDD,BUSの要件を満たし、ハイサイドのノイズ・マージンに影響を与えないための値です。ロジック“H”のノイズ・マージンが小さくなってもよければ、最小1.4Vまでのレベル変換を行うことができます。3.3Vから1.8Vへの電圧レベル変換の例を図6に示します。この例では、3.3Vの入力電圧バスが1.8Vの出力電圧バスに変換されています。VCCを3.3Vに接続すると式4を満たします。LTC4313-3のVCCピンを3.3V出力電源に接続すると、出力側の3.3Vバス電源から入力側の1.8Vバス電源へ同様の電圧変換を行うことができます。
124313123f
LTC4313-1/LTC4313-2/ LTC4313-3
アプリケーション情報
図5. スタガ・コネクタを使った I2C Hot Swapアプリケーションで使用されるLTC4313
R610k
R410k
R510k
LTC4313
GND
VCC
SCLOUT
SDAOUT
READY
SCLIN
SDAIN
ENABLE
C20.01µF
CARD 1_SCL
CARD 1_SDA
CARD N_SCL
CARD N_SDA
C10.01µF
R910k
4313123 F05
R710k
I/Oペリフェラル・カードN
I/Oペリフェラル・カード 1カード・コネクタ
バックプレーン・コネクタ
R810k
LTC4313
GND
VCC
SCLOUT
SDAOUT
READY
SCLIN
SDAIN
ENABLE
C40.01µF
C30.01µF
R310k
R110k
R210k
READY
SCL
SDA
ENABLE 1
5V
3.3V
ENABLE N
• • •
• • •
図6. LTC4313-3を使った3.3Vから1.8Vへの電圧レベル変換
LTC4313-3
GND
VCC
4313123 F06
READY
SCLOUT
SDAOUT
ENABLE
SCLIN
SDAINSCL1
SDA1
R210k
R510k
R410k
R310k
R110k
3.3V
READY
SCL2
SDA2
1.8V
C10.01µF
134313123f
LTC4313-1/LTC4313-2/ LTC4313-3
アプリケーション情報通信システムLTC4313は、ATCAなどの通信システムに最適ないくつかの機能を備えています。図7と図8に示すように、フィールド交換可能ユニット(FRU)とシェルフ・マネージャの端にバッファが使用されており、これらのカード上のデバイスを大きなバックプレーン容量から保護します。LTC4313の入力容量は、バス接続されたATCAアプリケーションで使用されるバッファに対する10pFの最大規格より小さい値です。LTC4313バッファは1nFより大きい容量をドライブすることができます。この容量はバス接続されたATCAアプリケーションの690pFの最大バックプレーン容量より大きい値です。LTC4313のプリチャージ機能、低入力容量、および非給電時のSDAピンとSCLピンが高インピーダンスなことにより、カードが活線挿抜され
るときのバスへの妨害が最小限に抑えられます。図7では、シェルフ・マネージャのLTC4313-2のRTAが十分なプルアップ電流を供給することにより、負荷が690pFの最大規格をはるかに超える重負荷のバックプレーンに対して、1µsの立ち上がり時間の要件を満たすことができます。LTC4313バッファの0.33 • VCCのターンオフ電圧により、これらのシステムにロジック“L”の大きなノイズ・マージンが与えられます。図7に示すバス接続されたATCAアプリケーションでは、シェルフ・マネージャ#1、シェルフ・マネージャ#2、およびFRUに搭載されたLTC4313が大きなバックプレーン容量をドライブし、シェルフ・マネージャのマイクロコントローラとFRUのI2Cスレーブ・デバイスがLTC4313の小さな入力容量をドライブします。どの時点でも、1つだけのシェルフ・マネージャのLTC4313-2が
図7. バス接続されたATCAアプリケーションに使用されるLTC4313。簡単にするため、クロック経路のみが示されている
LTC4313-2µP
VCC
3.3V
SCLOUTSCLIN
ENABLE
R110k
R22.7k
4313123 F07
バックプレーン
IPMB-ASCL
IPMB-BSCL
シェルフ・マネージャ #1
シェルフ・マネージャ #2シェルフ・マネージャ #1と同一
TO SHMC#2
TO SHMC#2
IPMB-B
IPMB-Bの詳細(図示されていない)は IPMB-Aと同一
FRU #1
LTC4313-3
I2CDEVICE3.3V
3.3V
SCLOUT
VCC
SCLIN
R310k
R410k
LTC4313-3
SCLOUT
VCC
SCLIN
FRU #N
LTC4313-3
I2CDEVICE3.3V
3.3V
SCLOUT
VCC
SCLIN
R610k
R510k
LTC4313-3
SCLOUT
VCC
SCLIN
• • •
144313123f
LTC4313-1/LTC4313-2/ LTC4313-3
アプリケーション情報イネーブルされます。LTC4313-3の活線挿入ロジックにより、電源の入っているバックプレーンに対するFRUの挿入 /引き抜きが可能になります。前述した機能により、ノイズ耐性が得られ、広範なバックプレーンの負荷条件に対するタイミング仕様を満たすことができます。
図8に示す6 × 4の放射状構成では、シェルフ・マネージャのLTC4314とFRUのLTC4313-2が大きなバックプレーン容量をドライブし、FRUのI2Cスレーブ・デバイスだけがLTC4313-2
の小さな入力容量をドライブします。どの時点でも、1つだけのシェルフ・マネージャのLTC4314がイネーブルされます。図7のLTC4313-2によって得られる利点は図8でも同様に得られます。
他のLTCバッファおよび I2C非準拠デバイスとのカスケード接続と互換性複数のLTC4313をカスケード接続するか、またはLTC4313を他のLTCバッファとカスケード接続することができます。バス・バッファを搭載した複数のI/Oカードが共通のバックプレーン・バスに接続された大きなI2Cシステムでは、多くの場合、カスケード接続が使用されています。このようなカスケード接続を使用する場合、2つの問題を検討する必要があります。すなわち、バッファのロジック“L”のオフセット電圧が加わる点と、RTAバッファの相互干渉がノイズ・マージンに影響を与える点です。
図8. 6×4配列の放射状に接続された通信システムに使用されるLTC4313-2。簡単にするため、 クロック経路のみが示されている。データ経路も同様
シェルフ・マネージャ #1
IPMB-A(X24)
IPMB-B(X24)
SCL1
SCL24
SCL1
SCL24
3.3V
R210kLTC4314#1
VCC VCC2
SCLOUT1
SCLOUT2
SCLOUT3
SCLOUT4
SCLIN
ENABLE1
ENABLE2
ENABLE3
ENABLE4
ACC
ENABLE1A
ENABLE2A
ENABLE3A
ENABLE4A
ENABLE21A
ENABLE22A
ENABLE23A
ENABLE24A
R110k
µP
3.3V
3.3V
IPMB-Bの詳細(図示されていない)は IPMB-Aと同一IPMB-B
R510kLTC4314#6
VCC VCC2
SCLOUT1
SCLOUT2
SCLOUT3
SCLOUT4
SCLIN
ENABLE1
ENABLE2
ENABLE3
ENABLE4
ACC
3.3V
4313123 F08
バックプレーン
IPMB-BSCL24
3.3V
IPMB-ASCL1
IPMB-ASCL24
IPMB-BSCL1
FRU #1
LTC4313-2
I2CDEVICE
3.3V
SCLOUT
VCC
SCLIN
R310k
R410k
LTC4313-2
SCLOUT
VCC
SCLIN
FRU #24
3.3V
LTC4313-2
I2CDEVICE
3.3V
SCLOUT
VCC
SCLIN
R610k
R710k
LTC4313-2
SCLOUT
VCC
SCLINシェルフ・マネージャ #2
シェルフ・マネージャ #1と同一
• • •• • •
• • •
• • •
• • •
154313123f
LTC4313-1/LTC4313-2/ LTC4313-3
アプリケーション情報まず、カスケード接続構成に2個以上のバッファが接続されている場合に、カスケード接続両端のオフセット(式3および対応するバッファのデータシートを参照)の合計にワーストケースのロジック“L”のドライブ電圧を加えた値がバッファの最小ターンオフ電圧を超えると、信号はカスケード接続を通して伝達されなくなります。このようなカスケード接続で適切に動作させるには、ロジック“L”の最大ドライブ電圧をそれに応じて設定する必要があります。
2つ目として、LTC4313をRTAのターンオン電圧がLTC4313
バッファのターンオフ電圧より低いバッファとカスケード接続することにより、ノイズ・マージンが影響を受ける点があります。LTC4313バッファが他の製品のRTAと競合しない限り、高ノイズ・マージンを達成するためにLTC4313のVILは0.3 •
VCCに設定します。ロジック“L”のノイズ・マージンを最大にするためには、可能であれば他のLTCバッファのRTAをディスエーブルし、カスケード接続アプリケーションのLTC4313のRTAを使用します。RTAをディスエーブルすることができない他のLTCバッファと組み合わせて使用できるようにするには、LTC4313はRTA電流を検出してそのバッファを0.3 • VCC未満でオフします。これにより、LTC4313バッファと他のRTAの間の競合が回避され、SDA/SCL波形が平らになります。
LTC4300AバッファおよびLTC4307バッファと共有するバス上で動作するLTC4313-1を図9に示します。対応するSCL波形を図10に示します。LTC4300AおよびLTC4307のRTAをディスエーブルすることはできません。図9のバックプレーンには5枚のI/Oカードが接続されています。SDAおよびSCLがバックプレーンに活線挿抜できるように、各 I/Oカードには外側の端にLTCバス・バッファが搭載されています。この例では、LTC4300Aが3個、LTC4307およびLTC4313-1が1個ずつ使用されています。SCL1バスはI2Cマスタによってドライブされます(マスタは図示されていない)。SCL2電圧が0.6Vを超えるとLTC4300AのRTAが、0.8Vを超えるとLTC4307のRTA
がそれぞれオンし、SCL2に電流をソースします。LTC4313-1
がこれを検出してそのバッファをオフし、SCL1とSCL2を“H”にします。LTC4313-1バッファとLTC4300AおよびLTC4307
のRTAの競合がなくなり、図10のSCL1、SCL2、およびSCL3の波形が平らになります。SCL1電圧が約0.6VのときはLTC4313-1バッファがオフするので、ロジック“L”のノイズ・マージンが小さくなります。
0.3•VCC未満の電圧で他のRTAがオンすると、通常、ノイズ・マージンは小さくなります。ノイズ・マージンの低下は、LTC4313の数および、LTC4313バッファが電流をシンクする
必要がある他のRTAの数ならびにターンオン電圧と相関関係があります。RTAのターンオン電圧が0.3•VCCより低いLTC
以外のバッファ製品についても同じことがいえます。
R1とCB1を小さくすることによってLTC4313バッファと他のRTAとのやり取りの時間を短縮することで、互換性が改善されます。単一電源システム用に以下のガイドラインを推奨します。
a. 5Vシステムでは、20kΩより小さいR1と1nFより小さいCB1
を選択します。その他の制約はありません。
b. 3.3Vシステムでは、LTC4300AとLTC4307を使った動作について、図11と図12を参照してください。これらの図では以下のようになります。
M =LTC4300Aまたは LTC4307の数
LTC4313の数
R1とCB1は、Mの規定値の曲線を下回る値を選択する必要があります。Mが図に示す値よりも大きくても、非理想的な特性にはなりません。この場合も、20kΩより小さいR1と1nFより小さいCB1を推奨します。
LTC4313は、高いVOL(> 0.4V)をドライブするI2C非準拠のデバイスと互換性があります。マイクロコントローラがLTC4313-1を介して、0.6VのVOLをドライブするI2C非準拠のデバイスと通信するアプリケーションで使用されるLTC4313-1
を図13に示します。LTC4313バッファは、0.3•VCC(この場合、1.089V)のバス電圧までアクティブであり、0.489Vのノイズ・マージンが得られます。
リピータのアプリケーション図14に示すように、大きな2線システムが小さなセクションに分割されるリピータのアプリケーションでは、複数のLTC4313
をカスケード接続することができます。LTC4313はノイズ・マージンが大きくオフセットが小さいので、複数のデバイスをカスケード接続することができ、さらに、優れたシステム・レベルのノイズ・マージンを提供します。図14に示すリピータ回路では、SCL1/SDA1が外部で200mVまでドライブされると、SCL2/
SDA2はLTC4313-1のカスケード接続によってワーストケースで約440mVに安定化されます。バッファのターンオフ電圧が1.089Vなので、約650mVのロジック“L”の最小ノイズ・マージンが得られます。図14では、RTAとバッファリングのレベル増強を組み合わせて使用しており、遷移時間が短くなるとともに高い周波数での動作が可能になります。
164313123f
LTC4313-1/LTC4313-2/ LTC4313-3
アプリケーション情報
図9. RTAがアクティブな他のLTCバッファとカスケード接続して動作するLTC4313-1。簡単にするため、クロック経路のみが示されている
LTC4313-1
GND
VCC
SCLOUTSCLINSCL1SCL2
R15k
C10.01µF
3.3V
LTC4300A
GND
VCC
SCLOUT SCL3SCLIN
R32.7k
5V
R22.7k
4313123 F09
CB1100pF
* CB2 690pF
LTC4307
GND
VCC
SCLOUT SCL4
I/Oカード #5
I/Oカード #2~ #4
SCLIN
R45k
バックプレーン
I/Oカード #1
*バックプレーンの寄生容量
図10. 対応するSCLのスイッチング波形。 グリッチは見られない
2V/DIV
2V/DIV
2V/DIV
1µs/DIV4313123 F10
LTC4300A/LTC4307のRTAがオン
LTC4313バッファがオフ
LTC4313-1の RTAがオン
SCL2
SCL3
SCL1
174313123f
LTC4313-1/LTC4313-2/ LTC4313-3
アプリケーション情報
図11. 3.3Vシステムで複数のLTC4300Aとともに動作する LTC4313のR1とCB1の推奨する最大値
図12. 3.3Vシステムで複数のLTC4307とともに動作する LTC4313のR1とCB1の推奨する最大値
図14. リピータ・アプリケーションのLTC4313-1
RBUS (kΩ)0
C BUS
(pF)
100
1000
8
4313123 F11
102 64 10
M = 1
M = 2M = 3
RBUS (kΩ)0
C BUS
(pF)
1000
10000
8
4313123 F12
1002 64 10
M = 1
LTC4313-1
GND
VCC
4313123 F14
READY
SCLOUT
SDAOUT
ENABLE
SCLIN
SDAINSCL1
SDA1
R210k
R310k
R410k
R110k
C10.01µF
3.3V
LTC4313-3
GND
VCC
READY
SCLOUT
SDAOUT
ENABLE
SCLIN
SDAIN
LTC4313-1
GND
VCC
READY
SCLOUT
SDAOUT
ENABLE
SCLIN
SDAIN
R610k
R510k
R910k
R810k
R710k
SCL2
SDA2
図13. LTC4313を使った I2C非準拠のデバイスとの通信
LTC4313
GND
VCC
4313123 F13
SCLOUT
SDAOUT
DISCEN
ENABLE
READY
SCLIN
SDAIN
R510k
R310k
R210k
R110k
R410k
C10.01µF
NON-COMPLIANTI2C DEVICEVOL = 0.6V
5V3.3V
µP
184313123f
LTC4313-1/LTC4313-2/ LTC4313-3
パッケージ
DD8パッケージ8ピン・プラスチックDFN(3mm×3mm)(Reference LTC DWG # 05-08-1698 Rev C)
3.00 ±0.10(4 SIDES)
NOTE:1. 図は JEDEC のパッケージ外形 MO-229 のバリエーション(WEED-1)になる予定2. 図は実寸とは異なる3. すべての寸法はミリメートル4. パッケージ底面の背面パッドの寸法にはモールドのバリを含まない モールドのバリは(もしあれば)各サイドで 0.15mm を超えないこと5. 背面パッドは半田メッキとする6. 網掛けの部分はパッケージの上面と底面のピン 1 の位置の参考に過ぎない
0.40 ± 0.10
底面図―背面パッド
1.65 ± 0.10(2 SIDES)
0.75 ±0.05
R = 0.125TYP
2.38 ±0.10
14
85
ピン 1 のトップ・マーキング
(NOTE 6)
0.200 REF
0.00 – 0.05
(DD8) DFN 0509 REV C
0.25 ± 0.05
2.38 ±0.05
推奨する半田パッドのピッチと寸法半田付けされない領域には半田マスクを使用する
1.65 ±0.05(2 SIDES)2.10 ±0.05
0.50BSC
0.70 ±0.05
3.5 ±0.05
パッケージの外形
0.25 ± 0.050.50 BSC
最新のパッケージ図面については、 http://www.linear-tech.co.jp/designtools/packaging/ を参照してください。
194313123f
LTC4313-1/LTC4313-2/ LTC4313-3
リニアテクノロジー・コーポレーションがここで提供する情報は正確かつ信頼できるものと考えておりますが、その使用に関する責務は 一切負いません。また、ここに記載された回路結線と既存特許とのいかなる関連についても一切関知いたしません。なお、日本語の資料は あくまでも参考資料です。訂正、変更、改版に追従していない場合があります。最終的な確認は必ず最新の英語版データシートでお願いいたします。
パッケージ
MS8パッケージ8ピン・プラスチックMSOP
(Reference LTC DWG # 05-08-1660 Rev F)
MSOP (MS8) 0307 REV F
0.53 ± 0.152(.021 ± .006)
シーティング・プレーン
NOTE:1. 寸法はミリメートル /(インチ)2. 図は実寸とは異なる3. 寸法にはモールドのバリ、突出部、またはゲートのバリを含まない モールドのバリ、突出部、またはゲートのバリは、各サイドで 0.152mm(0.006")を超えないこと4. 寸法には、リード間のバリまたは突出部を含まない リード間のバリまたは突出部は、各サイドで 0.152mm(0.006")を超えないこと5. リードの平坦度(成形後のリードの底面)は最大 0.102mm(0.004")であること
0.18(.007)
0.254(.010)
1.10(.043)MAX
0.22 – 0.38(.009 – .015)
TYP
0.1016 ± 0.0508(.004 ± .002)
0.86(.034)REF
0.65(.0256)
BSC
0° – 6° TYP
DETAIL “A”
DETAIL “A”
ゲージ・プレーン1 2 3 4
4.90 ± 0.152(.193 ± .006)
8 7 6 5
3.00 ± 0.102(.118 ± .004)
(NOTE 3)
3.00 ± 0.102(.118 ± .004)
(NOTE 4)
0.52(.0205)
REF
5.23(.206)MIN
3.20 – 3.45(.126 – .136)
0.889 ± 0.127(.035 ± .005)
推奨する半田パッド・レイアウト
0.42 ± 0.038(.0165 ± .0015)
TYP
0.65(.0256)
BSC
最新のパッケージ図面については、 http://www.linear-tech.co.jp/designtools/packaging/ を参照してください。
204313123f
LTC4313-1/LTC4313-2/ LTC4313-3
LINEAR TECHNOLOGY CORPORATION 2011
LT 1011 • PRINTED IN JAPANリニアテクノロジー株式会社102-0094 東京都千代田区紀尾井町3-6紀尾井町パークビル8F TEL 03-5226-7291 FAX 03-5226-0268 www.linear-tech.co.jp
関連製品
標準的応用例
製品番号 説明 注釈LTC4300A-1/LTC4300A-2/LTC4300A-3
ホットスワップ可能な2線バス・バッファ -1:READYおよびENABLEを備えたバス・バッファ -2:ACCを備えたデュアル電源バッファ -3:ENABLEを備えたデュアル電源バッファ
LTC4302-1/LTC4302-2
アドレス指定可能な2線バス・バッファ アドレス拡張、GPIO、ソフトウェアにより制御
LTC4303/ LTC4304
スタックバス復旧機能付き、ホットスワップ可能な2線バス・バッファ
自動クロッキングでスタックしたI2Cバスを解放
LTC4305/ LTC4306
容量バッファリング付き2チャネルまたは4チャネルの2線バス・マルチプレクサ
ソフトウェアで選択可能な2本または4本の下り方向バス、スタックしたバスの切断、立ち上がり時間アクセラレータ、フォルト通知、±5kVの人体モデルESD耐性
LTC4307 スタックバス復旧機能付き、ホットスワップ可能な低オフセット2線バス・バッファ
バス・オフセット電圧:60mV、立ち上がり時間アクセラレータ、±5kVの人体モデルESD耐性
LTC4307-1 高解像度マルチメディア・インタフェース(HDMI)レベルシフト2線バス・バッファ
バッファのオフセット電圧:60mV、3.3Vと5V間のレベル変換、スタックしたバスの切断および復旧タイムアウト:30ms、±5kVの人体モデルESD耐性
LTC4308 スタックバス復旧機能付き、ホットスワップ可能な低電圧レベルシフト2線バス・バッファ
1Vのプリチャージ、ENABLEピンおよびREADYピンを備えたバス・バッファ、 0.9Vと5.5V間のレベル変換、スタックしたバスの切断および復旧タイムアウト:30ms、出力側の立ち上がり時間アクセラレータ、±6kVの人体モデルESD耐性
LTC4309 スタックバス復旧機能付き、ホットスワップ可能な低オフセット2線バス・バッファ
バッファのオフセット電圧:60mV、スタックしたバスの切断および復旧タイムアウト:30ms、立ち上がり時間アクセラレータ、±5kVの人体モデルESD耐性、1.8Vと5.5V間のレベル変換
LTC4310-1 LTC4310-2
ホットスワップ可能なI2Cアイソレータ 2本の絶縁バス間の双方向 I2C通信、LTC4310-1:100kHzバス、LTC4310-2:400kHzバス
LTC4311 低電圧 I2C/SMBusアクセラレータ 立ち上がり時間アクセラレータ、ENABLEピン付き、±8kVの人体モデルESD耐性LTC4312/ LTC4314
ハードウェアで選択可能な、容量バッファリング付き2チャネルまたは4チャネルの2線バス・マルチプレクサ
ピンで選択可能な2本または4本の下り方向バス、最大0.3 • VCCのVIL、スタックしたバスの切断、立ち上がり時間アクセラレータ、スタックしたバスの切断および復旧タイムアウト:45ms、±4kVの人体モデルESD耐性
LTC4315 高ノイズ・マージンの2線バス・バッファ VIL = 0.3 • VCC、立ち上がり時間アクセラレータ、スタックしたバスの切断、1Vの プリチャージ、ENABLEピンおよびREADYピン、±4kVの人体モデルESD耐性
レベルシフトとI2C非準拠のデバイスとの動作を行うカスケード接続アプリケーション
LTC4313-3
GND
VCC
4313123 TA02
READY
SCLOUT
SDAOUT
ENABLE
SCLIN
SDAIN
SCL1
SDA1
SCL2
SDA2
R210k
R310k
R410k
R110k
C10.01µF
2.5V 3.3V 5V
LTC4313-2
GND
バックプレーンまたは長いケーブル配線
VCC
READY
SCLOUT
SDAOUT
ENABLE
SCLIN
SDAIN
R710k
R610k
R510k
NON-COMPLIANTI2C DEVICEVOL = 0.6V