zynq-7000 soc (z-7007s z-7012s z-7014s dc 特性 …...zynq-7000 soc (z-7007s 、z-7012s z-7014s...

74
© Copyright 2011–2018 Xilinx, Inc. XilinxXilinx のロゴ、 ArtixISEKintexSpartanVirtexVivadoZynq、 およびこの文書に含まれるその他の指定されたブラ ン ド は、 米国およびその他各国のザイ リ ン ク ス社の商標です。 AMBAAMBA DesignerARMARM Cortex-A9CoreSightCortexPrimeCell ARM 社の登録商 標です。 すべてのその他の商標は、 それぞれの保有者に帰属し ます。 本資料は表記のバージ ョ ンの英語版を翻訳し たもので、内容に相違が生じ る場合には原文を優先し ます。 資料によっては英語版の更新に対応していないものがあります。 日本 語版は参考用 と し てご使用の上、 最新情報につき ま し ては、 必ず最新英語版を ご参照 く だ さ い。 DS187 (v1.20.1) 2018 7 2 japan .xilinx.com Production 製品仕様 1 概要 Zynq®-7000 SoC には、 -3-2-1-1LI のスピード グレードが あり、 -3 スピード グレードのパフォーマンスが最も高くなってい ます。 -1LI デバイスは 0.95V または 1.0V いずれかのプログラマ ブル ロジック (PL) V CCINT /V CCBRAM 電圧で動作でき、0.95V 使用す る 場合の方が最大 ス タ テ ィ ッ ク 消費電力が よ り 低 く な り ま す。 -1LI デバイスのスピード仕様は -1 スピード グレードと同じ です。0.95V PL V CCINT /V CCBRAM で動作する場合は、-1LI ス タ テ ィ ッ ク 消費電力お よ びダ イ ナ ミ ッ ク 消費電力は低減 し ま す。 Zynq-7000 デバイスの DC 特性および AC 特性は、 コマー シャル、拡張、インダス ト リアル 、エクスパンド (Q 温度) グレー ドの温度範囲に対して指定されていますが、 特記のない限り、 同 一スピード グレードのパラ メーターの値は、動作温度範囲を除い てコマーシャルとインダス ト リアルで同じです。 つまり、 -1 ピード グレードのタイ ミング特性は、インダス ト リアル デバイス とコマーシャル デバイスで同じです。ただし、スピード グレード やデバイスによっては、 コマーシャル、拡張、 インダス ト リ アル、 あるいは Q 温度デバイ スで入手できない場合があ り ます。 電源電圧およびジャン クシ ョ ン温度の仕様はすべて、 ワース ト ケースの値です。 こ こに記載されたパラ メーターは、 頻繁に使用 されるデザインや一般的なアプ リ ケーシ ョ ンに共通のものです。 使用可能なデバイ ス と パッ ケージの組み合わせは、 次のデータ シートに記載されています。 Zynq-7000 SoC データシート : 概要』 (DS190: 英語版 日本語版 ) XA Zynq-7000 SoC 概要』 (DS188: 英語版 日本語版 ) 『防衛グレード Zynq-7000Q SoC 概要』 (DS196: 英語版 日本語版 ) この Zynq-7000 SoC データシート (XC7Z007SXC7Z012SXC7Z014SXC7Z010XA7Z010XC7Z015XC7Z020XA7Z020XQ7Z020 の仕様を記載) を含む Zynq-7000 SoC に関する資料は、 ザイリンクスのウェブサイト (japan.xilinx.com/zynq ) から入手でき ます。 DC 特性 Zynq-7000 SoC (Z-7007SZ-7012SZ-7014SZ-7010Z-7015Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1) 2018 7 2 Production 製品仕様 1: 絶対最大定格 (1) シンボル 説明 最小 最大 単位 プロセッシング システム (PS) V CCPINT PS の内部 ロ ジ ッ ク 電源電圧 –0.5 1.1 V V CCPAUX PS の補助電源電圧 –0.5 2.0 V V CCPLL PS PLL 電源電圧 –0.5 2.0 V V CCO_DDR PS DDR I/O 電源電圧 –0.5 2.0 V V CCO_MIO (2) PS MIO I/O 電源電圧 –0.5 3.6 V V PREF PS の入力基準電圧 –0.5 2.0 V V PIN (2)(3)(4)(5) PS MIO I/O 入力電圧 –0.40 V CCO_MIO + 0.55 V PS DDR I/O 入力電圧 –0.55 V CCO_DDR + 0.55 V プログラマブル ロジック (PL) V CCINT PL の内部電源電圧 –0.5 1.1 V V CCAUX PL の補助電源電圧 –0.5 2.0 V V CCBRAM ブロック RAM メモリの PL 電源電圧 –0.5 1.1 V V CCO HR I/O バンクの PL 電源電圧 –0.5 3.6 V V REF 入力基準電圧 –0.5 2.0 V

Upload: others

Post on 21-Apr-2020

10 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

© Copyright 2011–2018 Xilinx, Inc. Xilinx、 Xilinx のロゴ、 Artix、 ISE、 Kintex、 Spartan、 Virtex、 Vivado、 Zynq、 およびこの文書に含まれるその他の指定されたブランドは、 米国およびその他各国のザイリンクス社の商標です。 AMBA、 AMBA Designer、 ARM、 ARM Cortex-A9、 CoreSight、 Cortex、 PrimeCell は ARM 社の登録商標です。 すべてのその他の商標は、 それぞれの保有者に帰属します。

本資料は表記のバージ ョ ンの英語版を翻訳したもので、内容に相違が生じる場合には原文を優先します。 資料によっては英語版の更新に対応していないものがあります。 日本語版は参考用としてご使用の上、 最新情報につきましては、 必ず最新英語版をご参照く ださい。

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 1

概要

Zynq®-7000 SoC には、 -3、 -2、 -1、 -1LI のスピード グレードがあ り、-3 スピード グレードのパフォーマンスが も高くなっています。 -1LI デバイスは 0.95V または 1.0V いずれかのプログラマブル ロジッ ク (PL) VCCINT/VCCBRAM 電圧で動作でき、0.95V を使用する場合の方が 大スタティ ッ ク消費電力がよ り低くな り ます。 -1LI デバイスのスピード仕様は -1 スピード グレード と同じです。0.95V の PL VCCINT/VCCBRAM で動作する場合は、-1LI のスタテ ィ ッ ク消費電力およびダイナ ミ ッ ク消費電力は低減します。 Zynq-7000 デバイスの DC 特性および AC 特性は、 コマーシャル、拡張、インダス ト リ アル 、エクスパンド (Q 温度) グレードの温度範囲に対して指定されていますが、 特記のない限り、 同一スピード グレードのパラ メーターの値は、動作温度範囲を除いてコマーシャルと インダス ト リ アルで同じです。 つま り、 -1 スピード グレードのタイ ミ ング特性は、インダス ト リ アル デバイスと コマーシャル デバイスで同じです。ただし、スピード グレードやデバイスによっては、 コマーシャル、拡張、 インダス ト リ アル、あるいは Q 温度デバイスで入手できない場合があ り ます。

電源電圧およびジャンクシ ョ ン温度の仕様はすべて、 ワース トケースの値です。 こ こに記載されたパラ メーターは、 頻繁に使用されるデザインや一般的なアプリ ケーシ ョ ンに共通のものです。

使用可能なデバイス とパッケージの組み合わせは、 次のデータシートに記載されています。

『Zynq-7000 SoC データシート : 概要』 (DS190: 英語版、日本語版)

『XA Zynq-7000 SoC 概要』 (DS188: 英語版、 日本語版)

『防衛グレード Zynq-7000Q SoC 概要』 (DS196: 英語版、 日本語版)

この Zynq-7000 SoC データシート (XC7Z007S、 XC7Z012S、XC7Z014S、XC7Z010、XA7Z010、XC7Z015、XC7Z020、XA7Z020、XQ7Z020 の仕様を記載) を含む Zynq-7000 SoC に関する資料は、ザイ リ ンクスのウェブサイ ト (japan.xilinx.com/zynq) から入手できます。

DC 特性

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、

Z-7010、 Z-7015、 Z-7020):DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 Production 製品仕様

表 1: 絶対最大定格(1)

シンボル 説明 最小 最大 単位

プロセッシング システム (PS)

VCCPINT PS の内部ロジッ ク電源電圧 –0.5 1.1 V

VCCPAUX PS の補助電源電圧 –0.5 2.0 V

VCCPLL PS の PLL 電源電圧 –0.5 2.0 V

VCCO_DDR PS の DDR I/O 電源電圧 –0.5 2.0 V

VCCO_MIO(2) PS の MIO I/O 電源電圧 –0.5 3.6 V

VPREF PS の入力基準電圧 –0.5 2.0 V

VPIN(2)(3)(4)(5) PS の MIO I/O 入力電圧 –0.40 VCCO_MIO + 0.55 V

PS の DDR I/O 入力電圧 –0.55 VCCO_DDR + 0.55 V

プログラマブル ロジック (PL)

VCCINT PL の内部電源電圧 –0.5 1.1 V

VCCAUX PL の補助電源電圧 –0.5 2.0 V

VCCBRAM ブロ ッ ク RAM メモ リの PL 電源電圧 –0.5 1.1 V

VCCO HR I/O バンクの PL 電源電圧 –0.5 3.6 V

VREF 入力基準電圧 –0.5 2.0 V

Page 2: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 2

VIN(3)(4)(5)

HR I/O バンクの I/O 入力電圧 –0.40 VCCO + 0.55 V

VREF、 および TMDS_33 を除く差動 I/O 規格の I/O 入力電圧 (VCCO = 3.3V のと き)(6) –0.40 2.625 V

VCCBATT キー メモ リ用のバッ クアップ バッテ リ電源電圧 –0.5 2.0 V

GTP ト ランシーバー (XC7Z015 のみ)

VMGTAVCC GTP ト ランス ミ ッ ターおよびレシーバー回路のアナログ電源電圧 –0.5 1.1 V

VMGTAVTT GTP ト ランス ミ ッ ターおよびレシーバー終端回路のアナログ電源電圧 –0.5 1.32 V

VMGTREFCLK 基準クロ ッ クの絶対入力電圧 –0.5 1.32 V

VINレシーバー (RXP/RXN) およびト ランス ミ ッ ター (TXP/TXN) の絶対入力電圧

–0.5 1.26 V

IDCIN-FLOAT RX 終端 = フローティングのと き、 レシーバー入力ピンの DC 入力電流 – 14 mA

IDCIN-MGTAVTT RX 終端 = VMGTAVTT のと き、 レシーバー入力ピンの DC 入力電流 – 12 mA

IDCIN-GND RX 終端 = GND のと き、 レシーバー入力ピンの DC 入力電流 – 6.5 mA

IDCOUT-FLOAT RX 終端 = フローティングのと き、 ト ランス ミ ッ ター ピンの DC 出力電流 – 14 mA

IDCOUT-MGTAVTT RX 終端 = VMGTAVTT のと き、 ト ランス ミ ッ ター ピンの DC 出力電流 – 12 mA

XADC

VCCADC GNDADC に対する XADC 電源電圧 –0.5 2.0 V

VREFP GNDADC に対する XADC 基準入力 –0.5 2.0 V

温度

TSTG ス ト レージ温度 (周囲) –65 150 °C

TSOLPb/Sn コンポーネン トの 大はんだ付け温度(7) – +220 °C

Pb フ リー コンポーネン トの 大はんだ付け温度(7) – +260 °C

Tj 大ジャンクシ ョ ン温度(7) – +125 °C

注記:

1. この表の絶対 大定格を超える条件下では、 デバイスが恒久的に破損する可能性があ り ます。 こ こに示す値は 大定格値であ り、 この条件および

推奨動作条件以外の状態でデバイスが動作するこ とを示すものではあ り ません。 また、 デバイスを絶対 大定格の状態で長時間使用する と、 デバ

イスの信頼性が低下する可能性があ り ます。

2. MIO 電源バンクの VCCO_MIO0 および VCCO_MIO1 の両方に適用されます。

3. よ り低い絶対電圧値が常に適用されます。

4. I/O の動作は、 『7 シ リーズ FPGA SelectIO リ ソース ユーザー ガイ ド』 (UG471: 英語版、日本語版) または 『Zynq-7000 SoC テクニカル リ ファレ

ンス マニュアル』 (UG585: 英語版、 日本語版) を参照してください。

5. 大定格の制限は DC 信号に適用されます。 大のアンダーシュート /オーバーシュート AC 仕様については、 表 4 を参照してください。

6. TMDS_33 仕様は、 表 11 を参照して ください。

7. はんだ付けのガイ ド ラインおよび温度条件は、『Zynq7000 SoC パッケージおよびピン配置ガイ ド』 (UG865: 英語版、日本語版) を参照してください。

表 2: 推奨動作条件(1)(2)

シンボル 説明 最小 標準 最大 単位

PS

VCCPINT PS の内部ロジッ ク電源電圧 0.95 1.00 1.05 V

VCCPAUX PS の補助電源電圧 1.71 1.80 1.89 V

VCCPLL PS の PLL 電源電圧 1.71 1.80 1.89 V

VCCO_DDR PS の DDR I/O 電源電圧 1.14 – 1.89 V

VCCO_MIO(3) MIO バンクの PS MIO I/O 電源電圧 1.71 – 3.465 V

表 1: 絶対最大定格(1) (続き)

シンボル 説明 最小 最大 単位

Page 3: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 3

VPIN(4) PS の DDR および MIO I/O 入力電圧 –0.20 –

VCCO_DDR + 0.20 VCCO_MIO + 0.20

V

PL

VCCINT(5) PL の内部電源電圧 0.95 1.00 1.05 V

PL -1LI (0.95V) の内部電源電圧 0.92 0.95 0.98 V

VCCAUX PL の補助電源電圧 1.71 1.80 1.89 V

VCCBRAM(5) PL のブロ ッ ク RAM 電源電圧 0.95 1.00 1.05 V

PL -1LI (0.95V) のブロ ッ ク RAM 電源電圧 0.92 0.95 0.98 V

VCCO(6)(7) HR I/O バンクの PL 電源電圧 1.14 – 3.465 V

VIN(4)

I/O 入力電圧 –0.20 – VCCO + 0.20 V

VREF、 および TMDS_33 を除く差動 I/O 規格の I/O 入力電圧 (VCCO = 3.3V のと き)(8) –0.20 – 2.625 V

IIN(9) ク ランプ ダイオードが順方向バイアスである と きの、電源がオンあるい

はオフのバンクにある (PS または PL の) ピンの 大電流– – 10 mA

VCCBATT(10) バッテ リ電圧 1.0 – 1.89 V

GTP ト ランシーバー (XC7Z015 のみ)

VMGTAVCC(11) GTP ト ランス ミ ッ ターおよびレシーバー回路のアナログ電源電圧 0.97 1.0 1.03 V

VMGTAVTT(11) GTP ト ランス ミ ッ ターおよびレシーバー終端回路のアナログ電源電圧 1.17 1.2 1.23 V

XADC

VCCADC GNDADC に対する XADC 電源電圧 1.71 1.80 1.89 V

VREFP 外部の基準電源電圧 1.20 1.25 1.30 V

温度

Tj

コマーシャル (C) 温度仕様デバイスのジャンクシ ョ ン温度範囲 0 – 85 °C

拡張 (E) 温度仕様デバイスのジャンクシ ョ ン温度範囲 0 – 100 °C

インダス ト リ アル (I) 温度仕様デバイスのジャンクシ ョ ン温度範囲 –40 – 100 °C

エクスパンド (Q) 温度仕様デバイスのジャンクシ ョ ン温度範囲 –40 – 125 °C

注記:

1. すべての電圧はグランドを基準と しています。 PL と PS は共通のグランドを共有します。

2. 電源分配システムのデザインについては、 『Zynq-7000 SoC PCB デザイン ガイ ド』 (UG933: 英語版、 日本語版) を参照してください。

3. MIO 電源バンクの VCCO_MIO0 および VCCO_MIO1 の両方に適用されます。

4. よ り低い絶対電圧値が常に適用されます。

5. VCCINT および VCCBRAM は同じ電源に接続して ください。

6. VCCO が 0V まで降下しても、 コンフ ィギュレーシ ョ ン データは保持されます。

7. 1.2V、 1.35V、 1.5V、 1.8V、 2.5V、 および 3.3V ±5% の VCCO を含みます。

8. TMDS_33 仕様は、 表 11 を参照して ください。

9. 各 PS または PL バンクの合計が 200mA を超えないよ うにして ください。

10. VCCBATT は、 ビッ ト ス ト リームの暗号化を使用する場合にのみ必要です。 バッテ リ を使用しない場合、 VCCBATT をグランド または VCCAUX に接

続して ください。

11. 表の各電圧に、 『7 シ リーズ FPGA GTP ト ランシーバー ユーザー ガイ ド』 (UG482: 英語版、 日本語版) で説明されているフ ィルター回路が必要で

す。

表 2: 推奨動作条件(1)(2) (続き)

シンボル 説明 最小 標準 最大 単位

Page 4: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 4

表 3: 推奨動作条件下での DC 特性

シンボル 説明 最小 標準(1) 最大 単位

VDRINTデータを保持するための VCCINT 電圧 (この電圧未満では、コンフ ィギュレーシ ョン データが失われる可能性がある)

0.75 – – V

VDRIデータを保持するための VCCAUX 電圧 (この電圧未満では、 コンフ ィ ギュレーシ ョ ン データが失われる可能性がある)

1.5 – – V

IREF 各ピンの PS_DDR_VREF 0/1、 PS_MIO_VREF、 および VREF リーク電流 – – 15 µA

IL 各ピンの入力または出力リーク電流 (サンプル テス ト ) – – 15 µA

CIN(2) パッ ドの PL ダイ入力の容量 – – 8 pF

CPIN(2) パッ ドの PS ダイ入力の容量 – – 8 pF

IRPU

VIN = 0V、 VCCO = 3.3V の場合のパッ ド プルアップ (選択した場合) 90 – 330 µA

VIN = 0V、 VCCO = 2.5V の場合のパッ ド プルアップ (選択した場合) 68 – 250 µA

VIN = 0V、 VCCO = 1.8V の場合のパッ ド プルアップ (選択した場合) 34 – 220 µA

VIN = 0V、 VCCO = 1.5V の場合のパッ ド プルアップ (選択した場合) 23 – 150 µA

VIN = 0V、 VCCO = 1.2V の場合のパッ ド プルアップ (選択した場合) 12 – 120 µA

IRPDVIN = 3.3V の場合のパッ ド プルダウン (選択した場合) 68 – 330 µA

VIN = 1.8V の場合のパッ ド プルダウン (選択した場合) 45 – 180 µA

ICCADC アナログ電源電流、 パワーアップ状態のアナログ回路 – – 25 mA

IBATT(3) バッテ リ電源の電流 – – 150 nA

RIN_TERM(4)

VCCO/2 (UNTUNED_SPLIT_40) に対するプログラム可能な入力終端のテブナン等価抵抗

28 40 55 Ω

VCCO/2 (UNTUNED_SPLIT_50) に対するプログラム可能な入力終端のテブナン等価抵抗

35 50 65 Ω

VCCO/2 (UNTUNED_SPLIT_60) に対するプログラム可能な入力終端のテブナン等価抵抗

44 60 83 Ω

n 温度ダイオードの理想係数 – 1.010 – –

r 温度ダイオードの直列抵抗 – 2 – Ω

注記:

1. 標準値は、 標準電圧および 25℃ の条件で指定されています。

2. こ こで示した計測結果はパッ ドのダイ容量であ り、 パッケージは含まれません。

3. 大値は、 25℃ のワース ト ケースで指定されています。

4. VCCO/2 レベルへの終端抵抗です。

Page 5: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 5

表 4: PS I/O および PL HR I/O バンクの AC 電圧オーバーシュート /アンダーシュートの VIN 最大許容値(1)(2)

AC 電圧オーバーシュート -40°C ~ 125℃ の UI (%) AC 電圧アンダーシュート -40°C ~ 125℃ の UI (%)

VCCO + 0.55 100

–0.40 100

–0.45 61.7

–0.50 25.8

–0.55 11.0

VCCO + 0.60 46.6 –0.60 4.77

VCCO + 0.65 21.2 –0.65 2.10

VCCO + 0.70 9.75 –0.70 0.94

VCCO + 0.75 4.55 –0.75 0.43

VCCO + 0.80 2.15 –0.80 0.20

VCCO + 0.85 1.02 –0.85 0.09

VCCO + 0.90 0.49 –0.90 0.04

VCCO + 0.95 0.24 –0.95 0.02

注記:

1. 各バンクの合計が 200mA を超えないよ うにして ください。

2. オーバーシュート /アンダーシュートのピーク電圧、 および VCCO + 0.20V を超える時間または GND - 0.20V を下回る時間がこの表の値を超え

ないよ うにして ください。

表 5: 標準静止電流

シンボル 説明 デバイススピード グレード

単位-3 -2 -1 -1LI

ICCPINTQ PS の VCCPINT 静止電流

XC7Z007S N/A 122 122 N/A mA

XC7Z012S N/A 122 122 N/A mA

XC7Z014S N/A 122 122 N/A mA

XC7Z010 122 122 122 85 mA

XC7Z015 122 122 122 85 mA

XC7Z020 122 122 122 85 mA

XA7Z010 N/A N/A 122 N/A mA

XA7Z020 N/A N/A 122 N/A mA

XQ7Z020 N/A 122 122 85 mA

ICCPAUXQ PS の VCCPAUX 静止電流

XC7Z007S N/A 13 13 N/A mA

XC7Z012S N/A 13 13 N/A mA

XC7Z014S N/A 13 13 N/A mA

XC7Z010 13 13 13 11 mA

XC7Z015 13 13 13 11 mA

XC7Z020 13 13 13 11 mA

XA7Z010 N/A N/A 13 N/A mA

XA7Z020 N/A N/A 13 N/A mA

XQ7Z020 N/A 13 13 11 mA

Page 6: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 6

ICCDDRQ PS の VCCO_DDR 静止電流

XC7Z007S N/A 4 4 N/A mA

XC7Z012S N/A 4 4 N/A mA

XC7Z014S N/A 4 4 N/A mA

XC7Z010 4 4 4 4 mA

XC7Z015 4 4 4 4 mA

XC7Z020 4 4 4 4 mA

XA7Z010 N/A N/A 4 N/A mA

XA7Z020 N/A N/A 4 N/A mA

XQ7Z020 N/A 4 4 4 mA

ICCINTQ PL の VCCINT 静止電流

XC7Z007S N/A 34 34 N/A mA

XC7Z012S N/A 77 77 N/A mA

XC7Z014S N/A 78 78 N/A mA

XC7Z010 34 34 34 21/23(4) mA

XC7Z015 77 77 77 47/53(4) mA

XC7Z020 78 78 78 48/54(4) mA

XA7Z010 N/A N/A 34 N/A mA

XA7Z020 N/A N/A 78 N/A mA

XQ7Z020 N/A 78 78 48/54(4) mA

ICCAUXQ PL の VCCAUX 静止電流

XC7Z007S N/A 18 18 N/A mA

XC7Z012S N/A 35 35 N/A mA

XC7Z014S N/A 38 38 N/A mA

XC7Z010 18 18 18 16 mA

XC7Z015 35 35 35 31 mA

XC7Z020 38 38 38 34 mA

XA7Z010 N/A N/A 18 N/A mA

XA7Z020 N/A N/A 38 N/A mA

XQ7Z020 N/A 38 38 34 mA

ICCOQ PL の VCCO 静止電流

XC7Z007S N/A 3 3 N/A mA

XC7Z012S N/A 3 3 N/A mA

XC7Z014S N/A 3 3 N/A mA

XC7Z010 3 3 3 3 mA

XC7Z015 3 3 3 3 mA

XC7Z020 3 3 3 3 mA

XA7Z010 N/A N/A 3 N/A mA

XA7Z020 N/A N/A 3 N/A mA

XQ7Z020 N/A 3 3 3 mA

表 5: 標準静止電流 (続き)

シンボル 説明 デバイススピード グレード

単位-3 -2 -1 -1LI

Page 7: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 7

ICCBRAMQ PL の VCCBRAM 静止電流

XC7Z007S N/A 3 3 N/A mA

XC7Z012S N/A 4 4 N/A mA

XC7Z014S N/A 6 6 N/A mA

XC7Z010 3 3 3 1/2(4) mA

XC7Z015 4 4 4 2/2(4) mA

XC7Z020 6 6 6 3/4(4) mA

XA7Z010 N/A N/A 3 N/A mA

XA7Z020 N/A N/A 6 N/A mA

XQ7Z020 N/A 6 6 3/4(4) mA

注記:

1. 標準値は、 シングルエンド SelectIO™ リ ソースの標準電圧およびジャンクシ ョ ン温度 85℃ (Tj) で指定されています。

2. これらの値は 「ブランク」 のコンフ ィギュレーシ ョ ン ファイルを使用したデバイスにおけるもので、 出力電流の負荷、 アクティブな入力プルアッ

プ抵抗はあ り ません。 また、 すべての I/O ピンはト ラ イステートおよびフローティング状態です。

3. 動作時の電流を算出するには、 Xilinx Power Estimator (XPE) スプレッ ドシート ツール (http://japan.xilinx.com/power よ りダウンロード可能) を使用して ください。 必要な電源投入時の電流が算出された動作時の電流を上回る場合、 XPE は電源投入時の電流が表示されます。

4. 1 つ目の値は 0.95V 動作時のもので、 2 つ目の値は 1.0V 動作時のものです。

表 5: 標準静止電流 (続き)

シンボル 説明 デバイススピード グレード

単位-3 -2 -1 -1LI

Page 8: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 8

PS の電源投入/切断シーケンス

電源投入時に流れる電流が 小とな り、 I/O がト ライステート となるよ うに、 電源は VCCPINT の後に VCCPAUX と VCCPLL を同時に投入し、 それから PS の VCCO (VCCO_MIO0、 VCCO_MIO1、 VCCO_DDR) の順に投入するこ とを推奨しています。 PS の eFUSE を保全するために、電源投入シーケンス中は、VCCPINT、VCCPAUX および VCCO_MIO0 が 小動作レベルに達するまで PS_POR_B 入力を GND にアサートする必要があ り ます。 PS_POR_B のタイ ミ ング要件の詳細は、 「 リセッ ト 」 を参照してください。

電源切断については逆が適用されます。VCCPAUX、VCCPLL、および PS VCCO (VCCO_MIO0、VCCO_MIO1、VCCO_DDR) の推奨電圧レベルが同一の場合、 これらを同じ電源を使用して同時に立ち上げるこ とができます。ザイ リ ンクスは、フェライ ト ビーズ フ ィルターを用いて、 VCCPLL には VCCPAUX と同じ電源から供給するこ とを推奨しています。 VCCPINT が 0.80V に到達する前に、 電源切断シーケンスで 4 つの条件 (PS_POR_B 入力が GND にアサート されている、 PS_CLK 入力への基準クロ ッ クが停止する、 VCCPAUX が 0.70V より も小さい、または VCCO_MIO0 が 0.90V よ り も小さい) のうち少なく と も 1 つを満たしておく必要があ り ます。PS eFUSE の完全性を保証するには、 VCCPINT が 0.40V に達するまで条件を満たしている必要があ り ます。

VCCO_MIO0 および VCCO_MIO1 が 3.3V の場合、 次の条件が適用されます。

VCCO_MIO0/VCCO_MIO1 と VCCPAUX の電圧差は、 デバイスの信頼性レベルを維持するために電源投入/切断の各サイクルでTVCCO2VCCAUX 時間以上 2.625V を超過しないよ うにします。

TVCCO2VCCAUX 時間は電源投入と電源切断の間であればいずれの比率も割り当てるこ とができます。

PL の電源投入/切断シーケンス

電源投入時に流れる電流が 小とな り、 I/O がト ライステート となるよ うに、 PL 電源は VCCINT、 VCCBRAM、 VCCAUX、 VCCO の順に投入するこ とを推奨しています。 電源切断については逆が適用されます。 VCCINT および VCCBRAM の推奨電圧レベルが同一の場合、これらを同じ電源を使用して同時に立ち上げるこ とができます。VCCAUX および VCCO の推奨電圧レベルが同一の場合、 これらを同じ電源を使用して同時に立ち上げるこ とができます。

HR I/O バンクおよびコンフ ィギュレーシ ョ ン バンク 0 で VCCO が 3.3V の場合、 次の条件が適用されます。

• VCCO と VCCAUX 間の電圧差は、デバイスの信頼性レベルを維持するために電源投入/切断の各サイクルで TVCCO2VCCAUX 時間以上 2.625V を超過しないよ うにします。

• TVCCO2VCCAUX 時間は電源投入と電源切断の間であればいずれの比率も割り当てるこ とができます。

GTP ト ランシーバー (XC7Z015 のみ)

電源投入時に流れる GTP ト ランシーバー (XC7Z015 のみ) の電流が 小となるよ うに、 電源は VCCINT、 VMGTAVCC、 VMGTAVTT の順、 または VMGTAVCC、 VCCINT、 VMGTAVTT の順に投入するこ とを推奨します。 VMGTAVCC および VCCINT は同時に立ち上げるこ とができます。 電源切断については、 電流が 小となるよ うに逆が適用されます。

これらのシーケンス要件が満たされない場合、電源投入および電源切断中に VMGTAVTT からの電流が仕様よ り も大き くなるこ とがあ ります。

• VMGTAVCC よ り も先に VMGTAVTT に電源が投入され、かつ VMGTAVTT – VMGTAVCC > 150mV および VMGTAVCC < 0.7V の場合、VMGTAVCC の立ち上が り中に VMGTAVTT の電流は各 ト ランシーバーで 460mA 増加し ます。 電流が流れる 長時間は、 0.3 xTMGTAVCC (GND から VMGTAVCC の 90% までの立ち上がり時間) です。 電源切断については逆が適用されます。

• VCCINT よ り も先に VMGTAVTT に電源が投入され、 かつ VMGTAVTT – VCCINT > 150mV および VCCINT < 0.7V の場合、 VCCINTの立ち上がり中に VMGTAVTT の電流は各ト ランシーバーで 50mA 増加します。電流が流れる 長時間は、0.3 x TVCCINT (GND から VCCINT の 90% までの立ち上がり時間) です。 電源切断については逆が適用されます。

記載されている以外に推奨される電源シーケンスはあ り ません。

PS—PL の電源シーケンス

PS と PL の電源は完全に独立しています。 PS 電源 (VCCPINT、 VCCPAUX、 VCCPLL、 VCCO_DDR、 VCCO_MIO0、 および VCCO_MIO1) はPL 電源の前後いずれかに立ち上げるこ とができます。 損傷を防ぐために、 PS の電源領域と PL の電源領域は分離されています。

電流条件

表 6 に、 Zynq-7000 デバイスの電源投入と コンフ ィギュレーシ ョ ンに 低限必要な電流値および ICCQ を示します。表 5 および表 6 に示す 小電流を満たすと、 4 つの PL 電源すべてがパワーオン リセッ ト しきい値を超えた後に、 デバイスに電源が投入されます。Zynq-7000 デバイスは、 VCCINT が投入されるまでコンフ ィギュレーシ ョ ンできません。 初期化およびコンフ ィギュレーシ ョ ン後に、Xilinx Power Estimator (XPE) スプレッ ドシート ツール (japan.xilinx.com/power よ りダウンロード可能) を使用してこれらの電源のドレイン電流を概算して ください。

Page 9: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 9

表 6: Zynq-7000 デバイスの電源投入時の電流

デバイス ICCPINTMIN ICCPAUXMIN ICCDDRMIN ICCINTMIN ICCAUXMIN ICCOMIN ICCBRAMMIN 単位

XC7Z007S ICCPINTQ + 70 ICCPAUXQ + 40 各バンクで ICCDDRQ + 100mA ICCINTQ + 40 ICCAUXQ + 60 各バンクで

ICCOQ + 90mA ICCBRAMQ + 40 mA

XC7Z012S ICCPINTQ + 70 ICCPAUXQ + 40 各バンクで ICCDDRQ + 100mA ICCINTQ + 130 ICCAUXQ + 60 各バンクで

ICCOQ + 90mA ICCBRAMQ + 40 mA

XC7Z014S ICCPINTQ + 70 ICCPAUXQ + 40 各バンクで ICCDDRQ + 100mA ICCINTQ + 70 ICCAUXQ + 60 各バンクで

ICCOQ + 90mA ICCBRAMQ + 40 mA

XC7Z010

XA7Z010ICCPINTQ + 70 ICCPAUXQ + 40 各バンクで

ICCDDRQ + 100mAICCINTQ + 40 ICCAUXQ + 60 各バンクで

ICCOQ + 90mAICCBRAMQ + 40 mA

XC7Z015 ICCPINTQ + 70 ICCPAUXQ + 40 各バンクで ICCDDRQ + 100mA

ICCINTQ + 130 ICCAUXQ + 60 各バンクで ICCOQ + 90mA

ICCBRAMQ + 40 mA

XC7Z020

XA7Z020

XQ7Z020

ICCPINTQ + 70 ICCPAUXQ + 40 各バンクで ICCDDRQ + 100mA ICCINTQ + 70 ICCAUXQ + 60 各バンクで

ICCOQ + 90mA ICCBRAMQ + 40 mA

表 7: 電源の立ち上がり時間

シンボル 説明 条件 最小 最大 単位

TVCCPINT GND から VCCPINT の 90% までの立ち上がり時間 0.2 50 ms

TVCCPAUX GND から VCCPAUX の 90% までの立ち上がり時間 0.2 50 ms

TVCCO_DDR GND から VCCO_DDR の 90% までの立ち上がり時間 0.2 50 ms

TVCCO_MIO GND から VCCO_MIO の 90% までの立ち上がり時間 0.2 50 ms

TVCCINT GND から VCCINT の 90% までの立ち上がり時間 0.2 50 ms

TVCCO GND から VCCO の 90% までの立ち上がり時間 0.2 50 ms

TVCCAUX GND から VCCAUX の 90% までの立ち上がり時間 0.2 50 ms

TVCCBRAM GND から VCCBRAM の 90% までの立ち上がり時間 0.2 50 ms

TVCCO2VCCAUX

VCCO – VCCAUX > 2.625V の場合の各パワー サイクルにおける許容時間

かつ VCCO_MIO – VCCPAUX > 2.625V の場合の各パワー サイクルにおける許容時間

Tj = 125°C(1) – 300

msTj = 100°C(1) – 500

Tj = 85°C(1) – 800

TMGTAVCC GND から VMGTAVCC の 90% までの立ち上がり時間 0.2 50 ms

TMGTAVTT GND から VMGTAVTT の 90% までの立ち上がり時間 0.2 50 ms

注記:

1. VCCO が標準値の 3.3V で 240,000 パワー サイクル、 またはワース ト ケースの 3.465V で 36,500 パワー サイ クルに基づく値です。

Page 10: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 10

DC 入力および出力レベル

VIL および VIH の値は推奨入力電圧値です。 IOL および IOH の値は、VOL および VOH のテス ト ポイン トにおける推奨動作条件で保証されています。 テス トは、 すべての規格で仕様が満たされているこ とが確認できるよ うに一部の規格を選択し、 小 VCCO およびそれぞれの VOL と VOH 電圧レベルで実施しています。 選択された以外の規格に対しては、 サンプル テス ト を実施しています。

PS の I/O レベル

表 8: PS の DC 入力および出力レベル(1)

バンク

I/O 規格

VIL VIH VOL VOH IOL IOH

V、最小

V、 最大 V、 最小 V、 最大 V、 最大 V、 最小 mA mA

MIO LVCMOS18 –0.300 35% VCCO_MIO 65% VCCO_MIO VCCO_MIO + 0.300 0.450 VCCO_MIO – 0.450 8 –8

MIO LVCMOS25 –0.300 0.700 1.700 VCCO_MIO + 0.300 0.400 VCCO_MIO – 0.400 8 –8

MIO LVCMOS33 –0.300 0.800 2.000 3.450 0.400 VCCO_MIO – 0.400 8 –8

MIO HSTL_I_18 –0.300 VPREF – 0.100 VPREF + 0.100 VCCO_MIO + 0.300 0.400 VCCO_MIO – 0.400 8 –8

DDR SSTL18_I –0.300 VPREF – 0.125 VPREF + 0.125 VCCO_DDR + 0.300 VCCO_DDR/2 – 0.470 VCCO_DDR/2 + 0.470 8 –8

DDR SSTL15 –0.300 VPREF – 0.100 VPREF + 0.100 VCCO_DDR + 0.300 VCCO_DDR/2 – 0.175 VCCO_DDR/2 + 0.175 13.0 –13.0

DDR SSTL135 –0.300 VPREF – 0.090 VPREF + 0.090 VCCO_DDR + 0.300 VCCO_DDR/2 – 0.150 VCCO_DDR/2 + 0.150 13.0 –13.0

DDR HSUL_12 –0.300 VPREF – 0.130 VPREF + 0.130 VCCO_DDR + 0.300 20% VCCO_DDR 80% VCCO_DDR 0.1 –0.1

注記:

1. 適切な仕様に基づいてテス ト を実施しています。

表 9: PS の相補差動 SelectIO の DC 入力および出力レベル

バンク

I/O 規格

VICM(1) VID

(2) VOL(3) VOH

(4) IOL IOH

V、最小

V、標準

V、最大

V、最小

V、最大

V、 最大 V、 最小mA、最大

mA、最小

DDR DIFF_HSUL_12 0.300 0.600 0.850 0.100 – 20% VCCO 80% VCCO 0.100 –0.100

DDR DIFF_SSTL135 0.300 0.675 1.000 0.100 – (VCCO_DDR/2) – 0.150 (VCCO_DDR/2) + 0.150 13.0 –13.0

DDR DIFF_SSTL15 0.300 0.750 1.125 0.100 – (VCCO_DDR/2) – 0.175 (VCCO_DDR/2) + 0.175 13.0 –13.0

DDR DIFF_SSTL18_I 0.300 0.900 1.425 0.100 – (VCCO_DDR/2) – 0.470 (VCCO_DDR/2) + 0.470 8.00 –8.00

注記:

1. VICM は入力同相電圧です。

2. VID は入力差動電圧 (Q – Q) です。

3. VOL はシングルエンド低出力電圧です。

4. VOH はシングルエンド高出力電圧です。

Page 11: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 11

PL の I/O レベル

表 10: SelectIO の DC 入力および出力レベル(1)(2)

I/O 規格VIL VIH VOL VOH IOL IOH

V、 最小 V、 最大 V、 最小 V、 最大 V、 最大 V、 最小 mA mA

HSTL_I –0.300 VREF – 0.100 VREF + 0.100 VCCO + 0.300 0.400 VCCO – 0.400 8.00 –8.00

HSTL_I_18 –0.300 VREF – 0.100 VREF + 0.100 VCCO + 0.300 0.400 VCCO – 0.400 8.00 –8.00

HSTL_II –0.300 VREF – 0.100 VREF + 0.100 VCCO + 0.300 0.400 VCCO – 0.400 16.00 –16.00

HSTL_II_18 –0.300 VREF – 0.100 VREF + 0.100 VCCO + 0.300 0.400 VCCO – 0.400 16.00 –16.00

HSUL_12 –0.300 VREF – 0.130 VREF + 0.130 VCCO + 0.300 20% VCCO 80% VCCO 0.10 –0.10

LVCMOS12 –0.300 35% VCCO 65% VCCO VCCO + 0.300 0.400 VCCO – 0.400 注記 3 注記 3

LVCMOS15 –0.300 35% VCCO 65% VCCO VCCO + 0.300 25% VCCO 75% VCCO 注記 4 注記 4

LVCMOS18 –0.300 35% VCCO 65% VCCO VCCO + 0.300 0.450 VCCO – 0.450 注記 5 注記 5

LVCMOS25 –0.300 0.7 1.700 VCCO + 0.300 0.400 VCCO – 0.400 注記 4 注記 4

LVCMOS33 –0.300 0.8 2.000 3.450 0.400 VCCO – 0.400 注記 4 注記 4

LVTTL –0.300 0.8 2.000 3.450 0.400 2.400 注記 5 注記 5

MOBILE_DDR –0.300 20% VCCO 80% VCCO VCCO + 0.300 10% VCCO 90% VCCO 0.10 –0.10

PCI33_3 –0.400 30% VCCO 50% VCCO VCCO + 0.500 10% VCCO 90% VCCO 1.50 –0.50

SSTL135 –0.300 VREF – 0.090 VREF + 0.090 VCCO + 0.300 VCCO/2 – 0.150 VCCO/2 + 0.150 13.00 –13.00

SSTL135_R –0.300 VREF – 0.090 VREF + 0.090 VCCO + 0.300 VCCO/2 – 0.150 VCCO/2 + 0.150 8.90 –8.90

SSTL15 –0.300 VREF – 0.100 VREF + 0.100 VCCO + 0.300 VCCO/2 – 0.175 VCCO/2 + 0.175 13.00 –13.00

SSTL15_R –0.300 VREF – 0.100 VREF + 0.100 VCCO + 0.300 VCCO/2 – 0.175 VCCO/2 + 0.175 8.90 –8.90

SSTL18_I –0.300 VREF – 0.125 VREF + 0.125 VCCO + 0.300 VCCO/2 – 0.470 VCCO/2 + 0.470 8.00 –8.00

SSTL18_II –0.300 VREF – 0.125 VREF + 0.125 VCCO + 0.300 VCCO/2 – 0.600 VCCO/2 + 0.600 13.40 –13.40

注記:

1. 適切な仕様に基づいてテス ト を実施しています。

2. 3.3V および 2.5V 規格は HR I/O バンクでのみサポート されています。

3. HR I/O バンクでは、 4、 8、 または 12mA の駆動電流をサポート しています。

4. HR I/O バンクでは、 4、 8、 12、 または 16mA の駆動電流をサポート しています。

5. HR I/O バンクでは、 4、 8、 12、 16、 または 24mA の駆動電流をサポート しています。

6. 特定のインターフェイスにおける DC 電圧レベルの詳細は、 『7 シ リーズ FPGA SelectIO リ ソース ユーザー ガイ ド』 (UG471: 英語版、 日本語版)を参照してください。

Page 12: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 12

表 11: 差動 SelectIO の DC 入力および出力レベル

I/O 規格

VICM(1) VID

(2) VOCM(3) VOD

(4)

V、最小

V、標準

V、最大

V、最小

V、標準

V、最大

V、 最小 V、 標準 V、 最大V、最小

V、標準

V、最大

BLVDS_25 0.300 1.200 1.425 0.100 – – – 1.250 – 注記 5

MINI_LVDS_25

0.300 1.200 VCCAUX 0.200 0.400 0.600 1.000 1.200 1.400 0.300 0.450 0.600

PPDS_25 0.200 0.900 VCCAUX 0.100 0.250 0.400 0.500 0.950 1.400 0.100 0.250 0.400

RSDS_25 0.300 0.900 1.500 0.100 0.350 0.600 1.000 1.200 1.400 0.100 0.350 0.600

TMDS_33 2.700 2.965 3.230 0.150 0.675 1.200 VCCO–0.405 VCCO–0.300 VCCO–0.190 0.400 0.600 0.800

注記:

1. VICM は入力同相電圧です。

2. VID は入力差動電圧 (Q – Q) です。

3. VOCM は出力同相電圧です。

4. VOD は出力差動電圧 (Q – Q) です。

5. BLVDS の VOD はトポロジおよび負荷によって大き く異な り ます。

6. 表 13 に LVDS_25 を示します。

表 12: 相補差動 SelectIO の DC 入力および出力レベル

I/O 規格VICM

(1) VID(2) VOL

(3) VOH(4) IOL IOH

V、 最小 V、 標準 V、 最大 V、 最小 V、 最大 V、 最大 V、 最小 mA、 最大 mA、 最小

DIFF_HSTL_I 0.300 0.750 1.125 0.100 – 0.400 VCCO–0.400 8.00 –8.00

DIFF_HSTL_I_18 0.300 0.900 1.425 0.100 – 0.400 VCCO–0.400 8.00 –8.00

DIFF_HSTL_II 0.300 0.750 1.125 0.100 – 0.400 VCCO–0.400 16.00 –16.00

DIFF_HSTL_II_18 0.300 0.900 1.425 0.100 – 0.400 VCCO–0.400 16.00 –16.00

DIFF_HSUL_12 0.300 0.600 0.850 0.100 – 20% VCCO 80% VCCO 0.100 –0.100

DIFF_MOBILE_DDR 0.300 0.900 1.425 0.100 – 10% VCCO 90% VCCO 0.100 –0.100

DIFF_SSTL135 0.300 0.675 1.000 0.100 – (VCCO/2) – 0.150 (VCCO/2) + 0.150 13.0 –13.0

DIFF_SSTL135_R 0.300 0.675 1.000 0.100 – (VCCO/2) – 0.150 (VCCO/2) + 0.150 8.9 –8.9

DIFF_SSTL15 0.300 0.750 1.125 0.100 – (VCCO/2) – 0.175 (VCCO/2) + 0.175 13.0 –13.0

DIFF_SSTL15_R 0.300 0.750 1.125 0.100 – (VCCO/2) – 0.175 (VCCO/2) + 0.175 8.9 –8.9

DIFF_SSTL18_I 0.300 0.900 1.425 0.100 – (VCCO/2) – 0.470 (VCCO/2) + 0.470 8.00 –8.00

DIFF_SSTL18_II 0.300 0.900 1.425 0.100 – (VCCO/2) – 0.600 (VCCO/2) + 0.600 13.4 –13.4

注記:

1. VICM は入力同相電圧です。

2. VID は入力差動電圧 (Q – Q) です。

3. VOL はシングルエンド低出力電圧です。

4. VOH はシングルエンド高出力電圧です。

Page 13: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 13

LVDS DC 仕様 (LVDS_25)

表 13: LVDS_25 DC 仕様(1)

シンボル DC パラメーター 条件 最小 標準 最大 単位

VCCO 電源電圧 2.375 2.5 2.625 V

VOH Q および Q の 大出力電圧 Q 信号と Q 信号間で RT = 100Ω – – 1.675 V

VOL Q および Q の 小出力電圧 Q 信号と Q 信号間で RT = 100Ω 0.700 – – V

VODIFF

差動出力電圧 :(Q – Q)、 Q = High (Q – Q)、 Q = High

Q 信号と Q 信号間で RT = 100Ω 247 350 600 mV

VOCM 出力同相電圧 Q 信号と Q 信号間で RT = 100Ω 1.00 1.25 1.425 V

VIDIFF

差動入力電圧 :(Q – Q)、 Q = High(Q – Q)、 Q = High

100 350 600 mV

VICM 入力同相電圧 0.3 1.2 1.500 V

注記:

1. LVDS_25 の差動入力は、 出力の要求レベルと異なる VCCO レベルのバンクに配置できます。 詳細は、 『7 シ リーズ FPGA SelectIO リ ソース ユー

ザー ガイ ド』 (UG471: 英語版、 日本語版) を参照してください。

Page 14: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 14

AC スイッチ特性

このデータシートに記載のすべての値は、 表 14 に記載されている ISE® Design Suite 14.7 および Vivado® Design Suite 2016.3 のスピード仕様に基づいています。

スイ ッチ特性はスピード グレードごとに指定され、 Advance、 Preliminary、 Production のいずれかに該当します。 それぞれの定義を次に示します。

Advance 製品仕様

シ ミ ュレーシ ョ ンにのみ基づいており、通常、デバイスの設計仕様の決定直後に入手可能です。 この特性のスピード グレードは比較的安定しており、 余裕を持たせた設定ですが、 実際の遅延が大き くなるこ とがあ り ます。

Preliminary 製品仕様

ES (エンジニア リ ング サンプル) シ リ コン特性評価に基づいています。 デバイスおよびスピード グレードは、 量産シ リ コンのパフォーマンスによ り近いものとな り ます。 Advance と比較する と、 実際の遅延の方が大き くなる可能性は低くなっています。

Production 製品仕様

特定のデバイス ファ ミ リの十分な量産を経た上で特性評価が行われ、 リ リースされています。スピード ファ イルには、デバイスの実際の遅延に即した値が記載されています。 また、 以降の変更はカスタマーに正式に通知されます。 通常、 遅いスピード グレードから先にProduction スピード ファ イルが提供されます。

AC スイッチ特性のテスト

内部タイ ミ ング パラ メーターは、 内部テス ト パターンで計測されて求められています。 すべての AC スイ ッチ特性は、 ワース ト ケースの電源電圧およびジャンクシ ョ ン温度条件での値です。

よ り具体的な条件での正確で確定的なワース ト ケース データを得るには、 スタティ ッ ク タイ ミ ング解析ツールを使用してシ ミ ュレーシ ョ ン ネッ ト リ ス トにバッ クアノテート した値を使用してください。特記のない限り、これらの値はすべての Zynq-7000 デバイスに適用されます。

スピード グレード

デバイスはそれぞれ生産時期が異なるため、 カテゴ リの移行は各デバイスの製造プロセスのステータスによって決定されます。 表 15に、 Zynq-7000 デバイスのステータスをスピード グレードに基づいて示します。

表 14: Zynq-7000 SoCデバイス別のスピード仕様

ISE 14.7 Vivado 2016.3 デバイス

1.08 1.11 XC7Z010 および XC7Z020

N/A 1.11 XC7Z007S、 XC7Z012S、 XC7Z014S、 および XC7Z015

1.06 1.09 XA7Z010 および XA7Z020

1.06 1.10 XQ7Z020

表 15: Zynq-7000 デバイスのスピード グレード

デバイススピード グレード

Advance Preliminary Production

XC7Z007S -2E、 -2I、 -1C、 -1I

XC7Z012S -2E、 -2I、 -1C、 -1I

XC7Z014S -2E、 -2I、 -1C、 -1I

XC7Z010 -3E、 -2E、 -2I、 -1C、 -1I、 -1LI

XC7Z015 -3E、 -2E、 -2I、 -1C、 -1I、 -1LI

XC7Z020 -3E、 -2E、 -2I、 -1C、 -1I、 -1LI

XA7Z010 -1I、 -1Q

XA7Z020 -1I、 -1Q

XQ7Z020 -2I、 -1I、 -1Q、 -1LI

Page 15: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 15

Production シリコンおよびソフ トウェアのステータス

特定のファ ミ リ (およびスピード グレード ) は、 それに正し く対応するスピード仕様 (Advance、 Preliminary、 Production) のリ リース前に、Production と して リ リースされる場合があ り ます。 このよ うな不一致は、その後にリ リースされるスピード仕様で修正されます。

表 16 に示されている Zynq-7000 デバイス、 スピード グレード、 ソフ ト ウェア ツール、 およびスピード仕様は、 Production で 小限必要になる リ リースで、 後続のツールおよびスピード仕様すべてを使用できます。

Vivado ツールでの適切なスピード グレードおよび電圧の選択

Vivado ツールで、 使用するデバイスに適したスピード グレードおよび電圧を選択する必要があ り ます。

Vivado ツールで -3、 -2、 -1 (PL 1.0V) スピード仕様を選択する場合、 Zynq-7000、 XA Zynq-7000、 または Defense Grade Zynq-7000サブファ ミ リ を選んだ後に、 デバイス名、 パッケージ名、 スピード グレードで構成されるパーツ名を選択します。 たとえば、 CLG484パッケージでスピード グレード -3 の XC7Z020 デバイスを使用する際は、 xc7z020clg484-3 を選択します。

同様に、 -1LI (PL 0.95V) スピード仕様を選択する場合は、 Zynq-7000 サブファ ミ リ を選んだ後に、 デバイス名、 「i」 、 パッケージ名、スピード グレードで構成されるパーツ名を選択します。つま り、CLG484 パッケージでスピード グレード -1LI (PL 0.95V) の XC7Z020デバイスを使用する際は、 xc7z020iclg484-1L を選択します。 -1LI (PL 0.95V) スピード仕様は ISE ツールでサポート されていません。

ISE ツールでサポート されているデバイスに対してスピード グレードを選択する場合も、 パーツ名の構成は同様です。 ISE ツールでサポート されている Zynq-7000 デバイスのサブセッ トは、 表 16 に記載されています。

表 16: Zynq-7000 デバイスの Production 仕様のソフ トウェアおよびスピード仕様のバージ ョ ン

デバイススピード グレード

-3E -2E -2I -1C -1I -1LI -1Q

XC7Z007S N/A Vivado 2016.3 v1.11 N/A N/A

XC7Z012S N/A Vivado 2016.3 v1.11 N/A N/A

XC7Z014S N/A Vivado 2016.3 v1.11 N/A N/A

XC7Z010 ISE 14.5 v1.06 および Vivado 2013.1 v1.06

ISE 14.4 および 14.4 デバイス パッ ク v1.05および Vivado 2013.1 v1.06

Vivado 2014.4 v1.11

N/A

XC7Z015Vivado 2013.4 v1.09

Vivado 2014.4 v1.11

N/A

XC7Z020 ISE 14.5 v1.06 および Vivado 2013.1 v1.06

ISE 14.4 および 14.4 デバイス パッ ク v1.05および Vivado 2013.1 v1.06

Vivado 2014.4 v1.11

N/A

XA7Z010N/A ISE 14.5 v1.04 および

Vivado 2013.1 v1.04N/A ISE 14.6 v1.05 および

Vivado 2013.2 v1.05

XA7Z020N/A ISE 14.5 v1.04 および

Vivado 2013.1 v1.04N/A ISE 14.6 v1.05 および

Vivado 2013.2 v1.05

XQ7Z020N/A

ISE 14.6 v1.05 および

Vivado 2013.2 v1.05N/A ISE 14.6 v1.05 および

Vivado 2013.2 v1.05Vivado 2015.4

v1.10ISE 14.7 v1.06 および Vivado 2013.3 v1.06

Page 16: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 16

PS パフォーマンス特性

その他の設計要件の詳細は、『Zynq-7000 SoC テクニカル リ ファレンス マニュアル』 (UG585: 英語版、日本語版) を参照してください。

表 17: CPU クロック ド メインのパフォーマンス

シンボル クロック比 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

FCPU_6X4X_621_MAX(1)

6:2:1

大 CPU ク ロ ッ ク周波数 866 766 667 667 MHz

FCPU_3X2X_621_MAX 大 CPU_3X ク ロ ッ ク周波数 433 383 333 333 MHz

FCPU_2X_621_MAX 大 CPU_2X ク ロ ッ ク周波数 288 255 222 222 MHz

FCPU_1X_621_MAX 大 CPU_1X ク ロ ッ ク周波数 144 127 111 111 MHz

FCPU_6X4X_421_MAX(1)

4:2:1

大 CPU ク ロ ッ ク周波数 710 600 533 533 MHz

FCPU_3X2X_421_MAX 大 CPU_3X ク ロ ッ ク周波数 355 300 267 267 MHz

FCPU_2X_421_MAX 大 CPU_2X ク ロ ッ ク周波数 355 300 267 267 MHz

FCPU_1X_421_MAX 大 CPU_1X ク ロ ッ ク周波数 178 150 133 133 MHz

注記:

1. bootROM 実行中の 大周波数は、 すべての仕様において 500MHz です。

表 18: PS DDR クロック ド メインのパフォーマンス(1)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

FDDR3_MAX 大 DDR3 インターフェイス パフォーマンス 1066 1066 1066 1066 Mb/s

FDDR3L_MAX 大 DDR3L インターフェイス パフォーマンス 1066 1066 1066 1066 Mb/s

FDDR2_MAX 大 DDR2 インターフェイス パフォーマンス 800 800 800 800 Mb/s

FLPDDR2_MAX 大 LPDDR2 インターフェイス パフォーマンス 800 800 800 800 Mb/s

FDDRCLK_2XMAX 大 DDR_2X ク ロ ッ ク周波数 444 408 355 355 MHz

注記:

1. すべてのパフォーマンス値は、 内部および外部 VREF コンフ ィギュレーシ ョ ンの両方に適用されます。

表 19: PS-PL インターフェイスのパフォーマンス

シンボル 説明 最小 最大 単位

FEMIOGEMCLK EMIO ギガビッ ト イーサネッ ト コン ト ローラーの 大周波数 – 125 MHz

FEMIOSDCLK EMIO SD コン ト ローラーの 大周波数 – 25 MHz

FEMIOSPICLK EMIO SPI コン ト ローラーの 大周波数 – 25 MHz

FEMIOJTAGCLK EMIO JTAG コン ト ローラーの 大周波数 – 20 MHz

FEMIOTRACECLK EMIO ト レース コン ト ローラーの 大周波数 – 125 MHz

FFTMCLK ファブリ ッ ク ト レース モニターの 大周波数 – 125 MHz

FEMIODMACLK DMA 大周波数 – 100 MHz

FAXI_MAX 大 AXI インターフェイス パフォーマンス – 250 MHz

Page 17: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 17

PS のスイッチ特性

クロック

リセッ ト

PS_POR_B のディアサートは、 セキュア ロ ッ クダウン ウ ィンド ウ内で発生しないよ うに次の要件を満たす必要があ り ます。 図 1 に、PS_POR_B と 後の電源立ち上がり (VCCINT、VCCBRAM、VCCAUX、またはバンク 0 の VCCO) 間のタイ ミ ング関係を示します。TSLWの 小および 大パラ メーターは、 後の PL 電源が 250mV に達してからセキュア ロ ッ クダウン ウ ィンド ウが開始および終了するまでの各時間を定義します。 PS_POR_B は、 セキュア ロ ッ クダウン ウ ィンド ウ内でディアサートするこ とはできません。

表 20: システムの基準クロックおよび入力要件

シンボル 説明 最小 標準 最大 単位

TJTPSCLK PS_CLK RMS ク ロ ッ クのジッ ター許容値 – – ±0.5 %

TDCPSCLK PS_CLK デューティ サイクル 40 – 60 %

TRFPSCLK PS_CLK の立ち上がりおよび立ち下がり時間 – – 6 ns

FPSCLK PS_CLK 周波数 30 – 60 MHz

表 21: PS PLL のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

TLOCK_PSPLL PLL 大ロッ ク時間 60 60 60 60 µs

FPSPLL_MAX PLL 大出力周波数 2000 1800 1600 1600 MHz

FPSPLL_MIN PLL 小出力周波数 780 780 780 780 MHz

表 22: PS リセッ トのアサートのタイ ミング要件

シンボル 説明 最小 標準 最大 単位

TPSPOR PS_POR_B アサート時間(1) 100 – – µs

TPSRST PS_SRST_B アサート時間 3 – – PS_CLK ク ロ ッ ク サイクル

注記:

1. PS_POR_B は、 PS 電源電圧が 小レベルに達してから TPSPOR 時間経過するまで Low にアサートする必要があ り ます。

X-Ref Target - Figure 1

図 1: PS_POR_B および電源の立ち上がりタイ ミング要件

PS_POR_B

Last Ramping PL Supply

Secure Lockdown WindowDo not deassert PS_POR_BTSLW(min)

TSLW(max)

250 mVDS187_22_022015

Page 18: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 18

PS コンフ ィギュレーシ ョ ン

DDR メモリ インターフェイス

表 23: PS リセッ ト /電源のタイ ミング要件

シンボル 説明 PS_CLK 周波数 MHz) 最小 最大 単位

TSLW(1) 128KB CRC eFUSE が無効、 PLL が有効

デフォルト コンフ ィギュレーシ ョ ン

30 12 39 ms

33.33 12 40 ms

60 13 40 ms

128KB CRC eFUSE が無効、 PLL がバイパス モード 30 –32 13 ms

33.33 –27 13 ms

60 –9 25 ms

128KB CRC eFUSE が有効、 PLL が有効(2) 30 –19 9 ms

33.33 –16 12 ms

60 –3 25 ms

128KB CRC eFUSE が有効、 PLL がバイパス モード (2) 30 –830 –788 ms

33.33 –746 –705 ms

60 –408 –374 ms

注記:

1. 立ち上がり時間が 6ms 未満のと きに有効です。 立ち上がり時間が 6ms よ り も長くなる場合は、 『Zynq-7000 SoC テクニカル リ ファレンス マニュ

アル』 (UG585: 英語版、 日本語版) の 「BootROM の性能」 を参照してください。

2. PS 電源と PL 電源が接続されている場合、 表 22 の PS_POR_B アサート時間の要件 (TPSPOR) およびこれに関連する注記を確認して ください。

表 24: プロセッサ コンフ ィギュレーシ ョ ン アクセス ポートのスイッチ特性

シンボル 説明 最小 標準 最大 単位

FPCAPCKプロセッサ コンフ ィギュレーシ ョ ン アクセス ポート(PCAP) の 大周波数

– – 100 MHz

表 25: DDR3 インターフェイスのスイッチ特性 (1066Mb/s)(1)

シンボル 説明 最小 最大 単位

TDQVALID(2) 入力データ有効ウ ィンド ウ 450 – ps

TDQDS(3) DQ 出力から DQS スキュー 131 – ps

TDQDH(4) DQS 出力から DQ スキュー 288 – ps

TDQSS ク ロ ッ ク出力から DQS スキュー –0.11 0.09 TCK

TCACK(5) コマンド /アドレス出力の CLK に対するセッ ト アップ タイム 532 – ps

TCKCA(6) コマンド /アドレス出力の CLK に対するホールド タイム 637 – ps

注記:

1. VCCO_DDR の推奨値は 1.5V ±5% です。

2. VREF から VREF までの計測値です。

3. VIH (AC) を交差する DQ の立ち上がりエッジまたは VIL (AC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

4. VIL (DC) を交差する DQ の立ち上がりエッジまたは VIH (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

5. VIH (AC) を交差する CMD/ADDR の立ち上がりエッジまたは VIL (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

6. VIL (DC) を交差する CMD/ADDR の立ち上がりエッジまたは VIH (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

Page 19: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 19

表 26: DDR3 インターフェイスのスイッチ特性 (800Mb/s)(1)

シンボル 説明 最小 最大 単位

TDQVALID(2) 入力データ有効ウ ィンド ウ 500 – ps

TDQDS(3) DQ 出力から DQS スキュー 232 – ps

TDQDH(4) DQS 出力から DQ スキュー 401 – ps

TDQSS ク ロ ッ ク出力から DQS スキュー –0.10 0.06 TCK

TCACK(5) コマンド /アドレス出力の CLK に対するセッ ト アップ タイム 722 – ps

TCKCA(6) コマンド /アドレス出力の CLK に対するホールド タイム 882 – ps

注記:

1. VCCO_DDR の推奨値は 1.5V ±5% です。

2. VREF から VREF までの計測値です。

3. VIH (AC) を交差する DQ の立ち上がりエッジまたは VIL (AC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

4. VIL (DC) を交差する DQ の立ち上がりエッジまたは VIH (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

5. VIH (AC) を交差する CMD/ADDR の立ち上がりエッジまたは VIL (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

6. VIL (DC) を交差する CMD/ADDR の立ち上がりエッジまたは VIH (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

表 27: DDR3L インターフェイスのスイッチ特性 (1066Mb/s)(1)

シンボル 説明 最小 最大 単位

TDQVALID(2) 入力データ有効ウ ィンド ウ 450 – ps

TDQDS(3) DQ 出力から DQS スキュー 189 – ps

TDQDH(4) DQS 出力から DQ スキュー 267 – ps

TDQSS ク ロ ッ ク出力から DQS スキュー –0.13 0.04 TCK

TCACK(5) コマンド /アドレス出力の CLK に対するセッ ト アップ タイム 410 – ps

TCKCA(6) コマンド /アドレス出力の CLK に対するホールド タイム 629 – ps

注記:

1. VCCO_DDR の推奨値は 1.35V ±5% です。

2. VREF から VREF までの計測値です。

3. VIH (AC) を交差する DQ の立ち上がりエッジまたは VIL (AC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

4. VIL (DC) を交差する DQ の立ち上がりエッジまたは VIH (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

5. VIH (AC) を交差する CMD/ADDR の立ち上がりエッジまたは VIL (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

6. VIL (DC) を交差する CMD/ADDR の立ち上がりエッジまたは VIH (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

表 28: DDR3L インターフェイスのスイッチ特性 (800Mb/s)(1)

シンボル 説明 最小 最大 単位

TDQVALID(2) 入力データ有効ウ ィンド ウ 500 – ps

TDQDS(3) DQ 出力から DQS スキュー 321 – ps

TDQDH(4) DQS 出力から DQ スキュー 380 – ps

TDQSS ク ロ ッ ク出力から DQS スキュー –0.12 0.04 TCK

TCACK(5) コマンド /アドレス出力の CLK に対するセッ ト アップ タイム 636 – ps

Page 20: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 20

TCKCA(6) コマンド /アドレス出力の CLK に対するホールド タイム 853 – ps

注記:

1. VCCO_DDR の推奨値は 1.35V ±5% です。

2. VREF から VREF までの計測値です。

3. VIH (AC) を交差する DQ の立ち上がりエッジまたは VIL (AC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

4. VIL (DC) を交差する DQ の立ち上がりエッジまたは VIH (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

5. VIH (AC) を交差する CMD/ADDR の立ち上がりエッジまたは VIL (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

6. VIL (DC) を交差する CMD/ADDR の立ち上がりエッジまたは VIH (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

表 29: LPDDR2 インターフェイスのスイッチ特性 (800Mb/s)(1)

シンボル 説明 最小 最大 単位

TDQVALID(2) 入力データ有効ウ ィンド ウ 500 – ps

TDQDS(3) DQ 出力から DQS スキュー 196 – ps

TDQDH(4) DQS 出力から DQ スキュー 328 – ps

TDQSS ク ロ ッ ク出力から DQS スキュー 0.90 1.06 TCK

TCACK(5) コマンド /アドレス出力の CLK に対するセッ ト アップ タイム 202 – ps

TCKCA(6) コマンド /アドレス出力の CLK に対するホールド タイム 353 – ps

注記:

1. VCCO_DDR の推奨値は 1.2V ±5% です。

2. VREF から VREF までの計測値です。

3. VIH (AC) を交差する DQ の立ち上がりエッジまたは VIL (AC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

4. VIL (DC) を交差する DQ の立ち上がりエッジまたは VIH (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

5. VIH (AC) を交差する CMD/ADDR の立ち上がりエッジまたは VIL (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

6. VIL (DC) を交差する CMD/ADDR の立ち上がりエッジまたは VIH (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

表 28: DDR3L インターフェイスのスイッチ特性 (800Mb/s)(1) (続き)

シンボル 説明 最小 最大 単位

Page 21: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 21

表 30: LPDDR2 インターフェイスのスイッチ特性 (400Mb/s)(1)

シンボル 説明 最小 最大 単位

TDQVALID(2) 入力データ有効ウ ィンド ウ 500 – ps

TDQDS(3) DQ 出力から DQS スキュー 664 – ps

TDQDH(4) DQS 出力から DQ スキュー 766 – ps

TDQSS ク ロ ッ ク出力から DQS スキュー 0.90 1.06 TCK

TCACK(5) コマンド /アドレス出力の CLK に対するセッ ト アップ タイム 731 – ps

TCKCA(6) コマンド /アドレス出力の CLK に対するホールド タイム 907 – ps

注記:

1. VCCO_DDR の推奨値は 1.2V ±5% です。

2. VREF から VREF までの計測値です。

3. VIH (AC) を交差する DQ の立ち上がりエッジまたは VIL (AC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

4. VIL (DC) を交差する DQ の立ち上がりエッジまたは VIH (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

5. VIH (AC) を交差する CMD/ADDR の立ち上がりエッジまたは VIL (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

6. VIL (DC) を交差する CMD/ADDR の立ち上がりエッジまたは VIH (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

表 31: DDR2 インターフェイスのスイッチ特性 (800Mb/s)(1)

シンボル 説明 最小 最大 単位

TDQVALID(2) 入力データ有効ウ ィンド ウ 500 – ps

TDQDS(3) DQ 出力から DQS スキュー 147 – ps

TDQDH(4) DQS 出力から DQ スキュー 376 – ps

TDQSS ク ロ ッ ク出力から DQS スキュー –0.07 0.08 TCK

TCACK(5) コマンド /アドレス出力の CLK に対するセッ ト アップ タイム 732 – ps

TCKCA(6) コマンド /アドレス出力の CLK に対するホールド タイム 938 – ps

注記:

1. VCCO_DDR の推奨値は 1.8V ±5% です。

2. VREF から VREF までの計測値です。

3. VIH (AC) を交差する DQ の立ち上がりエッジまたは VIL (AC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

4. VIL (DC) を交差する DQ の立ち上がりエッジまたは VIH (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

5. VIH (AC) を交差する CMD/ADDR の立ち上がりエッジまたは VIL (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

6. VIL (DC) を交差する CMD/ADDR の立ち上がりエッジまたは VIH (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

Page 22: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 22

表 32: DDR2 インターフェイスのスイッチ特性 (400Mb/s)(1)

シンボル 説明 最小 最大 単位

TDQVALID(2) 入力データ有効ウ ィンド ウ 500 – ps

TDQDS(3) DQ 出力から DQS スキュー 385 – ps

TDQDH(4) DQS 出力から DQ スキュー 662 – ps

TDQSS ク ロ ッ ク出力から DQS スキュー –0.11 0.06 TCK

TCACK(5) コマンド /アドレス出力の CLK に対するセッ ト アップ タイム 1760 – ps

TCKCA(6) コマンド /アドレス出力の CLK に対するホールド タイム 1739 – ps

注記:

1. VCCO_DDR の推奨値は 1.8V ±5% です。

2. VREF から VREF までの計測値です。

3. VIH (AC) を交差する DQ の立ち上がりエッジまたは VIL (AC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

4. VIL (DC) を交差する DQ の立ち上がりエッジまたは VIH (DC) を交差する DQ の立ち下がりエッジのいずれかから DQS の VREF までの計測値です。

5. VIH (AC) を交差する CMD/ADDR の立ち上がりエッジまたは VIL (AC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

6. VIL (DC) を交差する CMD/ADDR の立ち上がりエッジまたは VIH (DC) を交差する CMD/ADDR の立ち下がりエッジのいずれかから CLK のVREF までの計測値です。

X-Ref Target - Figure 2

図 2: DDR 出力のタイ ミング図

X-Ref Target - Figure 3

図 3: DDR 入力のタイ ミング図

Write NOP NOP NOP NOP

Bank, Col n

D0 D1 D3

TDQDH

TDQDS

TDQDH

TDQDS

TDQSS

TCKCATCACK

TCKCATCACK

DS187_01_012213

CLKCLK

Command

Address

DQS

DQS

DQ D2

D0 D1 D2 D3

TDQVALID

CLKCLK

DQS

DQS

DQDS187_02_012213

Page 23: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 23

スタテ ィ ック メモリ コン ト ローラー

表 33: SMC インターフェイスの遅延の特性(1)(2)

シンボル 説明 最小 最大 単位

TNANDDOUT 後のレジスタからパッ ドまでの NAND_IO の出力遅延 4.12 6.45 ns

TNANDALE 後のレジスタからパッ ドまでの NAND_ALE の出力遅延 5.08 6.33 ns

TNANDCLE 後のレジスタからパッ ドまでの NAND_CLE の出力遅延 4.87 6.40 ns

TNANDWE 後のレジスタからパッ ドまでの NAND_WE_B の出力遅延 4.69 5.89 ns

TNANDRE 後のレジスタからパッ ドまでの NAND_RE_B の出力遅延 5.12 6.44 ns

TNANDCE 後のレジスタからパッ ドまでの NAND_CE_B の出力遅延 4.68 5.89 ns

TNANDDIN NAND_IO のセッ ト アップ タイムおよび入力遅延 (パッ ドから 初のレジスタまで)

1.48 3.09 ns

TNANDBUSY NAND_BUSY のセッ ト アップ タ イムおよび入力遅延 (パッ ドから 初のレジスタまで)

2.48 3.33 ns

TSRAMA 後のレジスタからパッ ドまでの SRAM_A の出力遅延 3.94 5.73 ns

TSRAMDOUT 後のレジスタからパッ ドまでの SRAM_DQ の出力遅延 4.66 6.45 ns

TSRAMCE 後のレジスタからパッ ドまでの SRAM_CE の出力遅延 4.57 5.95 ns

TSRAMOE 後のレジスタからパッ ドまでの SRAM_OE_B の出力遅延 4.79 6.13 ns

TSRAMBLS 後のレジスタからパッ ドまでの SRAM_BLS_B の出力遅延 5.25 6.74 ns

TSRAMWE 後のレジスタからパッ ドまでの SRAM_WE_B の出力遅延 5.12 6.48 ns

TSRAMDIN SRAM_DQ のセッ ト アップ タイムおよび入力遅延 (パッ ドから 初のレジスタまで)

1.93 3.05 ns

TSRAMWAIT SRAM_WAIT のセッ ト アップ タイムおよび入力遅延 (パッ ドから 初のレジスタまで)

2.26 3.15 ns

FSMC_REF_CLK SMC の基準クロ ッ ク周波数 – 100 MHz

注記:

1. すべてのパラ メーターには、 パッケージのフライ ト タイムおよびレジスタが制御する遅延は含まれません。

2. SMC タイ ミ ングの詳細は、 『ARM® PrimeCell® Static Memory Controller (PL350 series) Technical Reference Manual』 を参照してください。

Page 24: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 24

Quad-SPI インターフェイス

表 34: Quad-SPI インターフェイスのスイッチ特性

シンボル 説明 負荷の条件 最小 最大 単位

フ ィードバック クロックが有効

TDCQSPICLK1 Quad-SPI ク ロ ッ クのデューティ サイクル すべて(1)(2) 44 56 %

TQSPICKO1 データおよびスレーブ セレク トの出力遅延15pF(1) –0.10(3) 2.30

ns30pF(2) –1.00 3.80

TQSPIDCK1 入力データ セッ ト アップ タイム15pF(1) 2.00 –

ns30pF(2) 3.30 –

TQSPICKD1 入力データ ホールド タイム15pF(1) 1.30 –

ns30pF(2) 1.50 –

TQSPISSCLK1 スレーブ セレク トのアサートから次のクロ ッ ク エッジ すべて(1)(2) 1 –FQSPI_REF_CLK

サイクル

TQSPICLKSS1 ク ロ ッ ク エッジからスレーブ セレク トのディアサート すべて(1)(2) 1 – FQSPI_REF_CLK サイクル

FQSPICLK1 Quad-SPI デバイスのクロ ッ ク周波数15pF(1) – 100(4)

MHz30pF(2) – 70(4)

フ ィードバック クロックが無効

TDCQSPICLK2 Quad-SPI ク ロ ッ クのデューティ サイクル すべて(1)(2) 44 56 %

TQSPICKO2 データおよびスレーブ セレク トの出力遅延 15pF(1) –0.10 3.80 ns

30pF(2) –1.00 3.80 ns

TQSPIDCK2 入力データ セッ ト アップ タイム すべて(1)(2) 6 – ns

TQSPICKD2 入力データ ホールド タイム すべて(1)(2) 12.5 – ns

TQSPISSCLK2 スレーブ セレク トのアサートから次のクロ ッ ク エッジすべて(1)(2) 1 –

FQSPI_REF_CLK サイクル

TQSPICLKSS2 ク ロ ッ ク エッジからスレーブ セレク トのディアサートすべて(1)(2) 1 –

FQSPI_REF_CLK サイクル

FQSPICLK2 Quad-SPI デバイスのクロ ッ ク周波数 すべて(1)(2) – 40 MHz

フ ィードバック クロックが有効または無効

FQSPI_REF_CLK Quad-SPI の基準クロ ッ ク周波数 すべて(1)(2) – 200 MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷、 フ ィードバッ ク ク ロ ッ ク ピンに負荷なしをテス ト条件と しています。 Quad-SPIシングル スレーブ セレク ト 4 ビッ ト I/O モードです。

2. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 4 ビッ ト スタ ッ ク ド I/O コンフ ィギュレーシ ョ ンで 30pF 負荷、 フ ィードバッ ク ク ロ ッ ク ピンに負荷なしをテス ト条件と しています。 Quad-SPI シングル スレーブ セレク ト 4 ビッ ト I/O モードです。

3. TQSPICKO1 は有効な値です。 特定のデバイスにおける Clock-Out デューティ サイクルの制限に基づいて、 メモ リ デバイスの入力セッ ト アップ/ホールドのタイ ミ ング バジェッ ト を求める場合は、 この値を使用して ください。

4. 適切なコンポーネン トの選択やボード設計が必須です。

Page 25: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 25

X-Ref Target - Figure 4

図 4: Quad-SPI インターフェイス (フ ィードバック クロックは有効) のタイ ミング図

X-Ref Target - Figure 5

図 5: Quad-SPI インターフェイス (フ ィードバック クロックは無効) のタイ ミング図

QSPI{1,0}_SS_B

QSPI_SCLK_OUT CPOL = 0

QSPI{1,0}_IO_[3,0]

QSPI_SCLK_OUT CPOL = 1

DS187_03_110515

TQSPICKO1

TQSPISSCLK1

TQSPISSCLK1TQSPICLKSS1

TQSPICLKSS1

TQSPIDCK1

TQSPICKD1

OUT1OUT0 INn-2 INn-1 INn

OUT0 OUT1 INn-1

QSPI{1,0}_SS_B

QSPI_SCLK_OUT(CPOL = 0)

QSPI_SCLK_OUT(CPOL = 1)

QSPI{0,1}_IO_[3:0]

TQSPICKD2TQSPIDCK2TQSPICKO2

TQSPICLKSS2TQSPISSCLK2

TQSPICLKSS2TQSPISSCLK2

INn

DS187_04_110515

Page 26: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 26

ULPI インターフェイス

表 35: クロック受信モードの ULPI インターフェイスのスイッチ特性(1)(2)

シンボル 説明 最小 標準 最大 単位

TULPIDCK ULPI ク ロ ッ クに対する入力セッ ト アップ、 全入力 3.00 – – ns

TULPICKD ULPI ク ロ ッ クに対する入力ホールド、 全入力 1.00 – – ns

TULPICKO ULPI ク ロ ッ クから出力が有効になるまでの時間、 全出力 1.70 – 8.86 ns

FULPICLK ULPI デバイスのクロ ッ ク周波数 – 60 – MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷、 60MHz デバイス周波数をテス ト条件と しています。

2. すべてのタイ ミ ング値は、 理想的な外部入力クロ ッ クを前提と しています。 実際のデザイン システムにおけるタイ ミ ング バジェッ トにはさ らに

外部クロ ッ ク ジッ ターを考慮する必要があ り ます。

X-Ref Target - Figure 6

図 6: ULPI インターフェイスのタイ ミング図

TULPICKO

TULPICKO

TULPICKDTULPIDCK

TULPICKDTULPIDCK

USB{0,1}_ULPI_CLK

USB{0,1}_ULPI_DATA[7:0] (Input)

USB{0,1}_ULPI_DIR,USB{0,1}_ULPI_NXT

USB{0,1}_ULPI_STP

USB{0,1}_ULPI_DATA[7:0] (Output)

DS187_05_021013

Page 27: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 27

RGMII インターフェイスおよび MDIO インターフェイス

表 36: RGMII および MDIO インターフェイスのスイッチ特性(1)(2)(3)

シンボル 説明 最小 標準 最大 単位

TDCGETXCLK 送信クロ ッ クのデューティ サイクル 45 – 55 %

TGEMTXCKO RGMII_TX_D[3:0]、 RGMII_TX_CTL 出力 Clock-to-Out –0.50 – 0.50 ns

TGEMRXDCK RGMII_RX_D[3:0]、 RGMII_RX_CTL 入力セッ ト アップ タイム 0.80 – – ns

TGEMRXCKD RGMII_RX_D[3:0]、 RGMII_RX_CTL 入力ホールド タイム 0.80 – – ns

TMDIOCLK MDC 出力クロ ッ ク周期 400 – – ns

TMDIOCKH MDC ク ロ ッ ク High 時間 160 – – ns

TMDIOCKL MDC ク ロ ッ ク Low 時間 160 – – ns

TMDIODCK MDIO 入力データ セッ ト アップ タイム 80 – – ns

TMDIOCKD MDIO 入力データ ホールド タイム 0 – – ns

TMDIOCKO MDIO データ出力遅延 –20 – 170 ns

FGETXCLK RGMII_TX_CLK 送信クロ ッ ク周波数 – 125 – MHz

FGERXCLK RGMII_RX_CLK 受信クロ ッ ク周波数 – 125 – MHz

FENET_REF_CLK イーサネッ トの基準クロ ッ ク周波数 – 125 – MHz

注記:

1. LVCMOS25、 Fast スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。 この表に記載の値は、 1000Mb/s の動作に対して指定

されています。

2. LVCMOS25 Slow スルー レートおよび LVCMOS33 はサポート されていません。

3. すべてのタイ ミ ング値は、 理想的な外部入力クロ ッ クを前提と しています。 実際のデザイン システムにおけるタイ ミ ング バジェッ トにはさ らに

外部クロ ッ ク ジッ ターを考慮する必要があ り ます。

X-Ref Target - Figure 7

図 7: RGMII インターフェイスのタイ ミング図

RGMII_TX_CLK

MDIO_CLK

RGMII_RX_CLK

TGEMTXCKO

TMDIOCKH TMDIOCLK TMDIOCKL

TGEMRXCKD

RGMII_TX_D[3:0] RGMII_TX_CTL

RGMII_RX_D[3:0]RGMII_RX_CTL

TGEMRXDCK

TMDIOCKD

MDIO_IO (Input)

TMDIODCK

DS187_06_021013

MDIO_IO (Output)

TMDIOCKO

Page 28: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 28

SD/SDIO インターフェイス

表 37: 高速モードの SD/SDIO インターフェイスのスイッチ特性(1)

シンボル 説明 最小 標準 最大 単位

TDCSDHSCLK SD デバイスのクロ ッ クのデューティ サイ クル – 50 – %

TSDHSCKO Clock-to-Output 遅延、 全出力 2.00 – 12.00 ns

TSDHSDCK 入力セッ ト アップ タイム、 全入力 3.00 – – ns

TSDHSCKD 入力ホールド タイム、 全入力 1.05 – – ns

FSD_REF_CLK SD の基準クロ ッ ク周波数 – – 125 MHz

FSDHSCLK 高速モードの SD デバイス ク ロ ッ ク周波数 0 – 50 MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

X-Ref Target - Figure 8

図 8: 高速モードの SD/SDIO インターフェイスのタイ ミング図

表 38: SD/SDIO インターフェイスのスイッチ特性(1)

シンボル 説明 最小 標準 最大 単位

TDCSDSCLK SD デバイスのクロ ッ クのデューティ サイ クル – 50 – %

TSDSCKO Clock-to-Output 遅延、 全出力 2.00 – 12.00 ns

TSDSDCK 入力セッ ト アップ タイム、 全入力 4.00 – – ns

TSDSCKD 入力ホールド タイム、 全入力 3.00 – – ns

FSD_REF_CLK SD の基準クロ ッ ク周波数 – – 125 MHz

FSDIDCLK 識別モードのクロ ッ ク周波数 – – 400 KHz

FSDSCLK 標準モードの SD デバイス ク ロ ッ ク周波数 0 – 25 MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

X-Ref Target - Figure 9

図 9: 標準モードの SD/SDIO インターフェイスのタイ ミング図

TSDHSCKO

TSDHSCKDTSDHSDCK

SD{0,1}_CLK

SD{0,1}_DATA[3:0],SD{0,1}_CMD (input)

SD{0,1}_DATA[3:0],SD{0,1}_CMD (output)

DS187_07_021013

DS191_108_030113

TSDSCKO

TSDSCKDTSDSDCK

SD{0,1}_CLK

SD{0,1}_DATA[3:0],SD{0,1}_CMD (input)

SD{0,1}_DATA[3:0],SD{0,1}_CMD (output)

Page 29: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 29

I2C インターフェイス

表 39: 高速モードの I2C インターフェイスのスイッチ特性(1)

シンボル 説明 最小 標準 最大 単位

TDCI2CFCLK I2C{0,1}SCL デューティ サイクル – 50 – %

TI2CFCKO I2C{0,1}SDAO Clock-to-Out 遅延 – – 900 ns

TI2CFDCK I2C{0,1}SDAI セッ ト アップ タイム 100 – – ns

FI2CFCLK I2C{0,1}SCL ク ロ ッ ク周波数 – – 400 KHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

X-Ref Target - Figure 10

図 10: 高速モードの I2C インターフェイスのタイ ミング図

表 40: 標準モードの I2C インターフェイスのスイッチ特性(1)

シンボル 説明 最小 標準 最大 単位

TDCI2CSCLK I2C{0,1}SCL デューティ サイクル – 50 – %

TI2CSCKO I2C{0,1}SDAO Clock-to-Out 遅延 – – 3450 ns

TI2CSDCK I2C{0,1}SDAI セッ ト アップ タイム 250 – – ns

FI2CSCLK I2C{0,1}SCL ク ロ ッ ク周波数 – – 100 KHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

X-Ref Target - Figure 11

図 11: 標準モードの I2C インターフェイスのタイ ミング図

TI2CFCKO

TI2CFDCK

DS187_08_021013

I2C{0,1}SCL

I2C{0,1}SDAI

I2C{0,1}SDAO

TI2CSCKO

TI2CSDCK

DS187_09_021013

I2C{0,1}SCL

I2C{0,1}SDAI

I2C{0,1}SDAO

Page 30: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 30

SPI インターフェイス

表 41: マスター モードの SPI インターフェイスのスイッチ特性(1)

シンボル 説明 最小 標準 最大 単位

TDCMSPICLK SPI マスター モード ク ロ ッ クのデューティ サイクル – 50 – %

TMSPIDCK SPI{0,1}_MISO 入力セッ ト アップ タイム 2.00 – – ns

TMSPICKD SPI{0,1}_MISO 入力ホールド タイム 8.20 – – ns

TMSPICKO SPI{0,1}_MOSI および SPI{0,1}_SS 出力遅延 –3.10 – 3.90 ns

TMSPISSCLKスレーブ セレク トのアサートから 初のアクティブ ク ロ ッ ク エッジ

1 – – FSPI_REF_CLK サイ クル

TMSPICLKSS後のアクティブ ク ロ ッ ク エッジからスレーブ

セレク トのディアサート0.5 – – FSPI_REF_CLK

サイ クル

FMSPICLK SPI マスター モード デバイスのクロ ッ ク周波数 – – 50.00 MHz

FSPI_REF_CLK SPI の基準クロ ッ ク周波数 – – 200.00 MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

X-Ref Target - Figure 12

図 12: マスター モード (CPHA = 0) の SPI インターフェイスのタイ ミング図

X-Ref Target - Figure 13

図 13: マスター モード (CPHA = 1) の SPI インターフェイスのタイ ミング図

Dn Dn–1 Dn–2 Dn–3 D0

Dn Dn–1 Dn–2

TMSPICKD

TMSPIDCK

TMSPICKO

TMSPICLKSS

TMSPISSCLK

SPI{0,1}_SS

SPI{0,1}_CLK (CPOL=0)

SPI{0,1}_CLK (CPOL=1)

SPI{0,1}_MOSI

SPI{0,1}_MISODS187_10_021013

Dn Dn–1 Dn–2 Dn–3 D0

Dn Dn–1 Dn–2 Dn–3 D0

TMSPICKDTMSPIDCK

TMSPICKO

TMSPICLKSSTMSPISSCLK

SPI{0,1}_SS

SPI{0,1}_CLK (CPOL=0)

SPI{0,1}_CLK (CPOL=1)

SPI{0,1}_MOSI

SPI{0,1}_MISO

DS187_11_021013

Page 31: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 31

表 42: スレーブ モードの SPI インターフェイスのスイッチ特性(1)(2)

シンボル 説明 最小 最大 単位

TSSPIDCK SPI{0,1}_MOSI および SPI{0,1}_SS 入力セッ ト アップ タイム 1 – FSPI_REF_CLK サイ クル

TSSPICKD SPI{0,1}_MOSI および SPI{0,1}_SS 入力ホールド タイム 1 – FSPI_REF_CLK サイ クル

TSSPICKO SPI{0,1}_MISO 出力遅延 0 2.6 FSPI_REF_CLK サイ クル

TSSPISSCLK スレーブ セレク ト のアサート から 初のアクテ ィブ ク ロ ッ クエッジ

1 – FSPI_REF_CLK サイ クル

TSSPICLKSS 後のアクテ ィブ ク ロ ッ ク エッジから スレーブ セレ ク ト のディアサート

1 – FSPI_REF_CLK サイ クル

FSSPICLK SPI スレーブ モード デバイスのクロ ッ ク周波数 – 25 MHz

FSPI_REF_CLK SPI の基準クロ ッ ク周波数 – 200 MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

2. すべてのタイ ミ ング値は、 理想的な外部入力クロ ッ クを前提と しています。 実際のデザイン システムにおけるタイ ミ ング バジェッ トにはさらに

外部クロ ッ ク ジッ ターを考慮する必要があ り ます。

X-Ref Target - Figure 14

図 14: スレーブ モード (CPHA = 0) の SPI インターフェイスのタイ ミング図

X-Ref Target - Figure 15

図 15: スレーブ モード (CPHA = 1) の SPI インターフェイスのタイ ミング図

Dn Dn–1 Dn–2 Dn–3 D0

Dn Dn–1 Dn–2 Dn–3 D0

TSSPICKO

TSSPICKDTSSPIDCK

TSSPICLKSS

TSSPISSCLK

SPI{0,1}_SS

SPI{0,1}_CLK (CPOL=0)

SPI{0,1}_CLK (CPOL=1)

SPI{0,1}_MOSI

SPI{0,1}_MISODS187_12_021013

Dn Dn–1 Dn–2 Dn–3 D0

Dn Dn–1 Dn–2 Dn–3 D0

TSSPICKO

TSSPICKDTSSPIDCK

TSSPICLKSSTSSPISSCLK

SPI{0,1}_SS

SPI{0,1}_CLK (CPOL=0)

SPI{0,1}_CLK (CPOL=1)

SPI{0,1}_MOSI

SPI{0,1}_MISODS187_13_021013

Page 32: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 32

CAN インターフェイス

PJTAG インターフェイス

UART インターフェイス

表 43: CAN インターフェイスのスイッチ特性(1)

シンボル 説明 最小 最大 単位

TPWCANRX 小受信パルス幅 1 – µs

TPWCANTX 小送信パルス幅 1 – µs

FCAN_REF_CLK内部供給される CAN の基準クロ ッ ク周波数 – 100 MHz

外部供給される CAN の基準クロ ッ ク周波数 – 40 MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

表 44: PJTAG インターフェイス(1)(2)

シンボル 説明 最小 最大 単位

TPJTAGDCK PJTAG 入力セッ ト アップ タイム 2.4 – ns

TPJTAGCKD PJTAG 入力ホールド タイム 2.0 – ns

TPJTAGCKO PJTAG の Clock-to-Out 遅延 – 12.5 ns

TPJTAGCLK PJTAG のクロ ッ ク周波数 – 20 MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

2. すべてのタイ ミ ング値は、 理想的な外部入力クロ ッ クを前提と しています。 実際のデザイン システムにおけるタイ ミ ング バジェッ トにはさらに

外部クロ ッ ク ジッ ターを考慮する必要があ り ます。

X-Ref Target - Figure 16

図 16: PJTAG インターフェイスのタイ ミング図

表 45: UART インターフェイスのスイッチ特性(1)

シンボル 説明 最小 最大 単位

BAUDTXMAX 大送信ボー レート – 1 Mb/s

BAUDRXMAX 大受信ボー レート – 1 Mb/s

FUART_REF_CLK UART の基準クロ ッ ク周波数 – 100 MHz

注記:

1. LVCMOS33、 Slow スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

PJTAGCLK

PJTAGTMS, PJTAGTDI

PJTAGTDO

TPJTAGDCK TPJTAGCKD

TPJTAGCKO

DS187_14_021013

Page 33: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 33

GPIO インターフェイス

ト レース インターフェイス

ト リプル タイマー カウンター インターフェイス

ウォッチド ッグ タイマー

表 46: GPIO バンクのスイッチ特性(1)

シンボル 説明 最小 最大 単位

TPWGPIOH 入力 High パルス幅 10 x 1/cpu1x – µs

TPWGPIOL 入力 Low パルス幅 10 x 1/cpu1x – µs

注記:

1. 割り込みのパルス幅要件です。

X-Ref Target - Figure 17

図 17: GPIO インターフェイスのタイ ミング図

表 47: ト レース インターフェイスのスイッチ特性(1)

シンボル 説明 最小 最大 単位

TTCECKO ト レース Clock-to-Output 遅延、 全出力 –1.4 1.5 ns

TDCTCECLK ト レース ク ロ ッ クのデューティ サイクル 40 60 %

FTCECLK ト レース ク ロ ッ ク周波数 – 80 MHz

注記:

1. LVCMOS25、 Fast スルー レート、 8mA 駆動電流、 15pF 負荷をテス ト条件と しています。

表 48: ト リプル タイマー カウンター インターフェイスのスイッチ特性(1)

シンボル 説明 最小 最大 単位

TPWTTCOCLK ト リプル タイマー カウンター出力クロ ッ クのパルス幅 2 x 1/cpu1x – ns

FTTCOCLK ト リプル タイマー カウンター出力クロ ッ ク周波数 – cpu1x/4 MHz

TTTCICLKH ト リプル タイマー カウンター入力クロ ッ クの High パルス幅 1.5 x 1/cpu1x – ns

TTTCICLKL ト リプル タイマー カウンター入力クロ ッ クの Low パルス幅 1.5 x 1/cpu1x – ns

FTTCICLK ト リプル タイマー カウンター入力クロ ッ ク周波数 – cpu1x/3 MHz

注記:

1. すべてのタイ ミ ング値は、 理想的な外部入力クロ ッ クを前提と しています。 実際のデザイン システムにおけるタイ ミ ング バジェッ トにはさらに

外部クロ ッ ク ジッ ターを考慮する必要があ り ます。

表 49: ウォッチド ッグ タイマーのスイッチ特性

シンボル 説明 最小 最大 単位

FWDTCLK(1) ウォ ッチド ッグ タイマー入力クロ ッ ク周波数 – 10 MHz

注記:

1. MIO ピンを介する外部入力クロ ッ クにのみ適用されます。

TPWGPIOLTPWGPIOH

GPIO

DS187_15_021013

Page 34: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 34

PL パフォーマンス特性

こ こでは、 PL にインプ リ メ ン ト された一般的なファンクシ ョ ンおよびデザインのパフォーマンス特性を示します。 こ こに記載する値はワース ト ケース値であ り、完全に特性評価が行われています。 また、 14 ページの 「AC スイ ッチ特性」 に記載されているガイ ド ラインにも従っています。

表 50: PL ネッ トワーク アプリケーシ ョ ン インターフェイスのパフォーマンス

説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SDR LVDS ト ランス ミ ッ ター (OSERDES を使用、 DATA_WIDTH = 4 ~ 8) 680 680 600 600 Mb/s

DDR LVDS ト ランス ミ ッ ター (OSERDES を使用、DATA_WIDTH = 4 ~ 14) 1250 1250 950 950 Mb/s

SDR LVDS レシーバー (SFI-4.1)(1) 680 680 600 600 Mb/s

DDR LVDS レシーバー (SPI-4.2)(1) 1250 1250 950 950 Mb/s

注記:

1. LVDS レシーバーの性能は通常、 ダイナミ ッ ク位相アライ メン ト (DPA) アルゴ リズムを使用しているかど うかに依存します。

表 51: メモリ インターフェイス ジェネレーターで利用可能なメモリ インターフェイス IP の最大物理インターフェイス (PHY) レート (1)(2)

メモリ規格スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

4:1 メモリ コン ト ローラー

DDR3 1066(3) 800 800 667 Mb/s

DDR3L 800 800 667 N/A Mb/s

DDR2 800 800 667 533 Mb/s

2:1 メモリ コン ト ローラー

DDR3 800 700 620 620 Mb/s

DDR3L 800 700 620 N/A Mb/s

DDR2 800 700 620 533 Mb/s

LPDDR2 667 667 533 400 Mb/s

注記:

1. VREF の ト ラ ッキングが必要です。詳細は、『Zynq-7000 SoC および 7 シ リーズ デバイス メモ リ インターフェイス ソ リ ューシ ョ ン ユーザー ガイ

ド』 (UG586: 英語版、 日本語版) を参照してください。

2. 内部 VREF を使用する場合、 大データ レートは 800Mb/s (400MHz) です。

3. XC7Z015、 XC7Z020、 XA7Z020、 および XQ7Z020 デバイスのバンク 13 における 大 PHY レートは 800Mb/s です。

Page 35: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 35

PL のスイッチ特性

IOB パッ ド入力/出力/ト ライステート

表 52 に、 各 I/O 規格のパッ ドからのデータ入力遅延調整、 パッ ドまでのデータ出力遅延、 およびト ライステート遅延の値を示します。

• TIOPI は、 IOB パッ ドから入力バッファーを通って IOB パッ ドの I ピンに達するまでの遅延です。 遅延値は、 SelectIO 入力バッファーの機能に依存します。

• TIOOP は、 O ピンから IOB パッ ドの出力バッファーを通って IOB パッ ドに達するまでの遅延です。 遅延値は、 SelectIO 出力バッファーの機能に依存します。

• TIOTP は、 ト ラ イステートが無効な場合の、 T ピンから IOB パッ ドの出力バッファーを通って IOB パッ ドに達するまでの遅延です。遅延値は、出力バッファーの SelectIO の機能に依存します。HR I/O バンクでは、INTERMDISABLE ピン使用時の IN_TERM終端がオンになるまでの時間は常に TIOTP よ り も高速です。

表 52: IOB High Range (HR) のスイッチ特性

I/O 規格

TIOPI TIOOP TIOTP

単位スピード グレード スピード グレード スピード グレード

-3 -2 -1C/-1I/-1LI -1Q -3 -2 -1C/-1I

/-1LI -1Q -3 -2 -1C/-1I/-1LI -1Q

LVTTL_S4 1.26 1.34 1.41 1.53 3.80 3.93 4.18 4.18 3.82 3.96 4.20 4.20 ns

LVTTL_S8 1.26 1.34 1.41 1.53 3.54 3.66 3.92 3.92 3.56 3.69 3.93 3.93 ns

LVTTL_S12 1.26 1.34 1.41 1.53 3.52 3.65 3.90 3.90 3.54 3.68 3.91 3.91 ns

LVTTL_S16 1.26 1.34 1.41 1.53 3.07 3.19 3.45 3.45 3.09 3.22 3.46 3.46 ns

LVTTL_S24 1.26 1.34 1.41 1.53 3.29 3.41 3.67 3.67 3.31 3.44 3.68 3.68 ns

LVTTL_F4 1.26 1.34 1.41 1.53 3.26 3.38 3.64 3.64 3.28 3.41 3.65 3.65 ns

LVTTL_F8 1.26 1.34 1.41 1.53 2.74 2.87 3.12 3.12 2.76 2.90 3.13 3.13 ns

LVTTL_F12 1.26 1.34 1.41 1.53 2.73 2.85 3.10 3.10 2.74 2.88 3.12 3.12 ns

LVTTL_F16 1.26 1.34 1.41 1.53 2.56 2.68 2.93 2.93 2.57 2.71 2.95 2.95 ns

LVTTL_F24 1.26 1.34 1.41 1.53 2.52 2.65 2.90 3.23 2.54 2.68 2.91 3.24 ns

LVDS_25 0.73 0.81 0.88 0.89 1.29 1.41 1.67 1.67 1.31 1.44 1.68 1.68 ns

MINI_LVDS_25 0.73 0.81 0.88 0.89 1.27 1.40 1.65 1.65 1.29 1.43 1.66 1.66 ns

BLVDS_25 0.73 0.81 0.88 0.88 1.84 1.96 2.21 2.76 1.85 1.99 2.23 2.77 ns

RSDS_25 (Point to Point)

0.73 0.81 0.88 0.89 1.27 1.40 1.65 1.65 1.29 1.43 1.66 1.66 ns

PPDS_25 0.73 0.81 0.88 0.89 1.29 1.41 1.67 1.67 1.31 1.44 1.68 1.68 ns

TMDS_33 0.73 0.81 0.88 0.92 1.41 1.54 1.79 1.79 1.43 1.57 1.80 1.80 ns

PCI33_3 1.24 1.32 1.39 1.52 3.10 3.22 3.48 3.48 3.12 3.25 3.49 3.49 ns

HSUL_12_S 0.67 0.75 0.82 0.88 1.81 1.93 2.18 2.18 1.82 1.96 2.20 2.20 ns

HSUL_12_F 0.67 0.75 0.82 0.88 1.29 1.41 1.67 1.67 1.31 1.44 1.68 1.68 ns

DIFF_HSUL_12_S 0.68 0.76 0.83 0.86 1.81 1.93 2.18 2.18 1.82 1.96 2.20 2.20 ns

DIFF_HSUL_12_F 0.68 0.76 0.83 0.86 1.29 1.41 1.67 1.67 1.31 1.44 1.68 1.68 ns

MOBILE_DDR_S 0.76 0.84 0.91 0.91 1.68 1.80 2.06 2.06 1.70 1.83 2.07 2.07 ns

MOBILE_DDR_F 0.76 0.84 0.91 0.91 1.38 1.51 1.76 1.76 1.40 1.54 1.77 1.77 ns

DIFF_MOBILE_DDR_S 0.70 0.78 0.85 0.85 1.70 1.82 2.07 2.07 1.71 1.85 2.09 2.09 ns

DIFF_MOBILE_DDR_F 0.70 0.78 0.85 0.85 1.45 1.57 1.82 1.82 1.46 1.60 1.84 1.84 ns

HSTL_I_S 0.67 0.75 0.82 0.86 1.62 1.74 1.99 1.99 1.63 1.77 2.01 2.01 ns

HSTL_II_S 0.65 0.73 0.80 0.86 1.41 1.54 1.79 1.79 1.43 1.57 1.80 1.81 ns

HSTL_I_18_S 0.67 0.75 0.82 0.88 1.29 1.41 1.67 1.67 1.31 1.44 1.68 1.68 ns

HSTL_II_18_S 0.66 0.75 0.81 0.88 1.41 1.54 1.79 1.79 1.43 1.57 1.80 1.80 ns

Page 36: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 36

DIFF_HSTL_I_S 0.68 0.76 0.83 0.86 1.59 1.71 1.96 1.96 1.60 1.74 1.98 1.98 ns

DIFF_HSTL_II_S 0.68 0.76 0.83 0.86 1.51 1.63 1.88 1.88 1.52 1.66 1.90 1.90 ns

DIFF_HSTL_I_18_S 0.71 0.79 0.86 0.86 1.38 1.51 1.76 1.76 1.40 1.54 1.77 1.77 ns

DIFF_HSTL_II_18_S 0.70 0.78 0.85 0.88 1.46 1.58 1.84 1.84 1.48 1.61 1.85 1.85 ns

HSTL_I_F 0.67 0.75 0.82 0.86 1.10 1.22 1.48 1.49 1.12 1.25 1.49 1.51 ns

HSTL_II_F 0.65 0.73 0.80 0.86 1.12 1.24 1.49 1.49 1.13 1.27 1.51 1.51 ns

HSTL_I_18_F 0.67 0.75 0.82 0.88 1.13 1.26 1.51 1.54 1.15 1.29 1.52 1.56 ns

HSTL_II_18_F 0.66 0.75 0.81 0.88 1.12 1.24 1.49 1.51 1.13 1.27 1.51 1.52 ns

DIFF_HSTL_I_F 0.68 0.76 0.83 0.86 1.18 1.30 1.56 1.56 1.20 1.33 1.57 1.57 ns

DIFF_HSTL_II_F 0.68 0.76 0.83 0.86 1.21 1.33 1.59 1.59 1.23 1.36 1.60 1.60 ns

DIFF_HSTL_I_18_F 0.71 0.79 0.86 0.86 1.21 1.33 1.59 1.59 1.23 1.36 1.60 1.60 ns

DIFF_HSTL_II_18_F 0.70 0.78 0.85 0.88 1.21 1.33 1.59 1.59 1.23 1.36 1.60 1.60 ns

LVCMOS33_S4 1.26 1.34 1.41 1.52 3.80 3.93 4.18 4.18 3.82 3.96 4.20 4.20 ns

LVCMOS33_S8 1.26 1.34 1.41 1.52 3.52 3.65 3.90 3.90 3.54 3.68 3.91 3.91 ns

LVCMOS33_S12 1.26 1.34 1.41 1.52 3.09 3.21 3.46 3.46 3.10 3.24 3.48 3.48 ns

LVCMOS33_S16 1.26 1.34 1.41 1.52 3.40 3.52 3.77 3.78 3.42 3.55 3.79 3.79 ns

LVCMOS33_F4 1.26 1.34 1.41 1.52 3.26 3.38 3.64 3.64 3.28 3.41 3.65 3.65 ns

LVCMOS33_F8 1.26 1.34 1.41 1.52 2.74 2.87 3.12 3.12 2.76 2.90 3.13 3.13 ns

LVCMOS33_F12 1.26 1.34 1.41 1.52 2.56 2.68 2.93 2.93 2.57 2.71 2.95 2.95 ns

LVCMOS33_F16 1.26 1.34 1.41 1.52 2.56 2.68 2.93 3.06 2.57 2.71 2.95 3.07 ns

LVCMOS25_S4 1.12 1.20 1.27 1.38 3.13 3.26 3.51 3.51 3.15 3.29 3.52 3.52 ns

LVCMOS25_S8 1.12 1.20 1.27 1.38 2.88 3.01 3.26 3.26 2.90 3.04 3.27 3.27 ns

LVCMOS25_S12 1.12 1.20 1.27 1.38 2.48 2.60 2.85 2.85 2.49 2.63 2.87 2.87 ns

LVCMOS25_S16 1.12 1.20 1.27 1.38 2.82 2.94 3.20 3.20 2.84 2.97 3.21 3.21 ns

LVCMOS25_F4 1.12 1.20 1.27 1.38 2.74 2.87 3.12 3.12 2.76 2.90 3.13 3.13 ns

LVCMOS25_F8 1.12 1.20 1.27 1.38 2.18 2.30 2.56 2.56 2.20 2.33 2.57 2.57 ns

LVCMOS25_F12 1.12 1.20 1.27 1.38 2.16 2.29 2.54 2.54 2.18 2.32 2.55 2.56 ns

LVCMOS25_F16 1.12 1.20 1.27 1.38 2.01 2.13 2.39 2.63 2.03 2.16 2.40 2.65 ns

LVCMOS18_S4 0.74 0.83 0.89 0.97 1.62 1.74 1.99 1.99 1.63 1.77 2.01 2.01 ns

LVCMOS18_S8 0.74 0.83 0.89 0.97 2.18 2.30 2.56 2.56 2.20 2.33 2.57 2.57 ns

LVCMOS18_S12 0.74 0.83 0.89 0.97 2.18 2.30 2.56 2.56 2.20 2.33 2.57 2.57 ns

LVCMOS18_S16 0.74 0.83 0.89 0.97 1.52 1.65 1.90 1.90 1.54 1.68 1.91 1.91 ns

LVCMOS18_S24 0.74 0.83 0.89 0.97 1.60 1.72 1.98 2.40 1.62 1.75 1.99 2.41 ns

LVCMOS18_F4 0.74 0.83 0.89 0.97 1.45 1.57 1.82 1.82 1.46 1.60 1.84 1.84 ns

LVCMOS18_F8 0.74 0.83 0.89 0.97 1.68 1.80 2.06 2.06 1.70 1.83 2.07 2.07 ns

LVCMOS18_F12 0.74 0.83 0.89 0.97 1.68 1.80 2.06 2.06 1.70 1.83 2.07 2.07 ns

LVCMOS18_F16 0.74 0.83 0.89 0.97 1.40 1.52 1.77 1.78 1.42 1.55 1.79 1.79 ns

LVCMOS18_F24 0.74 0.83 0.89 0.97 1.34 1.46 1.71 2.28 1.35 1.49 1.73 2.29 ns

LVCMOS15_S4 0.77 0.86 0.93 0.96 2.05 2.18 2.43 2.43 2.07 2.21 2.45 2.45 ns

表 52: IOB High Range (HR) のスイッチ特性 (続き)

I/O 規格

TIOPI TIOOP TIOTP

単位スピード グレード スピード グレード スピード グレード

-3 -2 -1C/-1I/-1LI -1Q -3 -2 -1C/-1I

/-1LI -1Q -3 -2 -1C/-1I/-1LI -1Q

Page 37: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 37

表 53 に、 TIOTPHZ および TIOIBUFDISABLE の値を示します。 TIOTPHZ は、 ハイ インピーダンス ステートのよ うに ト ラ イステートが有効な場合の、 T ピンから IOB パッ ド の出力バッ フ ァーを通って IOB パッ ド に達する までの遅延です。 TIOIBUFDISABLE は、IBUFDISABLE から O 出力までの IOB 遅延です。 HR I/O バンクでは、 INTERMDISABLE ピン使用時の内部 IN_TERM 終端がオフになるまでの時間は常に TIOTPHZ よ り も高速です。

LVCMOS15_S8 0.77 0.86 0.93 0.96 2.09 2.21 2.46 2.46 2.10 2.24 2.48 2.48 ns

LVCMOS15_S12 0.77 0.86 0.93 0.96 1.59 1.71 1.96 1.96 1.60 1.74 1.98 1.98 ns

LVCMOS15_S16 0.77 0.86 0.93 0.96 1.59 1.71 1.96 1.96 1.60 1.74 1.98 1.98 ns

LVCMOS15_F4 0.77 0.86 0.93 0.96 1.85 1.97 2.23 2.23 1.87 2.00 2.24 2.24 ns

LVCMOS15_F8 0.77 0.86 0.93 0.96 1.60 1.72 1.98 1.98 1.62 1.75 1.99 1.99 ns

LVCMOS15_F12 0.77 0.86 0.93 0.96 1.35 1.47 1.73 1.73 1.37 1.50 1.74 1.74 ns

LVCMOS15_F16 0.77 0.86 0.93 0.96 1.34 1.46 1.71 2.07 1.35 1.49 1.73 2.09 ns

LVCMOS12_S4 0.87 0.95 1.02 1.19 2.57 2.69 2.95 2.95 2.59 2.72 2.96 2.96 ns

LVCMOS12_S8 0.87 0.95 1.02 1.19 2.09 2.21 2.46 2.46 2.10 2.24 2.48 2.48 ns

LVCMOS12_S12 0.87 0.95 1.02 1.19 1.79 1.91 2.17 2.17 1.81 1.94 2.18 2.18 ns

LVCMOS12_F4 0.87 0.95 1.02 1.19 1.98 2.10 2.35 2.35 1.99 2.13 2.37 2.37 ns

LVCMOS12_F8 0.87 0.95 1.02 1.19 1.54 1.66 1.92 1.92 1.56 1.69 1.93 1.93 ns

LVCMOS12_F12 0.87 0.95 1.02 1.19 1.38 1.51 1.76 1.76 1.40 1.54 1.77 1.77 ns

SSTL135_S 0.67 0.75 0.82 0.88 1.35 1.47 1.73 1.73 1.37 1.50 1.74 1.74 ns

SSTL15_S 0.60 0.68 0.75 0.75 1.30 1.43 1.68 1.71 1.32 1.46 1.69 1.73 ns

SSTL18_I_S 0.67 0.75 0.82 0.86 1.67 1.79 2.04 2.04 1.68 1.82 2.06 2.06 ns

SSTL18_II_S 0.67 0.75 0.82 0.88 1.31 1.43 1.68 1.68 1.32 1.46 1.70 1.70 ns

DIFF_SSTL135_S 0.68 0.76 0.83 0.88 1.35 1.47 1.73 1.73 1.37 1.50 1.74 1.74 ns

DIFF_SSTL15_S 0.68 0.76 0.83 0.88 1.30 1.43 1.68 1.71 1.32 1.46 1.69 1.73 ns

DIFF_SSTL18_I_S 0.71 0.79 0.86 0.88 1.68 1.80 2.06 2.06 1.70 1.83 2.07 2.07 ns

DIFF_SSTL18_II_S 0.71 0.79 0.86 0.88 1.38 1.51 1.76 1.76 1.40 1.54 1.77 1.77 ns

SSTL135_F 0.67 0.75 0.82 0.88 1.12 1.24 1.49 1.49 1.13 1.27 1.51 1.51 ns

SSTL15_F 0.60 0.68 0.75 0.75 1.07 1.19 1.45 1.45 1.09 1.22 1.46 1.46 ns

SSTL18_I_F 0.67 0.75 0.82 0.86 1.12 1.24 1.49 1.53 1.13 1.27 1.51 1.54 ns

SSTL18_II_F 0.67 0.75 0.82 0.88 1.12 1.24 1.49 1.51 1.13 1.27 1.51 1.52 ns

DIFF_SSTL135_F 0.68 0.76 0.83 0.88 1.12 1.24 1.49 1.49 1.13 1.27 1.51 1.51 ns

DIFF_SSTL15_F 0.68 0.76 0.83 0.88 1.07 1.19 1.45 1.45 1.09 1.22 1.46 1.46 ns

DIFF_SSTL18_I_F 0.71 0.79 0.86 0.88 1.23 1.35 1.60 1.60 1.24 1.38 1.62 1.62 ns

DIFF_SSTL18_II_F 0.71 0.79 0.86 0.88 1.21 1.33 1.59 1.59 1.23 1.36 1.60 1.60 ns

表 53: IOB ト ライステート出力のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

TIOTPHZ T 入力からパッ ドのハイ インピーダンス 2.06 2.19 2.37 2.37 ns

TIOIBUFDISABLE IBUFDISABLE から O 出力までの IBUF ターンオン時間

2.11 2.30 2.60 2.60 ns

表 52: IOB High Range (HR) のスイッチ特性 (続き)

I/O 規格

TIOPI TIOOP TIOTP

単位スピード グレード スピード グレード スピード グレード

-3 -2 -1C/-1I/-1LI -1Q -3 -2 -1C/-1I

/-1LI -1Q -3 -2 -1C/-1I/-1LI -1Q

Page 38: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 38

I/O 規格での調整計測方法

入力遅延の計測

表 54 に、 入力遅延の計測に使用するテス ト セッ ト アップ パラ メーターを示します。

表 54: 入力遅延の計測方法

説明 I/O 規格の属性 VL(1)(2) VH

(1)(2)VMEAS(1)(4)(6)

VREF(1)(3)(5)

LVCMOS、 1.2V LVCMOS12 0.1 1.1 0.6 –

LVCMOS、 1.5V LVCMOS15 0.1 1.4 0.75 –

LVCMOS、 1.8V LVCMOS18 0.1 1.7 0.9 –

LVCMOS、 2.5V LVCMOS25 0.1 2.4 1.25 –

LVCMOS、 3.3V LVCMOS33 0.1 3.2 1.65 –

LVTTL、 3.3V LVTTL 0.1 3.2 1.65 –

MOBILE_DDR、 1.8V MOBILE_DDR 0.1 1.7 0.9 –

PCI33、 3.3V PCI33_3 0.1 3.2 1.65 –

HSTL (高速ト ランシーバー ロジッ ク )、ク ラス I、1.2V HSTL_I_12 VREF – 0.5 VREF + 0.5 VREF 0.60

HSTL、 ク ラス I および II、 1.5V HSTL_I、 HSTL_II VREF – 0.65 VREF + 0.65 VREF 0.75

HSTL、 ク ラス I および II、 1.8V HSTL_I_18、 HSTL_II_18 VREF – 0.8 VREF + 0.8 VREF 0.90

HSUL (高速非終端ロジッ ク )、 1.2V HSUL_12 VREF – 0.5 VREF + 0.5 VREF 0.60

SSTL (スタブ終端ト ランシーバー ロジッ ク )、 1.2V SSTL12 VREF – 0.5 VREF + 0.5 VREF 0.60

SSTL、 1.35V SSTL135、 SSTL135_R VREF – 0.575 VREF + 0.575 VREF 0.675

SSTL、 1.5V SSTL15、 SSTL15_R VREF – 0.65 VREF + 0.65 VREF 0.75

SSTL、 ク ラス I および II、 1.8V SSTL18_I、 SSTL18_II VREF – 0.8 VREF + 0.8 VREF 0.90

DIFF_MOBILE_DDR、 1.8V DIFF_MOBILE_DDR 0.9 – 0.125 0.9 + 0.125 0(6) –

DIFF_HSTL、 ク ラス I、 1.2V DIFF_HSTL_I_12 0.6 – 0.125 0.6 + 0.125 0(6) –

DIFF_HSTL、 ク ラス I および II、 1.5V DIFF_HSTL_I、DIFF_HSTL_II

0.75 – 0.125 0.75 + 0.125 0(6) –

DIFF_HSTL、 ク ラス I および II、 1.8V DIFF_HSTL_I_18、DIFF_HSTL_II_18

0.9 – 0.125 0.9 + 0.125 0(6) –

DIFF_HSUL、 1.2V DIFF_HSUL_12 0.6 – 0.125 0.6 + 0.125 0(6) –

DIFF_SSTL、 1.2V DIFF_SSTL12 0.6 – 0.125 0.6 + 0.125 0(6) –

DIFF_SSTL135/DIFF_SSTL135_R、 1.35V DIFF_SSTL135、DIFF_SSTL135_R

0.675 – 0.125 0.675 + 0.125 0(6) –

DIFF_SSTL15/DIFF_SSTL15_R、 1.5V DIFF_SSTL15、DIFF_SSTL15_R

0.75 – 0.125 0.75 + 0.125 0(6) –

DIFF_SSTL18_I/DIFF_SSTL18_II、 1.8V DIFF_SSTL18_I、DIFF_SSTL18_II

0.9 – 0.125 0.9 + 0.125 0(6) –

LVDS (低電圧差動信号)、 1.8V LVDS 0.9 – 0.125 0.9 + 0.125 0(6) –

LVDS_25、 2.5V LVDS_25 1.2 – 0.125 1.2 + 0.125 0(6) –

BLVDS_25、 2.5V BLVDS_25 1.25 – 0.125 1.25 + 0.125 0(6) –

MINI_LVDS_25、 2.5V MINI_LVDS_25 1.25 – 0.125 1.25 + 0.125 0(6) –

PPDS_25 PPDS_25 1.25 – 0.125 1.25 + 0.125 0(6) –

RSDS_25 RSDS_25 1.25 – 0.125 1.25 + 0.125 0(6) –

Page 39: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 39

出力遅延の計測

出力遅延は、 短い出力ト レースで計測されます。 すべてのテス トで標準の終端を使用しました。 ト レースの伝搬遅延は個別に特性評価され、 終的な計測値から差し引かれるため、 図 18 および図 19 に示す一般的なテス ト セッ ト アップには含まれていません。

VREF、 RREF、 CREF、 および VMEAS パラ メーターによって、 各 I/O 規格のテス ト条件が完全に設定されます。 アプ リ ケーシ ョ ンにおける伝搬遅延は、 次の手順に従って IBIS シ ミ ュレーシ ョ ンを実行する と も正確に見積もるこ とができます。

1. 表 55 の値を用いて一般的なテス ト セッ ト アップに使用される出力ド ライバーをシ ミ ュレーシ ョ ンします。

2. VMEAS までの時間を記録します。

3. 負荷を示すために適切な IBIS モデルまたは容量値を用いて実際の PCB ト レース と負荷に通常使用される出力ド ライバーをシミ ュレーシ ョ ンします。

4. VMEAS までの時間を記録します。

5. 手順 2 と手順 4 の結果を比較します。 遅延の増加または減少から PCB ト レースの実際の伝搬遅延がわかり ます。

TMDS_33 TMDS_33 3 – 0.125 3 + 0.125 0(6) –

注記:

1. LVDCI の入力遅延計測方法のパラ メーターは、 同じ電圧の LVCMOS 規格と共通です。 HSLVDCI の入力遅延計測方法のパラ メーターは、 同じ

電圧の HSTL_II 規格と共通です。 その他すべての DCI 規格のパラ メーターは、 それぞれ対応する non-DCI 規格と共通です。

2. 入力波形は VL と VH 間で切り替わり ます。

3. 標準、 小、 大それぞれの VREF 値が計測されます。 レポート される遅延は、 これら計測値のワース ト ケースを反映します。 記載されている

VREF 値は標準値です。

4. 計測を開始する入力電圧レベルです。

5. IBIS モデルで使用される、 および/または図 18 に示す VREF/VMEAS パラ メーターとは無関係の入力基準電圧です。

6. 記載されている値は差動入力電圧です。

X-Ref Target - Figure 18

図 18: シングルエンドのテスト セッ トアップ

X-Ref Target - Figure 19

図 19: 差動のテスト セッ トアップ

表 54: 入力遅延の計測方法 (続き)

説明 I/O 規格の属性 VL(1)(2) VH

(1)(2)VMEAS(1)(4)(6)

VREF(1)(3)(5)

VREF

RREF

VMEAS(Voltage Level When Taking Delay Measurement)

CREF (Probe Capacitance)

FPGA Output

DS187_20_090914

RREF VMEAS

+

CREF

FPGA Output

DS187_21_090914

Page 40: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 40

表 55: 出力遅延の計測方法

説明 I/O 規格の属性RREF (Ω)

CREF(1)

(pF)VMEAS

(V)VREF(V)

LVCMOS、 1.2V LVCMOS12 1M 0 0.6 0

LVCMOS/LVDCI/HSLVDCI、 1.5V LVCMOS15、 LVDCI_15、 HSLVDCI_15 1M 0 0.75 0

LVCMOS/LVDCI/HSLVDCI、 1.8V LVCMOS18、 LVDCI_15、 HSLVDCI_18 1M 0 0.9 0

LVCMOS、 2.5V LVCMOS25 1M 0 1.25 0

LVCMOS、 3.3V LVCMOS33 1M 0 1.65 0

LVTTL、 3.3V LVTTL 1M 0 1.65 0

PCI33、 3.3V PCI33_3 25 10 1.65 0

HSTL (高速ト ランシーバー ロジッ ク )、ク ラス I、1.2V HSTL_I_12 50 0 VREF 0.6

HSTL、 ク ラス I、 1.5V HSTL_I 50 0 VREF 0.75

HSTL、 ク ラス II、 1.5V HSTL_II 25 0 VREF 0.75

HSTL、 ク ラス I、 1.8V HSTL_I_18 50 0 VREF 0.9

HSTL、 ク ラス II、 1.8V HSTL_II_18 25 0 VREF 0.9

HSUL (高速非終端ロジッ ク )、 1.2V HSUL_12 50 0 VREF 0.6

SSTL12、 1.2V SSTL12 50 0 VREF 0.6

SSTL135/SSTL135_R、 1.35V SSTL135、 SSTL135_R 50 0 VREF 0.675

SSTL15/SSTL15_R、 1.5V SSTL15、 SSTL15_R 50 0 VREF 0.75

SSTL (スタブ直列終端ロジッ ク )、 ク ラス I および II、 1.8V

SSTL18_I、 SSTL18_II 50 0 VREF 0.9

DIFF_MOBILE_DDR、 1.8V DIFF_MOBILE_DDR 50 0 VREF 0.9

DIFF_HSTL、 ク ラス I、 1.2V DIFF_HSTL_I_12 50 0 VREF 0.6

DIFF_HSTL、 ク ラス I および II、 1.5V DIFF_HSTL_I、 DIFF_HSTL_II 50 0 VREF 0.75

DIFF_HSTL、 ク ラス I および II、 1.8V DIFF_HSTL_I_18、 DIFF_HSTL_II_18 50 0 VREF 0.9

DIFF_HSUL_12、 1.2V DIFF_HSUL_12 50 0 VREF 0.6

DIFF_SSTL12、 1.2V DIFF_SSTL12 50 0 VREF 0.6

DIFF_SSTL135/DIFF_SSTL135_R、 1.35V DIFF_SSTL135、 DIFF_SSTL135_R 50 0 VREF 0.675

DIFF_SSTL15/DIFF_SSTL15_R、 1.5V DIFF_SSTL15、 DIFF_SSTL15_R 50 0 VREF 0.75

DIFF_SSTL18、 ク ラス I および II、 1.8V DIFF_SSTL18_I、 DIFF_SSTL18_II 50 0 VREF 0.9

LVDS (低電圧差動信号)、 1.8V LVDS 100 0 0(2) 0

LVDS、 2.5V LVDS_25 100 0 0(2) 0

BLVDS (バス LVDS)、 2.5V BLVDS_25 100 0 0(2) 0

mini-LVDS、 2.5V MINI_LVDS_25 100 0 0(2) 0

PPDS_25 PPDS_25 100 0 0(2) 0

RSDS_25 RSDS_25 100 0 0(2) 0

TMDS_33 TMDS_33 50 0 0(2) 3.3

注記:

1. CREF はプローブの容量を示し、 通常は 0pF です。

2. 記載されている値は差動出力電圧です。

Page 41: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 41

入力/出力ロジックのスイッチ特性

表 56: ILOGIC のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

セッ トアップ/ホールド

TICE1CK/TICKCE1

CE1 ピンの CLK に対するセッ ト アップ/ホールド 0.48/0.02 0.54/0.02 0.76/0.02 0.76/0.02 ns

TISRCK/TICKSR

SR ピンの CLK に対するセッ ト アップ/ホールド 0.60/0.01 0.70/0.01 1.13/0.01 1.13/0.01 ns

TIDOCK/TIOCKD

D ピンの CLK に対するセッ ト アップ/ホールド (遅延なし )

0.01/0.27 0.01/0.29 0.01/0.33 0.01/0.33 ns

TIDOCKD/TIOCKDD

DDLY ピンの CLK に対するセッ ト ア ップ/ホールド(IDELAY を使用)

0.02/0.27 0.02/0.29 0.02/0.33 0.02/0.33 ns

組み合わせ

TIDI D ピンから O ピンまでの伝搬遅延 (遅延なし ) 0.11 0.11 0.13 0.13 ns

TIDID DDLY ピンから O ピンまでの伝搬遅延 (IDELAY を使用)

0.11 0.12 0.14 0.14 ns

シーケンシャル遅延

TIDLOフ リ ップフロ ップをラ ッチと して使用する場合の D ピンから Q1 ピンまでの遅延 (遅延なし )

0.41 0.44 0.51 0.51ns

TIDLODフ リ ッ プフ ロ ッ プを ラ ッ チ と し て使用する場合のDDLY ピンから Q1 ピンまでの遅延 (IDELAY を使用)

0.41 0.44 0.51 0.51 ns

TICKQ CLK から Q 出力までの遅延 0.53 0.57 0.66 0.66 ns

TRQ_ILOGIC SR ピンから OQ/TQ 出力までの遅延 0.96 1.08 1.32 1.32 ns

TGSRQ_ILOGIC グローバル セッ ト / リセッ トから Q 出力までの遅延 7.60 7.60 10.51 10.51 ns

セッ ト /リセッ ト

TRPW_ILOGIC 小パルス幅、 SR 入力 0.61 0.72 0.72 0.72 ns、 小

表 57: OLOGIC のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

セッ トアップ/ホールド

TODCK/TOCKD

D1/D2 ピンの CLK に対するセッ ト アップ/ホールド 0.67/–0.11 0.71/–0.11 0.84/–0.11 0.84/–0.06 ns

TOOCECK/TOCKOCE

OCE ピンの CLK に対するセッ ト アップ/ホールド 0.32/0.58 0.34/0.58 0.51/0.58 0.51/0.58 ns

TOSRCK/TOCKSR

SR ピンの CLK に対するセッ ト アップ/ホールド 0.37/0.21 0.44/0.21 0.80/0.21 0.80/0.21 ns

TOTCK/TOCKT

T1/T2 ピンの CLK に対するセッ ト アップ/ホールド 0.69/–0.14 0.73/–0.14 0.89/–0.14 0.89/–0.11 ns

TOTCECK/TOCKTCE

TCE ピンの CLK に対するセッ ト アップ/ホールド 0.32/0.01 0.34/0.01 0.51/0.01 0.51/0.01 ns

組み合わせ

TODQ D1 から OQ 出力または T1 から TQ 出力までの遅延 0.83 0.96 1.16 1.16 ns

シーケンシャル遅延

TOCKQ CLK から OQ/TQ 出力までの遅延 0.47 0.49 0.56 0.56 ns

Page 42: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 42

入力シリアライザー /デシリアライザーのスイッチ特性

TRQ_OLOGIC SR ピンから OQ/TQ 出力までの遅延 0.72 0.80 0.95 0.95 ns

TGSRQ_OLOGIC グローバル セッ ト / リセッ トから Q 出力までの遅延 7.60 7.60 10.51 10.51 ns

セッ ト /リセッ ト

TRPW_OLOGIC 小パルス幅、 SR 入力 0.64 0.74 0.74 0.74 ns、小

表 58: ISERDES のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

制御ラインのセッ トアップ/ホールド

TISCCK_BITSLIP/TISCKC_BITSLIP

BITSLIP ピンの CLKDIV に対するセッ ト アップ/ホールド

0.01/0.14 0.02/0.15 0.02/0.17 0.02/0.17 ns

TISCCK_CE/ TISCKC_CE

(2)CE ピン (CE1) の CLK に対するセッ ト アップ/ホールド

0.45/–0.01 0.50/–0.01 0.72/–0.01 0.72/–0.01 ns

TISCCK_CE2/TISCKC_CE2

(2)CE ピン (CE2) の CLKDIV に対するセッ ト アップ/ホールド

–0.10/0.33 –0.10/0.36 –0.10/0.40 –0.10/0.40 ns

データ ラインのセッ トアップ/ホールド

TISDCK_D/TISCKD_D D ピンの CLK に対するセッ ト アップ/ホールド –0.02/0.12 –0.02/0.14 –0.02/0.17 –0.02/0.17 ns

TISDCK_DDLY/TISCKD_DDLY

DDLY ピンの CLK に対するセッ ト アップ/ホールド (IDELAY を使用)(1) –0.02/0.12 –0.02/0.14 –0.02/0.17 –0.02/0.17 ns

TISDCK_D_DDR/TISCKD_D_DDR

DDR モードでの、 D ピンの CLK に対するセッ ト アップ/ホールド

–0.02/0.12 –0.02/0.14 –0.02/0.17 –0.02/0.17 ns

TISDCK_DDLY_DDR/TISCKD_DDLY_DDR

DDR モードでの、 D ピンの CLK に対するセッ ト アップ/ホールド (IDELAY を使用)(1) 0.12/0.12 0.14/0.14 0.17/0.17 0.17/0.17 ns

シーケンシャル遅延

TISCKO_Q CLKDIV から Q ピンで出力されるまでの遅延 0.53 0.54 0.66 0.66 ns

伝搬遅延

TISDO_DO D 入力から DO 出力ピンまでの遅延 0.11 0.11 0.13 0.13 ns

注記:

1. タ ップが 0 の場合の値です。

2. TISCCK_CE2 および TISCKC_CE2 は、 タイ ミ ング レポートでは TISCCK_CE/TISCKC_CE と表示されます。

表 57: OLOGIC のスイッチ特性 (続き)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

Page 43: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 43

出力シリアライザー /デシリアライザーのスイッチ特性

入力/出力遅延のスイッチ特性

表 59: OSERDES のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

セッ トアップ/ホールド

TOSDCK_D/TOSCKD_D

D 入力の CLKDIV に対するセッ ト アップ/ホールド 0.42/0.03 0.45/0.03 0.63/0.03 0.63/0.08 ns

TOSDCK_T/TOSCKD_T

(1)T 入力の CLK に対するセッ ト アップ/ホールド 0.69/–0.13 0.73/–0.13 0.88/–0.13 0.88/–0.13 ns

TOSDCK_T2/TOSCKD_T2

(1)T 入力の CLKDIV に対するセッ ト アップ/ホールド 0.31/–0.13 0.34/–0.13 0.39/–0.13 0.39/–0.13 ns

TOSCCK_OCE/TOSCKC_OCE

OCE 入力の CLK に対するセッ ト アップ/ホールド 0.32/0.58 0.34/0.58 0.51/0.58 0.51/0.58 ns

TOSCCK_S SR ( リ セ ッ ト ) 入力の CLKDIV に対するセ ッ トアップ

0.47 0.52 0.85 0.85 ns

TOSCCK_TCE/TOSCKC_TCE

TCE 入力の CLK に対するセッ ト アップ/ホールド 0.32/0.01 0.34/0.01 0.51/0.01 0.51/0.10 ns

シーケンシャル遅延

TOSCKO_OQ CLK から OQ までの Clock-to-Out 遅延 0.40 0.42 0.48 0.48 ns

TOSCKO_TQ CLK から TQ までの Clock-to-Out 遅延 0.47 0.49 0.56 0.56 ns

組み合わせ

TOSDO_TTQ T 入力から TQ 出力までの遅延 0.83 0.92 1.11 1.11 ns

注記:

1. TOSDCK_T2 および TOSCKD_T2 は、 タイ ミ ング レポートでは TOSDCK_T/TOSCKD_T と表示されます。

表 60: 入力遅延のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

IDELAYCTRL

TDLYCCO_RDY IDELAYCTRL のリセッ トからレディ 3.67 3.67 3.67 3.67 µs

FIDELAYCTRL_REF

REFCLK 周波数 = 200.0(1) 200 200 200 200 MHz

REFCLK 周波数 = 300.0(1) 300 300 N/A N/A MHz

REFCLK 周波数 = 400.0(1) 400 400 N/A N/A MHz

IDELAYCTRL_REF_PRECISION REFCLK 精度 ±10 ±10 ±10 ±10 MHz

TIDELAYCTRL_RPW 小リセッ ト パルス幅 59.28 59.28 59.28 59.28 ns

IDELAY

TIDELAYRESOLUTION IDELAY チェーンの遅延精度 1/(32 x 2 x FREF) µs

Page 44: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 44

TIDELAYPAT_JIT および

TODELAYPAT_JIT

ク ロ ッ ク パターンの遅延チェーンにおけるパターン依存周期ジッター (2) 0 0 0 0 ps/タ ップ

ランダム データ パターンの遅延チェーンにおけるパ タ ー ン 依存周期 ジ ッター (PRBS 23)(3)

REFCLK 200MHz ±5 ±5 ±5 ±5 ps/タ ップ

REFCLK 300MHz ±3.33 ±3.33 ±3.33 N/A ps/タ ップ

REFCLK 400MHz ±2.50 ±2.50 N/A N/A ps/タ ップ

ランダム データ パターンの遅延チェーンにおけるパ タ ー ン 依存周期 ジ ッター (PRBS 23)(4)

REFCLK 200MHz ±9.0 ±9.0 ±9.0 ±9.0 ps/タ ップ

REFCLK 300MHz ±6.0 ±6.0 ±6.0 N/A ps/タ ップ

REFCLK 400MHz ±4.5 ±4.5 N/A N/A ps/タ ップ

TIDELAY_CLK_MAX IDELAY への CLK 入力の 大周波数 680.00 680.00 600.00 600.00 MHz

TIDCCK_CE /TIDCKC_CE CE ピンの C に対するセッ ト アップ/ホールド(IDELAY を使用)

0.12/0.11 0.16/0.13 0.21/0.16 0.21/0.16 ns

TIDCCK_INC/TIDCKC_INC INC ピンの C に対するセッ ト アップ/ホールド(IDELAY を使用)

0.12/0.16 0.14/0.18 0.16/0.22 0.16/0.23 ns

TIDCCK_RST/TIDCKC_RST RST ピンの C に対するセッ ト アップ/ホールド(IDELAY を使用)

0.15/0.09 0.16/0.11 0.18/0.14 0.18/0.14 ns

TIDDO_IDATAIN IDELAY の伝搬遅延 注記 5 注記 5 注記 5 注記 5 ps

注記:

1. タ ップ遅延の平均値は、 200MHz で 78ps、 300MHz で 52ps、 400MHz で 39ps です。

2. HIGH_PERFORMANCE モードが TRUE または FALSE の場合です。

3. HIGH_PERFORMANCE モードが TRUE の場合です。

4. HIGH_PERFORMANCE モードが FALSE の場合です。

5. 遅延は IDELAY タ ップの設定に依存します。 実際の値は、 タイ ミ ング レポート を参照してください。

表 61: IO_FIFO のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

IO_FIFO の Clock-to-Out 遅延

TOFFCKO_DO RDCLK から Q 出力までの遅延 0.55 0.60 0.68 0.68 ns

TCKO_FLAGS ク ロ ッ クから IO_FIFO フラグまでの遅延 0.55 0.61 0.77 0.77 ns

セッ トアップ/ホールド

TCCK_D/TCKC_D D 入力から WRCLK 0.47/0.02 0.51/0.02 0.58/0.02 0.58/0.18 ns

TIFFCCK_WREN/TIFFCKC_WREN

WREN から WRCLK 0.42/–0.01 0.47/–0.01 0.53/–0.01 0.53/–0.01 ns

TOFFCCK_RDEN/TOFFCKC_RDEN

RDEN から RDCLK 0.53/0.02 0.58/0.02 0.66/0.02 0.66/0.02 ns

最小パルス幅

TPWH_IO_FIFO RESET、 RDCLK、 WRCLK 1.62 2.15 2.15 2.15 ns

TPWL_IO_FIFO RESET、 RDCLK、 WRCLK 1.62 2.15 2.15 2.15 ns

最大周波数

FMAX RDCLK および WRCLK 266.67 200.00 200.00 200.00 MHz

表 60: 入力遅延のスイッチ特性 (続き)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

Page 45: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 45

CLB のスイッチ特性

表 62: CLB のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

組み合わせ遅延

TILO An – Dn LUT アドレスから A までの遅延 0.10 0.11 0.13 0.13 ns、 大

TILO_2 An – Dn LUT アドレスから AMUX/CMUX までの遅延

0.27 0.30 0.36 0.36 ns、 大

TILO_3 An – Dn LUT アドレスから BMUX_A までの遅延 0.42 0.46 0.55 0.55 ns、 大

TITO An – Dn 入力から A – DQ 出力までの遅延 0.94 1.05 1.27 1.27 ns、 大

TAXA AX 入力から AMUX 出力までの遅延 0.62 0.69 0.84 0.84 ns、 大

TAXB AX 入力から BMUX 出力までの遅延 0.58 0.66 0.83 0.83 ns、 大

TAXC AX 入力から CMUX 出力までの遅延 0.60 0.68 0.82 0.82 ns、 大

TAXD AX 入力から DMUX 出力までの遅延 0.68 0.75 0.90 0.90 ns、 大

TBXB BX 入力から BMUX 出力までの遅延 0.51 0.57 0.69 0.69 ns、 大

TBXD BX 入力から DMUX 出力までの遅延 0.62 0.69 0.82 0.82 ns、 大

TCXC CX 入力から CMUX 出力までの遅延 0.42 0.48 0.58 0.58 ns、 大

TCXD CX 入力から DMUX 出力までの遅延 0.53 0.59 0.71 0.71 ns、 大

TDXD DX 入力から DMUX 出力までの遅延 0.52 0.58 0.70 0.70 ns、 大

シーケンシャル遅延

TCKO ク ロ ッ クから AQ – DQ 出力までの遅延 0.40 0.44 0.53 0.53 ns、 大

TSHCKO ク ロ ッ クから AMUX – DMUX 出力までの遅延 0.47 0.53 0.66 0.66 ns、 大

クロック CLK 前後における CLB フリ ップフロップのセッ トアップ/ホールド タイム

TAS/TAHA – D フ リ ップフ ロ ップの AN – DN 入力からCLK 0.07/0.12 0.09/0.14 0.11/0.18 0.11/0.28 ns、 小

TDICK/TCKDI

A – D フ リ ップフ ロ ップの AX – DX 入力からCLK 0.06/0.19 0.07/0.21 0.09/0.26 0.09/0.35 ns、 小

MUX および/またはキャ リー ロジッ クを介するA – D フ リ ップフロ ップの AX – DX 入力からCLK

0.59/0.08 0.66/0.09 0.81/0.11 0.81/0.20ns、 小

TCECK_CLB/TCKCE_CLB

A – D フ リ ップフロ ップの CE 入力から CLK 0.15/0.00 0.17/0.00 0.21/0.01 0.21/0.13 ns、 小

TSRCK/TCKSR A – D フ リ ップフロ ップの SR 入力から CLK 0.38/0.03 0.43/0.04 0.53/0.05 0.53/0.18 ns、 小

セッ ト /リセッ ト

TSRMIN SR 入力 小パルス幅 0.52 0.78 1.04 1.04 ns、 小

TRQ SR 入力から AQ – DQ フ リ ップフロ ップまでの遅延

0.53 0.59 0.71 0.71 ns、 大

TCEO CE 入力から AQ – DQ フ リ ップフロ ップまでの遅延

0.52 0.58 0.70 0.70 ns、 大

FTOG ト グル周波数 (エクスポート制御用) 1412 1286 1098 1098 MHz

Page 46: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 46

CLB 分散 RAM のスイッチ特性 (SLICEM のみ)

CLB シフ ト レジスタのスイッチ特性 (SLICEM のみ)

表 63: CLB 分散 RAM のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

シーケンシャル遅延

TSHCKO(1) ク ロ ッ クから A – B 出力までの遅延 0.98 1.09 1.32 1.32 ns、 大

TSHCKO_1 ク ロ ッ クから AMUX – BMUX 出力までの遅延 1.37 1.53 1.86 1.86 ns、 大

クロック CLK 前後におけるセッ トアップ タイムおよびホールド タイム

TDS_LRAM/TDH_LRAM

A – D 入力から CLK0.54/0.28 0.60/0.30 0.72/0.35 0.72/0.37 ns、 小

TAS_LRAM/TAH_LRAM

An 入力からクロ ッ ク 0.27/0.55 0.30/0.60 0.37/0.70 0.37/0.71 ns、 小

MUX および/またはキャ リー ロジッ クを介するAn 入力からクロ ッ ク

0.69/0.18 0.77/0.21 0.94/0.26 0.94/0.35 ns、 小

TWS_LRAM/TWH_LRAM

WE 入力から クロ ッ ク0.38/0.10 0.43/0.12 0.53/0.17 0.53/0.17 ns、 小

TCECK_LRAM/TCKCE_LRAM

CE 入力から CLK0.39/0.10 0.44/0.11 0.53/0.17 0.53/0.17 ns、 小

クロック CLK

TMPW_LRAM 小パルス幅 1.05 1.13 1.25 1.25 ns、 小

TMCP 小クロ ッ ク周期 2.10 2.26 2.50 2.50 ns、 小

注記:

1. TSHCKO は CLK から XMUX 出力までの遅延も表します。 タイ ミ ング レポートで、 CLK から XMUX までのパスを参照してください。

表 64: CLB シフ ト レジスタのスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

シーケンシャル遅延

TREG ク ロ ッ クから A – D 出力までの遅延 1.19 1.33 1.61 1.61 ns、 大

TREG_MUX ク ロ ッ クから AMUX – DMUX 出力までの遅延

1.58 1.77 2.15 2.15 ns、 大

TREG_M31 クロッ クから M31 出力を介した DMUX 1.12 1.23 1.46 1.46 ns、 大

クロック CLK 前後におけるセッ トアップ タイムおよびホールド タイム

TWS_SHFREG/TWH_SHFREG

WE 入力 0.37/0.10 0.41/0.12 0.51/0.17 0.51/0.17 ns、 小

TCECK_SHFREG/TCKCE_SHFREG

CE 入力から CLK 0.37/0.10 0.42/0.11 0.52/0.17 0.52/0.17 ns、 小

TDS_SHFREG/TDH_SHFREG

A – D 入力から CLK 0.33/0.34 0.37/0.37 0.44/0.43 0.44/0.44 ns、 小

クロック CLKTMPW_SHFREG 小パルス幅 0.77 0.86 0.98 0.98 ns、 小

Page 47: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 47

ブロック RAM および FIFO のスイッチ特性

表 65: ブロック RAM および FIFO のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

ブロック RAM および FIFO の Clock-to-Out 遅延

TRCKO_DO および TRCKO_DO_REG

(1)

ク ロ ッ ク CLK から DOUT 出力までの遅延 (出力レジスタなし )(2)(3) 1.85 2.13 2.46 2.46 ns、 大

クロ ッ ク CLK から DOUT 出力までの遅延 (出力レジスタあ り )(4)(5) 0.64 0.74 0.89 0.89 ns、 大

TRCKO_DO_ECC およびTRCKO_DO_ECC_REG

ECC を使用し た場合の ク ロ ッ ク CLK からDOUT 出力までの遅延 (出力レジスタなし )(2)(3)

2.77 3.04 3.84 3.84 ns、 大

ECC を使用し た場合の ク ロ ッ ク CLK からDOUT 出力までの遅延 (出力レジスタあ り )(4)(5)

0.73 0.81 0.94 0.94 ns、 大

TRCKO_DO_CASCOUT およびTRCKO_DO_CASCOUT_REG

カスケード接続した場合のク ロ ッ ク CLK からDOUT 出力までの遅延 (出力レジスタなし )(2) 2.61 2.88 3.30 3.30 ns、 大

カスケード接続した場合のク ロ ッ ク CLK からDOUT 出力までの遅延 (出力レジスタあ り )(4) 1.16 1.28 1.46 1.46 ns、 大

TRCKO_FLAGSク ロ ッ ク CLK から FIFO フラグ出力までの遅延(6) 0.76 0.87 1.05 1.05 ns、 大

TRCKO_POINTERSク ロ ッ ク CLK から FIFO ポインター出力までの遅延(7) 0.94 1.02 1.15 1.15 ns、 大

TRCKO_PARITY_ECCエンコード専用モードの ECC を使用した場合のクロ ッ ク CLK から ECCPARITY までの遅延

0.78 0.85 0.94 0.94 ns、 大

TRCKO_SDBIT_ECC およびTRCKO_SDBIT_ECC_REG

ク ロ ッ ク CLK から BITERR 出力までの遅延 (出力レジスタなし )

2.56 2.81 3.55 3.55 ns、 大

クロ ッ ク CLK から BITERR 出力までの遅延 (出力レジスタあ り )

0.68 0.76 0.89 0.89 ns、 大

TRCKO_RDADDR_ECC および TRCKO_RDADDR_ECC_REG

ECC を使用し た場合の ク ロ ッ ク CLK からRDADDR 出力までの遅延 (出力レジスタなし )

0.75 0.88 1.07 1.07 ns、 大

ECC を使用し た場合の ク ロ ッ ク CLK からRDADDR 出力までの遅延 (出力レジスタあ り )

0.84 0.93 1.08 1.08 ns、 大

クロック CLK 前後におけるセッ トアップ タイムおよびホールド タイム

TRCCK_ADDRA/TRCKC_ADDRA

ADDR 入力(8) 0.45/0.31 0.49/0.33 0.57/0.36 0.57/0.52 ns、 小

TRDCK_DI_WF_NC/TRCKD_DI_WF_NC

ブロ ッ ク RAM を WRITE_FIRST またはNO_CHANGE モードにコンフ ィギュレーシ ョンした場合のデータ入力セッ ト ア ップ/ホールド タイム(9)

0.58/0.60 0.65/0.63 0.74/0.67 0.74/0.67 ns、 小

TRDCK_DI_RF/TRCKD_DI_RF

ブロ ッ ク RAM を READ_FIRST モードにコンフ ィギュレーシ ョ ンする場合のデータ入力セット アップ/ホールド タイム(9)

0.20/0.29 0.22/0.34 0.25/0.41 0.25/0.50 ns、 小

TRDCK_DI_ECC/TRCKD_DI_ECC

標準モードのブロ ッ ク RAM ECC を使用した場合の DIN 入力(9) 0.50/0.43 0.55/0.46 0.63/0.50 0.63/0.50 ns、 小

ブロ ッ ク RAM ECC エンコードのみを使用した場合の DIN 入力(9) 0.93/0.43 1.02/0.46 1.17/0.50 1.17/0.50 ns、 小

標準モード の FIFO ECC を使用し た場合のDIN 入力(9) 1.04/0.56 1.15/0.59 1.32/0.64 1.32/0.64 ns、 小

TRDCK_DI_ECCW/TRCKD_DI_ECCW

ブロ ッ ク RAM ECC エンコードのみを使用した場合の DIN 入力(9) 0.93/0.43 1.02/0.46 1.17/0.50 1.17/0.50 ns、 小

Page 48: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 48

TRDCK_DI_ECC_FIFO/TRCKD_DI_ECC_FIFO

標準モード の FIFO ECC を使用し た場合のDIN 入力(9) 1.04/0.56 1.15/0.59 1.32/0.64 1.32/0.64 ns、 小

TRCCK_INJECTBITERR/TRCKC_INJECTBITERR

ECC モードでシングル/ダブル ビッ ト エラーを挿入

0.58/0.35 0.64/0.37 0.74/0.40 0.74/0.52 ns、 小

TRCCK_EN/TRCKC_EN

ブロ ッ ク RAM のイネーブル (EN) 入力 0.35/0.20 0.39/0.21 0.45/0.23 0.45/0.41 ns、 小

TRCCK_REGCE/TRCKC_REGCE

出力レジスタの CE 入力 0.24/0.15 0.29/0.15 0.36/0.16 0.36/0.39 ns、 小

TRCCK_RSTREG/TRCKC_RSTREG

同期 RSTREG 入力 0.29/0.07 0.32/0.07 0.35/0.07 0.35/0.17 ns、 小

TRCCK_RSTRAM/TRCKC_RSTRAM

同期 RSTRAM 入力 0.32/0.42 0.34/0.43 0.36/0.46 0.36/0.57 ns、 小

TRCCK_WEA/TRCKC_WEA

ラ イ ト イネーブル (WE) 入力 (ブロ ッ ク RAMのみ)

0.44/0.18 0.48/0.19 0.54/0.20 0.54/0.42 ns、 小

TRCCK_WREN/TRCKC_WREN

WREN FIFO 入力 0.46/0.30 0.46/0.35 0.47/0.43 0.47/0.43 ns、 小

TRCCK_RDEN/TRCKC_RDEN

RDEN FIFO 入力 0.42/0.30 0.43/0.35 0.43/0.43 0.43/0.62 ns、 小

リセッ ト遅延

TRCO_FLAGS リ セッ ト RST から FIFO フラグ/ポインターまでの遅延(10) 0.90 0.98 1.10 1.10 ns、 大

TRREC_RST/TRREM_RST FIFO リセッ ト リカバリおよび削除タイ ミング(11) 1.87/–0.81 2.07/–0.81 2.37/–0.81 2.37/–0.58 ns、 大

最大周波数

FMAX_BRAM_WF_NCブロ ッ ク RAM (Write First および No Changeモード ) SDP RF モードではない

509.68 460.83 388.20 388.20 MHz

FMAX_BRAM_RF_

PERFORMANCE

ブロック RAM (Read First、 Performance モード )

SDP RF モード、ポート A とポート B 間でアドレス重複なし

509.68 460.83 388.20 388.20 MHz

FMAX_BRAM_RF_

DELAYED_WRITE

ブロ ッ ク RAM (Read First、 Performance モード ) SDP RF モード、 ポート A とポート B 間でアドレス重複の可能性あ り

447.63 404.53 339.67 339.67 MHz

FMAX_CAS_WF_NC

ブロ ッ ク RAM カスケード (Write First、 No change モード )

カスケード接続、 RF モードではない

467.07 418.59 345.78 345.78 MHz

FMAX_CAS_RF_

PERFORMANCE

カスケード接続されたブロ ッ ク RAM(Read First、 Performance モード )

RF モードでカスケード接続されている場合、アドレス重複の可能性はなし /1 つのポートが無効

467.07 418.59 345.78 345.78 MHz

FMAX_CAS_RF_DELAYED_

WRITE

RF モードでカスケード接続されている場合、ポート A とポー ト B 間でアドレス重複の可能性あ り

405.35 362.19 297.35 297.35 MHz

表 65: ブロック RAM および FIFO のスイッチ特性 (続き)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

Page 49: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 49

DSP48E1 のスイッチ特性

FMAX_FIFOECC を使用し ない場合のすべてのモード のFIFO

509.68 460.83 388.20 388.20 MHz

FMAX_ECCECC コンフ ィギュレーシ ョ ンのブロ ッ ク RAMおよび FIFO

410.34 365.10 297.53 297.53 MHz

注記:

1. タイ ミ ング レポートでは、 すべてのパラ メーターが TRCKO_DO と表示されます。

2. TRCKO_DOR には B ポートに相当するタイ ミ ング パラ メーターのほかに、 TRCKO_DOW、 TRCKO_DOPR、 および TRCKO_DOPW が含まれます。

3. これらのパラ メーターは、 DO_REG = 0 に設定された同期 FIFO にも適用されます。

4. TRCKO_DO には B ポートに相当するタイ ミ ング パラ メーターのほかに、 TRCKO_DOP が含まれます。

5. これらのパラ メーターは、 DO_REG = 1 に設定されたマルチレート (非同期) FIFO および同期 FIFO にも適用されます。

6. TRCKO_FLAGS には、 TRCKO_AEMPTY、 TRCKO_AFULL、 TRCKO_EMPTY、 TRCKO_FULL、 TRCKO_RDERR、 および TRCKO_WRERR が含まれます。

7. TRCKO_POINTERS には、 TRCKO_RDCOUNT および TRCKO_WRCOUNT の両方が含まれます。

8. ADDR のセッ ト アップおよびホールド タイムは、 WE が無効の場合でも、 EN がアサート される と きに満たされている必要があ り ます。 満たさ

れていないと、 ブロ ッ ク RAM データが破損する可能性があ り ます。

9. これらのパラ メーターには、 A 入力と B 入力、 およびそれらのパリティ入力が含まれます。

10. TRCO_FLAGS には、 AEMPTY、 AFULL、 EMPTY、 FULL、 RDERR、 WRERR、 RDCOUNT、 および WRCOUNT が含まれます。

11. RDEN および WREN は、 リセッ ト前から終了するまでの間 Low に保持しておく必要があ り ます。 FIFO のリセッ トは、 も低速のクロ ッ ク

(WRCLK または RDCLK) の少なく と も立ち上がりエッジ 5 回分アサートする必要があ り ます。

表 66: DSP48E1 のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

データ /制御ピンから入力レジスタ クロックに対するセッ トアップ タイムおよびホールド タイム

TDSPDCK_A_AREG/TDSPCKD_A_AREG A 入力から A レジスタ CLK 0.26/0.12 0.30/0.13 0.37/0.14 0.37/0.28 ns

TDSPDCK_B_BREG/TDSPCKD_B_BREG B 入力から B レジスタ CLK 0.33/0.15 0.38/0.16 0.45/0.18 0.45/0.25 ns

TDSPDCK_C_CREG/TDSPCKD_C_CREG C 入力から C レジスタ CLK 0.17/0.17 0.20/0.19 0.24/0.21 0.24/0.26 ns

TDSPDCK_D_DREG/TDSPCKD_D_DREG D 入力から D レジスタ CLK 0.25/0.25 0.32/0.27 0.42/0.27 0.42/0.42 ns

TDSPDCK_ACIN_AREG/TDSPCKD_ACIN_AREG

ACIN 入力から A レジスタ CLK 0.23/0.12 0.27/0.13 0.32/0.14 0.32/0.17 ns

TDSPDCK_BCIN_BREG/TDSPCKD_BCIN_BREG

BCIN 入力から B レジスタ CLK 0.25/0.15 0.29/0.16 0.36/0.18 0.36/0.18 ns

データ ピンからパイプライン レジスタ クロックに対するセッ トアップ タイムおよびホールド タイム

TDSPDCK_{A, B}_MREG_MULT/ TDSPCKD_{A, B}_MREG_MULT

{A、B} 入力から M レジスタ CLK(乗算器を使用)

2.40/–0.01 2.76/–0.01 3.29/–0.01 3.29/–0.01 ns

TDSPDCK_{A, D}_ADREG/ TDSPCKD_ {A, D}_ADREG

{A、 D} 入力から AD レジス タCLK

1.29/–0.02 1.48/–0.02 1.76/–0.02 1.76/–0.02 ns

データ /制御ピンから出力レジスタ クロックに対するセッ トアップ タイムおよびホールド タイム

TDSPDCK_{A, B}_PREG_MULT/ TDSPCKD_{A, B} _PREG_MULT

{A、 B} 入力から P レジスタ CLK(乗算器を使用)

4.02/–0.28 4.60/–0.28 5.48/–0.28 5.48/–0.28 ns

TDSPDCK_D_PREG_MULT/ TDSPCKD_D_PREG_MULT

D 入力から P レジスタ CLK (乗算器を使用)

3.93/–0.73 4.50/–0.73 5.35/–0.73 5.35/–0.73 ns

TDSPDCK_{A, B} _PREG/TDSPCKD_{A, B} _PREG

A または B 入力から P レジス タCLK (乗算器は未使用)

1.73/–0.28 1.98/–0.28 2.35/–0.28 2.35/–0.28 ns

TDSPDCK_C_PREG/TDSPCKD_C_PREGC 入力から P レジスタ CLK (乗算器は未使用)

1.54/–0.26 1.76/–0.26 2.10/–0.26 2.10/–0.26 ns

表 65: ブロック RAM および FIFO のスイッチ特性 (続き)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

Page 50: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 50

TDSPDCK_PCIN_PREG/TDSPCKD_PCIN_PREG

PCIN 入力から P レジスタ CLK 1.32/–0.15 1.51/–0.15 1.80/–0.15 1.80/–0.15 ns

CE ピンのセッ トアップ タイムおよびホールド タイム

TDSPDCK_{CEA;CEB}_{AREG;BREG}/ TDSPCKD_{CEA;CEB}_{AREG;BREG}

{CEA、CEB} 入力から {A、B} レジスタ CLK

0.35/0.06 0.42/0.08 0.52/0.11 0.52/0.11 ns

TDSPDCK_CEC_CREG/ TDSPCKD_CEC_CREG

CEC 入力から C レジスタ CLK 0.28/0.10 0.34/0.11 0.42/0.13 0.42/0.13 ns

TDSPDCK_CED_DREG/ TDSPCKD_CED_DREG

CED 入力から D レジスタ CLK 0.36/–0.03 0.43/–0.03 0.52/–0.03 0.52/–0.03 ns

TDSPDCK_CEM_MREG/ TDSPCKD_CEM_MREG

CEM 入力から M レジスタ CLK 0.17/0.18 0.21/0.20 0.27/0.23 0.27/0.23 ns

TDSPDCK_CEP_PREG/ TDSPCKD_CEP_PREG

CEP 入力から P レジスタ CLK 0.36/0.01 0.43/0.01 0.53/0.01 0.53/0.01 ns

RST ピンのセッ トアップ タイムおよびホールド タイム

TDSPDCK_{RSTA; RSTB}_{AREG; BREG}/TDSPCKD_{RSTA; RSTB}_{AREG; BREG}

{RSTA、 RSTB} 入力から {A、 B}レジスタ CLK

0.41/0.11 0.46/0.13 0.55/0.15 0.55/0.24 ns

TDSPDCK_RSTC_CREG/ TDSPCKD_RSTC_CREG

RSTC 入力から C レジスタ CLK 0.07/0.10 0.08/0.11 0.09/0.12 0.09/0.25 ns

TDSPDCK_RSTD_DREG/ TDSPCKD_RSTD_DREG

RSTD 入力から D レジスタ CLK 0.44/0.07 0.50/0.08 0.59/0.09 0.59/0.09 ns

TDSPDCK_RSTM_MREG/ TDSPCKD_RSTM_MREG

RSTM 入力から M レジスタ CLK 0.21/0.22 0.23/0.24 0.27/0.28 0.27/0.28 ns

TDSPDCK_RSTP_PREG/ TDSPCKD_RSTP_PREG

RSTP 入力から P レジスタ CLK 0.27/0.01 0.30/0.01 0.35/0.01 0.35/0.03 ns

入力ピンから出力ピンまでの組み合わせ遅延

TDSPDO_A_CARRYOUT_MULTA 入力から CARRYOUT 出力 (乗算器を使用)

3.79 4.35 5.18 5.18 ns

TDSPDO_D_P_MULT D 入力から P 出力 (乗算器を使用) 3.72 4.26 5.07 5.07 ns

TDSPDO_A_PA 入力から P 出力 (乗算器は未使用)

1.53 1.75 2.08 2.08 ns

TDSPDO_C_P C 入力から P 出力 1.33 1.53 1.82 1.82 ns

入力ピンからカスケード接続された出力ピンまでの組み合わせ遅延

TDSPDO_{A; B}_{ACOUT; BCOUT}{A、 B} 入力から {ACOUT、 BCOUT} 出力

0.55 0.63 0.74 0.74 ns

TDSPDO_{A, B}_CARRYCASCOUT_MULT

{A、 B} 入力からCARRYCASCOUT 出力 (乗算器を使用)

4.06 4.65 5.54 5.54 ns

TDSPDO_D_CARRYCASCOUT_MULTD 入力から CARRYCASCOUT 出力 (乗算器を使用)

3.97 4.54 5.40 5.40 ns

TDSPDO_{A, B}_CARRYCASCOUT

{A、 B} 入力からCARRYCASCOUT 出力 (乗算器は未使用)

1.77 2.03 2.41 2.41 ns

TDSPDO_C_CARRYCASCOUT C 入力から CARRYCASCOUT 出力 1.58 1.81 2.15 2.15 ns

表 66: DSP48E1 のスイッチ特性 (続き)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

Page 51: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 51

カスケード接続された入力ピンからすべての出力ピンまでの組み合わせ遅延

TDSPDO_ACIN_P_MULTACIN 入力から P 出力 (乗算器を使用)

3.65 4.19 5.00 5.00 ns

TDSPDO_ACIN_PACIN 入力から P 出力 (乗算器は未使用)

1.37 1.57 1.88 1.88 ns

TDSPDO_ACIN_ACOUTACIN 入力から ACOUT 出力までの遅延

0.38 0.44 0.53 0.53 ns

TDSPDO_ACIN_CARRYCASCOUT_MULT

ACIN 入力からCARRYCASCOUT 出力 (乗算器を使用)

3.90 4.47 5.33 5.33 ns

TDSPDO_ACIN_CARRYCASCOUT

ACIN 入力からCARRYCASCOUT 出力 (乗算器は未使用)

1.61 1.85 2.21 2.21 ns

TDSPDO_PCIN_P PCIN 入力から P 出力 1.11 1.28 1.52 1.52 ns

TDSPDO_PCIN_CARRYCASCOUTPCIN 入力からCARRYCASCOUT 出力

1.36 1.56 1.85 1.85 ns

出力レジスタ クロックから出力ピンまでの Clock-to-Out

TDSPCKO_P_PREG CLK PREG から P 出力 0.33 0.37 0.44 0.44 ns

TDSPCKO_CARRYCASCOUT_PREGCLK PREG からCARRYCASCOUT 出力

0.52 0.59 0.69 0.69 ns

パイプライン レジスタ クロックから出力ピンまでの Clock-to-Output

TDSPCKO_P_MREG CLK MREG から P 出力 1.68 1.93 2.31 2.31 ns

TDSPCKO_CARRYCASCOUT_MREGCLK MREG からCARRYCASCOUT 出力

1.92 2.21 2.64 2.64 ns

TDSPCKO_P_ADREG_MULTCLK ADREG 入力から P 出力 (乗算器を使用)

2.72 3.10 3.69 3.69 ns

TDSPCKO_CARRYCASCOUT_ADREG_MU

LT

CLK ADREG 入力からCARRYCASCOUT 出力 (乗算器を使用)

2.96 3.38 4.02 4.02 ns

入力レジスタ クロックから出力ピンまでの Clock-to-Output

TDSPCKO_P_AREG_MULTCLK AREG 入力から P 出力 (乗算器を使用)

3.94 4.51 5.37 5.37 ns

TDSPCKO_P_BREGCLK BREG 入力から P 出力 (乗算器は未使用)

1.64 1.87 2.22 2.22 ns

TDSPCKO_P_CREGCLK CREG 入力から P 出力 (乗算器は未使用)

1.69 1.93 2.30 2.30 ns

TDSPCKO_P_DREG_MULTCLK DREG 入力から P 出力 (乗算器を使用)

3.91 4.48 5.32 5.32 ns

表 66: DSP48E1 のスイッチ特性 (続き)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

Page 52: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 52

入力レジスタ クロックからカスケード接続された出力ピンまでの Clock-to-Output

TDSPCKO_{ACOUT; BCOUT}_

{AREG; BREG}

CLK (ACOUT、BCOUT) 入力から{A、 B} レジスタ出力

0.64 0.73 0.87 0.87 ns

TDSPCKO_CARRYCASCOUT_

{AREG, BREG}_MULT

CLK (AREG、 BREG) からCARRYCASCOUT 出力 (乗算器を使用)

4.19 4.79 5.70 5.70 ns

TDSPCKO_CARRYCASCOUT_BREG

CLK BREG 入力からCARRYCASCOUT 出力 (乗算器は未使用)

1.88 2.15 2.55 2.55 ns

TDSPCKO_CARRYCASCOUT_DREG_MULT

CLK DREG 入力からCARRYCASCOUT 出力 (乗算器を使用)

4.16 4.76 5.65 5.65 ns

TDSPCKO_CARRYCASCOUT_CREGCLK CREG からCARRYCASCOUT 出力

1.94 2.21 2.63 2.63 ns

最大周波数

FMAX すべてのレジスタを使用 628.93 550.66 464.25 464.25 MHz

FMAX_PATDET パターン検出器を使用 531.63 465.77 392.93 392.93 MHz

FMAX_MULT_NOMREG2 つのレジスタ付き乗算器(MREG なし )

349.28 305.62 257.47 257.47 MHz

FMAX_MULT_NOMREG_PATDET2 つのレジスタ付き乗算器(MREG なし、 パターン検出あ り )

317.26 277.62 233.92 233.92 MHz

FMAX_PREADD_MULT_NOADREG ADREG なし 397.30 346.26 290.44 290.44 MHz

FMAX_PREADD_MULT_NOADREG_PATDET ADREG なし (パターン検出あ り ) 397.30 346.26 290.44 290.44 MHz

FMAX_NOPIPELINEREGパイプライン レジスタなし(MREG、 ADREG)

260.01 227.01 190.69 190.69 MHz

FMAX_NOPIPELINEREG_PATDET

パイプライン レジスタなし(MREG、 ADREG) (パターン検出あ り )

241.72 211.15 177.43 177.43 MHz

表 66: DSP48E1 のスイッチ特性 (続き)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

Page 53: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 53

クロック バッファーおよびネッ トワーク

表 67: グローバル クロックのスイッチ特性 (BUFGCTRL を含む)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

TBCCCK_CE/TBCCKC_CE(1) CE ピンのセッ ト アップ/ホールド 0.13/0.39 0.14/0.41 0.18/0.42 0.18/0.84 ns

TBCCCK_S/TBCCKC_S(1) S ピンのセッ ト アップ/ホールド 0.13/0.39 0.14/0.41 0.18/0.42 0.18/0.84 ns

TBCCKO_O(2) I0/I1 から O までの BUFGCTRL 遅延 0.08 0.09 0.11 0.11 ns

最大周波数

FMAX_BUFG グローバル ク ロ ッ ク ツ リー (BUFG) 628.00 628.00 464.00 464.00 MHz

注記:

1. TBCCCK_CE および TBCCKC_CE は、 ク ロ ッ クの切り替え時にグローバル ク ロ ッ クの動作でグ リ ッチが発生しないよ うにするため、 仕様を満たす

必要があ り ます。 BUFGMUX プ リ ミ テ ィブではグ リ ッチが発生しないため、 これらのパラ メーターは適用されません。 その他のグローバル クロ ッ クのセッ ト アップおよびホールド タイムはオプシ ョ ンです。 この要件を満たす必要があるのは、 クロ ッ クの切り替え時にサイクルごとにデバ

イス動作をシ ミ ュレーシ ョ ンと一致させる必要がある場合のみです。

2. TBGCKO_O (I0 から O までの BUFG 遅延) の値は、 TBCCKO_O の値と同じです。

表 68: 入力/出力クロックのスイッチ特性 (BUFIO)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

TBIOCKO_O I から O までの Clock-to-Out 遅延 1.16 1.32 1.61 1.61 ns

最大周波数

FMAX_BUFIO I/O ク ロ ッ ク ツ リー (BUFIO) 680.00 680.00 600.00 600.00 MHz

表 69: リージ ョナル クロック バッファーのスイッチ特性 (BUFR)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

TBRCKO_O I から O までの Clock-to-Out 遅延 0.64 0.80 1.04 1.04 ns

TBRCKO_O_BYPDivide Bypass 属性設定時の I から O までのClock-to-Out 遅延

0.35 0.41 0.54 0.54 ns

TBRDO_O CLR から O までの伝搬遅延 0.85 0.89 1.14 1.14 ns

最大周波数

FMAX_BUFR(1) リージ ョナル ク ロ ッ ク ツ リー (BUFR) 420.00 375.00 315.00 315.00 MHz

注記:

1. BUFR および BUFMR への 大入力周波数は BUFIO FMAX 周波数です。

表 70: 水平クロック バッファーのスイッチ特性 (BUFH)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

TBHCKO_O I から O までの BUFH の遅延 0.11 0.11 0.14 0.14 ns

TBHCCK_CE/TBHCKC_CE CE ピンのセッ ト アップ/ホールド 0.20/0.13 0.23/0.16 0.29/0.21 0.29/0.43 ns

最大周波数

FMAX_BUFH 水平クロ ッ ク バッファー (BUFH) 628.00 628.00 464.00 464.00 MHz

Page 54: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 54

表 71: デューティ サイクルのずれおよびクロック ツリーのスキュー

シンボル 説明 デバイススピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

TDCD_CLKグローバル ク ロ ッ ク ツ リーのデューテ ィサイ クルのずれ(1)

すべて 0.20 0.20 0.20 0.20 ns

TCKSKEW グローバル ク ロ ッ ク ツ リーのスキュー (2)

XC7Z007S N/A 0.27 0.27 N/A ns

XC7Z012S N/A 0.39 0.42 N/A ns

XC7Z014S N/A 0.38 0.42 N/A ns

XC7Z010 0.27 0.27 0.27 N/A ns

XC7Z015 0.33 0.39 0.42 N/A ns

XC7Z020 0.33 0.38 0.42 N/A ns

XA7Z010 N/A N/A 0.27 0.27 ns

XA7Z020 N/A N/A 0.42 0.42 ns

XQ7Z020 N/A 0.38 0.42 0.42 ns

TDCD_BUFIOI/O ク ロ ッ ク ツ リーのデューティ サイ クルのずれ

すべて 0.14 0.14 0.14 0.14 ns

TBUFIOSKEW1 ク ロ ッ ク領域内での I/O ク ロ ッ ク ツ リースキュー

すべて 0.03 0.03 0.03 0.03 ns

TDCD_BUFRリージ ョナル ク ロ ッ ク ツ リーのデューティサイ クルのずれ

すべて 0.18 0.18 0.18 0.18 ns

注記:

1. これらのパラ メーターは、 LVDS 出力バッファーを使用するデバイス ピンで計測されるデューティ サイ クルのずれのワース ト ケースです。 その

他の I/O 規格については、 IBIS を使用して立ち上がり /立ち下がり時間が非対称であるために生じるデューティ サイクルのずれを計測できます。

2. TCKSKEW 値は、 順次 I/O エレ メン ト間で計測されるク ロ ッ ク ツ リー スキューのワース ト ケースです。 I/O レジスタが近接し、 入力がクロ ッ ク

ツ リーの同じ分岐または近接する分岐にある場合は、 ク ロ ッ ク ツ リー スキューが大幅に低減されます。 特定のアプ リ ケーシ ョ ンのク ロ ッ ク スキュー値を得るには、 ザイ リ ンクスの Timing Analyzer ツールを使用してください。

Page 55: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 55

MMCM のスイッチ特性

表 72: MMCM のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

MMCM_FINMAX 大入力クロ ッ ク周波数 800.00 800.00 800.00 800.00 MHz

MMCM_FINMIN 小入力クロ ッ ク周波数 10.00 10.00 10.00 10.00 MHz

MMCM_FINJITTER 大入力クロ ッ ク周期ジッター クロ ッ ク入力周期の 20% 以内または 大 1ns

MMCM_FINDUTY

入力デューティ サイクル許容範囲 : 10 ~ 49MHz 25 25 25 25 %

入力デューティ サイクル許容範囲 : 50 ~ 199MHz 30 30 30 30 %

入力デューティ サイクル許容範囲 : 200 ~ 399MHz 35 35 35 35 %

入力デューティ サイクル許容範囲 : 400 ~ 499MHz 40 40 40 40 %

入力デューティ サイクル許容範囲 : >500MHz 45 45 45 45 %

MMCM_FMIN_PSCLK 小可変位相シフ ト ク ロ ッ ク周波数 0.01 0.01 0.01 0.01 MHz

MMCM_FMAX_PSCLK 大可変位相シフ ト ク ロ ッ ク周波数 550.00 500.00 450.00 450.00 MHz

MMCM_FVCOMIN 小 MMCM VCO 周波数 600.00 600.00 600.00 600.00 MHz

MMCM_FVCOMAX 大 MMCM VCO 周波数 1600.00 1440.00 1200.00 1200.00 MHz

MMCM_FBANDWIDTH標準 Low MMCM 帯域幅(1) 1.00 1.00 1.00 1.00 MHz

標準 High MMCM 帯域幅(1) 4.00 4.00 4.00 4.00 MHz

MMCM_TSTATPHAOFFSET MMCM 出力のスタティ ッ ク位相オフセッ ト (2) 0.12 0.12 0.12 0.12 ns

MMCM_TOUTJITTER MMCM 出力ジッター 注記 3

MMCM_TOUTDUTYMMCM 出力クロ ッ クのデューティ サイクル精度(4)

0.20 0.20 0.20 0.20 ns

MMCM_TLOCKMAX MMCM 大ロッ ク時間 100.00 100.00 100.00 100.00 µs

MMCM_FOUTMAX MMCM 大出力周波数 800.00 800.00 800.00 800.00 MHz

MMCM_FOUTMIN MMCM 小出力周波数(5)(6) 4.69 4.69 4.69 4.69 MHz

MMCM_TEXTFDVAR 外部クロ ッ ク フ ィードバッ クの変動 クロ ッ ク入力周期の 20% 以内または 大 1ns

MMCM_RSTMINPULSE 小リセッ ト パルス幅 5.00 5.00 5.00 5.00 ns

MMCM_FPFDMAX PFD (位相周波数検出器) での 大周波数 550.00 500.00 450.00 450.00 MHz

MMCM_FPFDMIN PFD (位相周波数検出器) での 小周波数 10.00 10.00 10.00 10.00 MHz

MMCM_TFBDELAY フ ィードバッ ク パスでの 大遅延 大 3ns または CLKIN の 1 サイクル

MMCM スイッチ特性のセッ トアップおよびホールド

TMMCMDCK_PSEN/TMMCMCKD_PSEN

位相シフ ト イネーブルのセッ ト アップ/ホールド 1.04/0.00 1.04/0.00 1.04/0.00 1.04/0.00 ns

TMMCMDCK_PSINCDEC/TMMCMCKD_PSINCDEC

位相シフ ト インク リ メン ト /デク リ メン トのセッ ト アップ/ホールド

1.04/0.00 1.04/0.00 1.04/0.00 1.04/0.00 ns

TMMCMCKO_PSDONE PSDONE の位相シフ ト Clock-to-Out 0.59 0.68 0.81 0.81 ns

Page 56: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 56

DCLK 前後の MMCM の DRP (ダイナミ ック リ コンフ ィギュレーシ ョ ン ポート )

TMMCMDCK_DADDR/TMMCMCKD_DADDR

DADDR セッ ト アップ/ホールド 1.25/0.15 1.40/0.15 1.63/0.15 1.63/0.15 ns、 小

TMMCMDCK_DI/TMMCMCKD_DI

DI セッ ト アップ/ホールド 1.25/0.15 1.40/0.15 1.63/0.15 1.63/0.15 ns、 小

TMMCMDCK_DEN/TMMCMCKD_DEN

DEN セッ ト アップ/ホールド 1.76/0.00 1.97/0.00 2.29/0.00 2.29/0.00 ns、 小

TMMCMDCK_DWE/TMMCMCKD_DWE

DWE セッ ト アップ/ホールド 1.25/0.15 1.40/0.15 1.63/0.15 1.63/0.15 ns、 小

TMMCMCKO_DRDY DRDY の CLK-to-Out 0.65 0.72 0.99 0.99 ns、 大

FDCK DCLK の周波数 200.00 200.00 200.00 200.00 MHz、 大

注記:

1. MMCM では通常の拡散スペク ト ラム入力クロ ッ クがフ ィルターされません。 これは、 通常これらの入力が帯域幅フ ィルターの周波数よ り もはる

かに低い値のためです。

2. スタティ ッ ク オフセッ トは、 同一の位相を持つ任意の MMCM 出力間で計測されています。

3. このパラ メーターの値は、 ク ロ ッキング ウ ィザードから取得できます。

詳細は、 http://japan.xilinx.com/products/intellectual-property/clocking_wizard.htm を参照して ください。

4. グローバル ク ロ ッ ク バッファーを含みます。

5. デューティ サイ クルが 50% の場合に FVCO/128 と して算出した値です。

6. CLKOUT4_CASCADE = TRUE のと き、 MMCM_FOUTMIN は 0.036MHz です。

表 72: MMCM のスイッチ特性 (続き)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

Page 57: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 57

PLL のスイッチ仕様

表 73: PLL の仕様

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

PLL_FINMAX 大入力クロ ッ ク周波数 800.00 800.00 800.00 800.00 MHz

PLL_FINMIN 小入力クロ ッ ク周波数 19.00 19.00 19.00 19.00 MHz

PLL_FINJITTER 大入力クロ ッ ク周期ジッ ター クロ ッ ク入力周期の 20% 以内または 大 1ns

PLL_FINDUTY

入力デューティ サイクル許容範囲 : 19 ~ 49MHz 25 25 25 25 %

入力デューティ サイクル許容範囲 : 50 ~ 199MHz 30 30 30 30 %

入力デューティ サイクル許容範囲 : 200 ~ 399MHz 35 35 35 35 %

入力デューティ サイクル許容範囲 : 400 ~ 499MHz 40 40 40 40 %

入力デューティ サイ クル許容範囲 : >500MHz 45 45 45 45 %

PLL_FVCOMIN 小 PLL VCO 周波数 800.00 800.00 800.00 800.00 MHz

PLL_FVCOMAX 大 PLL VCO 周波数 2133.00 1866.00 1600.00 1600.00 MHz

PLL_FBANDWIDTH標準 Low PLL 帯域幅(1) 1.00 1.00 1.00 1.00 MHz

標準 High PLL 帯域幅(1) 4.00 4.00 4.00 4.00 MHz

PLL_TSTATPHAOFFSET PLL 出力のスタティ ッ ク位相オフセッ ト (2) 0.12 0.12 0.12 0.12 ns

PLL_TOUTJITTER PLL 出力ジッター 注記 3

PLL_TOUTDUTY PLL 出力クロッ クのデューティ サイクル精度(4) 0.20 0.20 0.20 0.20 ns

PLL_TLOCKMAX PLL 大ロッ ク時間 100.00 100.00 100.00 100.00 µs

PLL_FOUTMAX PLL 大出力周波数 800.00 800.00 800.00 800.00 MHz

PLL_FOUTMIN PLL 小出力周波数(5) 6.25 6.25 6.25 6.25 MHz

PLL_TEXTFDVAR 外部クロ ッ ク フ ィードバッ クの変動 クロ ッ ク入力周期の 20% 以内または 大 1ns

PLL_RSTMINPULSE 小リセッ ト パルス幅 5.00 5.00 5.00 5.00 ns

PLL_FPFDMAX PFD (位相周波数検出器) での 大周波数 550.00 500.00 450.00 450.00 MHz

PLL_FPFDMIN PFD (位相周波数検出器) での 小周波数 19.00 19.00 19.00 19.00 MHz

PLL_TFBDELAY フ ィードバッ ク パスでの 大遅延 大 3ns または CLKIN の 1 サイクル

DCLK 前後の PLL の DRP (ダイナミ ック リ コンフ ィギュレーシ ョ ン ポート )TPLLCCK_DADDR/TPLLCKC_DADDR

D アドレスのセッ ト アップおよびホールド 1.25/0.15 1.40/0.15 1.63/0.15 1.63/0.15 ns、 小

TPLLCCK_DI/TPLLCKC_DI D 入力のセッ ト アップおよびホールド 1.25/0.15 1.40/0.15 1.63/0.15 1.63/0.15 ns、 小

TPLLCCK_DEN/TPLLCKC_DEN

D イネーブルのセッ ト アップおよびホールド 1.76/0.00 1.97/0.00 2.29/0.00 2.29/0.00 ns、 小

TPLLCCK_DWE/TPLLCKC_DWE

D ラ イ ト イネーブルのセッ ト ア ップおよびホールド

1.25/0.15 1.40/0.15 1.63/0.15 1.63/0.15 ns、 小

TPLLCKO_DRDY DRDY の CLK-to-Out 0.65 0.72 0.99 0.99 ns、 大

FDCK DCLK の周波数 200.00 200.00 200.00 200.00 MHz、 大

注記:

1. PLL では通常の拡散スペク ト ラム入力クロ ッ クがフ ィルターされません。 これは、通常これらの入力が帯域幅フ ィルターの周波数よ り もはるかに

低い値のためです。

2. スタティ ッ ク オフセッ トは、 同一の位相を持つ任意の PLL 出力間で計測されています。

3. このパラ メーターの値は、 ク ロ ッキング ウ ィザードから取得できます。

詳細は、 http://japan.xilinx.com/products/intellectual-property/clocking_wizard.htm を参照して ください。

4. グローバル ク ロ ッ ク バッファーを含みます。

5. デューティ サイ クルが 50% の場合に FVCO/128 と して算出した値です。

Page 58: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 58

デバイスの Pin-to-Pin 出力パラメーターのガイド ライン

表 74: CC (クロック兼用) クロック入力から出力までの遅延 (MMCM/PLL なし )、 (クロック領域近辺)(1)

シンボル 説明 デバイススピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 CC クロック入力から出力までの遅延 (出力フリ ップフロップ使用、 12mA、 スルー レート = Fast、 MMCM/PLL なし )

TICKOF BUFG に も近いピン/バン クの CC クロ ッ ク入力と OUTFF 間 (MMCM/PLL なし )、(ク ロ ッ ク領域近辺)(2)

XC7Z007S N/A 5.68 6.65 N/A ns

XC7Z012S N/A 5.96 6.90 N/A ns

XC7Z014S N/A 6.05 7.08 N/A ns

XC7Z010 5.08 5.68 6.65 N/A ns

XC7Z015 5.34 5.96 6.90 N/A ns

XC7Z020 5.42 6.05 7.08 N/A ns

XA7Z010 N/A N/A 6.65 6.65 ns

XA7Z020 N/A N/A 7.08 7.08 ns

XQ7Z020 N/A 6.05 7.08 7.08 ns

注記:

1. この表には、 1 つのグローバル ク ロ ッ ク入力で、 アクセス可能なカラムにある垂直クロ ッ ク ラ インが 1 本駆動され、 アクセス可能な IOB および

CLB フ リ ップフロ ップのクロ ッ クがすべて、 そのグローバル ク ロ ッ ク ネッ トで駆動されている場合の値を示しています。

2. 『Zynq7000 SoC パッケージおよびピン配置ガイ ド』 (UG865: 英語版、 日本語版) の 「ダイ レベルでのバンク番号の概要」 を参照してください。

表 75: CC (クロック兼用) クロック入力から出力までの遅延 (MMCM/PLL なし )、 (クロック領域から離れている)(1)

シンボル 説明 デバイススピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 CC クロック入力から出力までの遅延 (出力フリ ップフロップ使用、 12mA、 スルー レート = Fast、 MMCM/PLL なし )

TICKOFFAR BUFG から も離れたピン/バン クの CCク ロ ッ ク入力と OUTFF 間 (MMCM/PLL なし )、(ク ロ ッ ク領域から離れている)(2)

XC7Z007S N/A 5.68 6.65 N/A ns

XC7Z012S N/A 6.25 7.21 N/A ns

XC7Z014S N/A 6.34 7.40 N/A ns

XC7Z010 5.08 5.68 6.65 N/A ns

XC7Z015 5.60 6.25 7.21 N/A ns

XC7Z020 5.69 6.34 7.40 N/A ns

XA7Z010 N/A N/A 6.65 6.65 ns

XA7Z020 N/A N/A 7.40 7.40 ns

XQ7Z020 N/A 6.34 7.40 7.40 ns

注記:

1. この表には、 1 つのグローバル ク ロ ッ ク入力で、 アクセス可能なカラムにある垂直クロ ッ ク ラインが 1 本駆動され、 アクセス可能な IOB および

CLB フ リ ップフロ ップのクロ ッ クがすべて、 そのグローバル ク ロ ッ ク ネッ トで駆動されている場合の値を示しています。

2. 『Zynq7000 SoC パッケージおよびピン配置ガイ ド』 (UG865: 英語版、 日本語版) の 「ダイ レベルでのバンク番号の概要」 を参照してください。

Page 59: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 59

表 76: CC (クロック兼用) クロック入力から出力までの遅延 (MMCM あり )

シンボル 説明 デバイススピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 CC クロック入力から出力までの遅延 (出力フリ ップフロップ使用、 スルー レート = Fast、 MMCM あり )

TICKOFMMCMCC CC ク ロ ッ ク入力と OUTFF 間 (MMCM あ り )

XC7Z007S N/A 1.03 1.03 N/A ns

XC7Z012S N/A 1.04 1.06 N/A ns

XC7Z014S N/A 1.04 1.05 N/A ns

XC7Z010 1.04 1.03 1.03 N/A ns

XC7Z015 1.05 1.04 1.06 N/A ns

XC7Z020 1.05 1.04 1.05 N/A ns

XA7Z010 N/A N/A 1.03 1.03 ns

XA7Z020 N/A N/A 1.05 1.05 ns

XQ7Z020 N/A 1.04 1.05 1.05 ns

注記:

1. この表には、 1 つのグローバル ク ロ ッ ク入力で、 アクセス可能なカラムにある垂直クロ ッ ク ラインが 1 本駆動され、 アクセス可能な IOB および

CLB フ リ ップフロ ップのクロ ッ クがすべて、 そのグローバル ク ロ ッ ク ネッ トで駆動されている場合の値を示しています。

2. MMCM 出力ジッターはタイ ミ ング算出に含まれています。

表 77: CC (クロック兼用) クロック入力から出力までの遅延 (PLL あり )

シンボル 説明 デバイススピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 CC クロック入力から出力までの遅延 (出力フリ ップフロップ使用、 スルー レート = Fast、 PLL あり )

TICKOFPLLCC CC ク ロ ッ ク入力と OUTFF 間 (PLL あ り )

XC7Z007S N/A 0.82 0.82 N/A ns

XC7Z012S N/A 0.82 0.82 N/A ns

XC7Z014S N/A 0.82 0.82 N/A ns

XC7Z010 0.82 0.82 0.82 N/A ns

XC7Z015 0.82 0.82 0.82 N/A ns

XC7Z020 0.82 0.82 0.82 N/A ns

XA7Z010 N/A N/A 0.82 0.82 ns

XA7Z020 N/A N/A 0.82 0.82 ns

XQ7Z020 N/A 0.82 0.82 0.82 ns

注記:

1. この表には、 1 つのグローバル ク ロ ッ ク入力で、 アクセス可能なカラムにある垂直クロ ッ ク ラインが 1 本駆動され、 アクセス可能な IOB および

CLB フ リ ップフロ ップのクロ ッ クがすべて、 そのグローバル ク ロ ッ ク ネッ トで駆動されている場合の値を示しています。

2. PLL の出力ジッターはタイ ミ ング算出に含まれています。

表 78: BUFIO を使用する場合の Pin-to-Pin、 Clock-to-Out

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 CC クロック入力から出力までの遅延 (出力フリ ップフロップ使用、 スルー レート = Fast、 BUFIO あり )

TICKOFCS I/O ク ロ ッ クの Clock-to-Out 5.14 5.76 6.81 6.81 ns

Page 60: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 60

デバイスの Pin-to-Pin 入力パラメーターのガイド ライン

表 79: グローバル クロック入力のセッ トアップおよびホールド (MMCM/PLL なし、 ZHOLD_DELAY あり、 HR I/O バンク)

シンボル 説明 デバイススピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 規格における、 グローバル クロック入力信号に対する入力セッ トアップ/ホールド タイム(1)

TPSFD/TPHFD 全体遅延

(レガシ遅延またはデフォルト遅延)グローバル ク ロ ッ ク入力および IFF(2)

(MMCM/PLL な し、 ZHOLD_DELAYあ り、 HR I/O バンク )

XC7Z007S N/A 2.13/–0.17 2.44/–0.17 N/A ns

XC7Z012S N/A 2.55/–0.18 3.03/–0.18 N/A ns

XC7Z014S N/A 2.74/–0.25 3.18/–0.25 N/A ns

XC7Z010 2.00/–0.17 2.13/–0.17 2.44/–0.17 N/A ns

XC7Z015 2.38/–0.18 2.55/–0.18 3.03/–0.18 N/A ns

XC7Z020 2.55/–0.25 2.74/–0.25 3.18/–0.25 N/A ns

XA7Z010 N/A N/A 2.44/–0.17 2.44/–0.17 ns

XA7Z020 N/A N/A 3.18/–0.25 3.18/–0.25 ns

XQ7Z020 N/A 2.74/–0.25 3.18/–0.25 3.18/–0.25 ns

注記:

1. セッ ト アップおよびホールド タイムは、 ワース ト ケースの条件下 (プロセス、 電圧、 温度) で計測されています。 セッ ト アップ タイムは、 プロセ

スが も低速で温度が も高く、 電圧が も低い条件下のグローバル ク ロ ッ ク入力信号に対して、 ホールド タイムは、 プロセスが も高速で温

度が も低く、 電圧が も高い条件下のグローバル ク ロ ッ ク入力信号に対して計測されています。

2. IFF は入力フ リ ップフロ ップまたはラ ッチです。

表 80: CC のクロック入力のセッ トアップおよびホールド (MMCM あり )

シンボル 説明 デバイススピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 規格における、 グローバル クロック入力信号に対する入力セッ トアップ/ホールド タイム(1)

TPSMMCMCC/TPHMMCMCC

遅延のない CC ク ロ ッ ク入力と IFF 間(MMCM あ り )(2)

XC7Z007S N/A 2.68/–0.62 3.22/–0.62 N/A ns

XC7Z012S N/A 2.80/–0.62 3.34/–0.62 N/A ns

XC7Z014S N/A 2.82/–0.62 3.38/–0.62 N/A ns

XC7Z010 2.36/–0.62 2.68/–0.62 3.22/–0.62 N/A ns

XC7Z015 2.47/–0.62 2.80/–0.62 3.34/–0.62 N/A ns

XC7Z020 2.48/–0.62 2.82/–0.62 3.38/–0.62 N/A ns

XA7Z010 N/A N/A 3.22/–0.62 3.22/–0.62 ns

XA7Z020 N/A N/A 3.38/–0.62 3.38/–0.62 ns

XQ7Z020 N/A 2.82/–0.62 3.38/–0.62 3.38/–0.62 ns

注記:

1. セッ ト アップおよびホールド タイムは、 ワース ト ケースの条件下 (プロセス、 電圧、 温度) で計測されています。 セッ ト アップ タイムは、 プロセ

スが も低速で温度が も高く、 電圧が も低い条件下のグローバル ク ロ ッ ク入力信号に対して、 ホールド タイムは、 プロセスが も高速で温

度が も低く、 電圧が も高い条件下のグローバル ク ロ ッ ク入力信号に対して計測されています。

2. IFF は入力フ リ ップフロ ップまたはラ ッチです。

3. 各信号規格の使用によって発生するデューティ サイクルのずれは、 IBIS を使用して確認して ください。

Page 61: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 61

表 81: CC のクロック入力のセッ トアップおよびホールド (PLL あり )

シンボル 説明 デバイススピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 規格における、 CC のクロック入力信号に対する入力セッ トアップおよびホールド タイム(1)

TPSPLLCC/TPHPLLCC

遅延のない CC ク ロ ッ ク入力と IFF(2) 間(PLL あり )

XC7Z007S N/A 3.03/–0.19 3.64/–0.19 N/A ns

XC7Z012S N/A 3.15/–0.20 3.76/–0.20 N/A ns

XC7Z014S N/A 3.17/–0.20 3.80/–0.20 N/A ns

XC7Z010 2.67/–0.19 3.03/–0.19 3.64/–0.19 N/A ns

XC7Z015 2.78/–0.20 3.15/–0.20 3.76/–0.20 N/A ns

XC7Z020 2.79/–0.20 3.17/–0.20 3.80/–0.20 N/A ns

XA7Z010 N/A N/A 3.64/–0.19 3.64/–0.19 ns

XA7Z020 N/A N/A 3.80/–0.20 3.80/–0.20 ns

XQ7Z020 N/A 3.17/–0.20 3.80/–0.20 3.80/–0.20 ns

注記:

1. セッ ト アップおよびホールド タイムは、 ワース ト ケースの条件下 (プロセス、 電圧、 温度) で計測されています。 セッ ト アップ タイムは、 プロセ

スが も低速で温度が も高く、 電圧が も低い条件下のグローバル ク ロ ッ ク入力信号に対して、 ホールド タイムは、 プロセスが も高速で温

度が も低く、 電圧が も高い条件下のグローバル ク ロ ッ ク入力信号に対して計測されています。

2. IFF は入力フ リ ップフロ ップまたはラ ッチです。

3. 各信号規格の使用によって発生するデューティ サイクルのずれは、 IBIS を使用して確認して ください。

表 82: BUFIO を使用する場合の転送クロック入力ピンに対するデータ入力セッ トアップおよびホールド タイム

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

SSTL15 規格における、 BUFIO を使用する場合の転送クロック入力ピンに対する入力セッ トアップおよびホールド タイム

TPSCS/TPHCS I/O ク ロ ッ クのセッ ト アップおよびホールド –0.38/1.39 –0.38/1.55 –0.38/1.86 –0.38/1.86 ns

表 83: サンプル ウィンドウ

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

TSAMP レシーバー ピンでのサンプリ ング エラー (1) 0.59 0.64 0.70 0.70 ns

TSAMP_BUFIO BUFIO を使用する場合のレシーバー ピンでのサンプリ ング エラー (2)

0.35 0.40 0.46 0.46 ns

注記:

1. このパラ メーターは、 さまざまな電圧、 温度、 プロセスでの PL DDR 入力レジスタの総サンプリ ング エラー数を示します。 特性評価では、 DCMを使用して DDR 入力レジスタの動作エッジをキャプチャしています。 計測には、 次が含まれます。

- CLK0 MMCM ジッ ター - MMCM 精度 (位相オフセッ ト )- MMCM 位相シフ ト精度

ただし、 パッケージまたはクロ ッ ク ツ リー スキューは含まれません。

2. このパラ メーターは、 さまざまな電圧、温度、プロセスでの PL DDR 入力レジスタの総サンプリ ング エラー数を示します。特性評価では、BUFIOク ロ ッ ク ネッ ト ワークおよび IDELAY を使用して DDR 入力レジスタの動作エッジをキャプチャしています。 ただし、 パッケージまたはクロ ッ

ク ツ リー スキューは含まれません。

Page 62: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 62

その他のパッケージ パラメーターのガイド ライン

こ こでは、PL のクロ ッ ク ト ランス ミ ッ ターおよびレシーバーにおけるデータ有効ウ ィンド ウのタイ ミ ング算出に必要な値を示します。

表 84: パッケージ スキュー

シンボル 説明 デバイス パッケージ 値 単位

TPKGSKEW パッケージ スキュー (1)XC7Z007S

CLG225 101 ps

CLG400 155 ps

XC7Z012S CLG485 182 ps

XC7Z014SCLG400 166 ps

CLG484 248 ps

XC7Z010CLG225 101 ps

CLG400 155 ps

XC7Z015 CLG485 182 ps

XC7Z020CLG400 166 ps

CLG484 248 ps

XA7Z010CLG225 101 ps

CLG400 155 ps

XA7Z020CLG400 166 ps

CLG484 248 ps

XQ7Z020CL400 166 ps

CL484 248 ps

注記:

1. これらの値はパッケージにある任意の 2 つの SelectIO リ ソース間のワース ト ケース スキューで、ダイ パッ ドからボールの 短遅延と 長遅延の

差を示します。

2. これらのデバイス とパッケージの組み合わせに関するパッケージ遅延情報もあ り、 この情報を使用してパッケージのスキューを低減できます。

Page 63: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 63

GTP ト ランシーバーの仕様 (XC7Z012S および XC7Z015 のみ)

GTP ト ランシーバーの DC 入力および出力レベル

表 85 に、 XC7Z012S および XC7Z015 の GTP ト ランシーバーの DC 出力仕様を示します。 詳細は、 『7 シ リーズ FPGA GTP ト ランシーバー ユーザー ガイ ド』 (UG482: 英語版、 日本語版) を参照してください。

注記 : 図 21 に示す差動出力の電圧幅は、 シングルエンド出力の電圧幅の 2 倍です。

表 86 に、 GTP ト ランシーバーのクロ ッ ク入力の DC 仕様を示します。 詳細は、 『7 シ リーズ FPGA GTP ト ランシーバー ユーザー ガイ ド』 (UG482: 英語版、 日本語版) を参照してください。

表 85: GTP ト ランシーバーの DC 仕様

シンボル DC パラメーター 条件 最小 標準 最大 単位

DVPPOUTPeak-to-Peak 差動出力電圧(1) ト ラ ンス ミ ッ ターの出力範囲は

大値に設定

1000 – – mV

VCMOUTDC DC 出力同相電圧 式に基づく VMGTAVTT – DVPPOUT/4 mV

ROUT 差動出力抵抗 – 100 – Ω

VCMOUTAC 出力同相電圧 : AC カップ リ ング 1/2 VMGTAVTT mV

TOSKEW ト ランス ミ ッ ター差動出力間 (TXP および TXN) の内部ペア スキュー – – 12 ps

DVPPIN Peak-to-Peak 差動入力電圧 外部 AC カップル 150 – 2000 mV

VINシングルエンド入力電圧(2) VMGTAVTT = 1.2V

(DC カップリ ング)–200 –

VMGTAVTT

mV

VCMIN入力同相電圧 VMGTAVTT = 1.2V

(DC カップリ ング)– 2/3 VMGTAVTT – mV

RIN 差動入力抵抗 – 100 – Ω

CEXT 外部 AC カップ リ ングのキャパシタの推奨値(3) – 100 – nF

注記:

1. 出力幅およびプリエンファシス レベルは、『7 シ リーズ FPGA GTP ト ランシーバー ユーザー ガイ ド』 (UG482: 英語版、日本語版) で説明している

属性を使用してプログラムでき、 その結果はこの表に示す値よ り も小さ くできる可能性があ り ます。

2. グランドを基準電位とするピンで計測された電圧です。

3. 特定のプロ ト コルおよび規格に準拠するため、 必要に応じてこれらの範囲外の値を使用する場合があ り ます。

X-Ref Target - Figure 20

図 20: シングルエンドの電圧幅

X-Ref Target - Figure 21

図 21: 差動出力の電圧幅

0

+V P

N

ds187_17_070314

Single-EndedPeak-to-Peak Voltage

0

+V

–V

P–Nds187_18_070314

DifferentialPeak-to-Peak

Voltage

Page 64: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 64

GTP ト ランシーバーのスイッチ特性

詳細は、 『7 シ リーズ FPGA GTP ト ランシーバー ユーザー ガイ ド』 (UG482: 英語版、 日本語版) を参照してください。

表 86: GTP ト ランシーバーのクロック入力の DC 仕様

シンボル DC パラメーター 最小 標準 最大 単位

VIDIFF Peak-to-Peak 差動入力電圧 350 – 2000 mV

RIN 差動入力抵抗 – 100 – Ω

CEXT 外部 AC カップ リ ングのキャパシタ要件 – 100 – nF

表 87: GTP ト ランシーバーのパフォーマンス値

シンボル 説明 出力分周器スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

FGTPMAX GTP ト ランシーバーの 大データ レート 6.25 6.25 3.75 N/A Gb/s

FGTPMIN GTP ト ランシーバーの 小データ レート 0.500 0.500 0.500 N/A Gb/s

FGTPRANGE PLL ライン レート範囲

1 3.2–6.25 3.2–6.25 3.2–3.75 N/A Gb/s

2 1.6–3.3 1.6–3.3 1.6–3.2 N/A Gb/s

4 0.8–1.65 0.8–1.65 0.8–1.6 N/A Gb/s

8 0.5–0.825 0.5–0.825 0.5–0.8 N/A Gb/s

FGTPPLLRANGE GTP ト ランシーバーの PLL 周波数範囲 1.6–3.3 1.6–3.3 1.6–3.3 N/A GHz

表 88: GTP ト ランシーバーのダイナミ ック リコンフ ィギュレーシ ョ ン ポート (DRP) のスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

FGTPDRPCLK GTPDRPCLK 大周波数 175 175 156 N/A MHz

表 89: GTP ト ランシーバーの基準クロックのスイッチ特性

シンボル 説明 条件すべてのスピード グレード

単位最小 標準 最大

FGCLK 基準クロ ッ クの周波数範囲 60 – 660 MHz

TRCLK 基準クロ ッ クの立ち上がり時間 20% – 80% – 200 – ps

TFCLK 基準クロ ッ クの立ち下がり時間 80% – 20% – 200 – ps

TDCREF 基準クロ ッ クのデューティ サイ クル ト ランシーバーの PLL のみ 40 – 60 %

X-Ref Target - Figure 22

図 22: 基準クロックのタイ ミング パラメーター

ds187_19_081513

80%

20% T FCLK

T RCLK

Page 65: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 65

表 90: GTP ト ランシーバー PLL/ロック タイムの適用

シンボル 説明 条件すべてのスピード グレード

単位最小 標準 最大

TLOCK PLL が 初にロッ クするまでの時間 – – 1 ms

TDLOCKク ロ ッ ク リ カバリ位相の取得および適用時間

PLL が基準ク ロ ッ クにロ ッ ク された後、 ク ロ ッ ク データ リ カバリ (CDR) が入力のデータにロ ック されるのに必要な時間

– 50,000 2.3 x106 UI

表 91: GTP ト ランシーバーのユーザー クロックのスイッチ特性(1)

シンボル 説明 条件スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

FTXOUT TXOUTCLK 大周波数 390.625 390.625 234.375 N/A MHz

FRXOUT RXOUTCLK 大周波数 390.625 390.625 234.375 N/A MHz

FTXIN TXUSRCLK 大周波数 16 ビッ ト データパス 390.625 390.625 234.375 N/A MHz

FRXIN RXUSRCLK 大周波数 16 ビッ ト データパス 390.625 390.625 234.375 N/A MHz

FTXIN2 TXUSRCLK2 大周波数 16 ビッ ト データパス 390.625 390.625 234.375 N/A MHz

FRXIN2 RXUSRCLK2 大周波数 16 ビッ ト データパス 390.625 390.625 234.375 N/A MHz

注記:

1. ク ロ ッ クは、『7 シ リーズ FPGA GTP ト ランシーバー ユーザー ガイ ド』 (UG482: 英語版、日本語版) に記載の方法でインプリ メン トする必要があ

り ます。

表 92: GTP ト ランシーバーのト ランスミ ッ ターのスイッチ特性

シンボル 説明 条件 最小 標準 最大 単位

FGTPTX シ リ アル データ レート範囲 0.500 – FGTPMAX Gb/s

TRTX TX 立ち上がり時間 20% – 80% – 50 – ps

TFTX TX 立ち下がり時間 80% - 20% – 50 – ps

TLLSKEW TX Lane-to-Lane スキュー (1) – – 500 ps

VTXOOBVDPP 電気的アイ ドルの振幅 – – 20 mV

TTXOOBTRANSITION 電気的アイ ドルの送信時間 – – 140 ns

TJ6.25 総ジッター (2)(3)6.25Gb/s

– – 0.30 UI

DJ6.25 確定的なジッター (2)(3) – – 0.15 UI

TJ5.0 総ジッター (2)(3)5.0Gb/s

– – 0.30 UI

DJ5.0 確定的なジッター (2)(3) – – 0.15 UI

TJ4.25 総ジッター (2)(3)4.25Gb/s

– – 0.30 UI

DJ4.25 確定的なジッター (2)(3) – – 0.15 UI

TJ3.75 総ジッター (2)(3)3.75Gb/s

– – 0.30 UI

DJ3.75 確定的なジッター (2)(3) – – 0.15 UI

TJ3.2 総ジッター (2)(3)3.20Gb/s(4) – – 0.2 UI

DJ3.2 確定的なジッター (2)(3) – – 0.1 UI

TJ3.2L 総ジッター (2)(3)3.20Gb/s(5) – – 0.32 UI

DJ3.2L 確定的なジッター (2)(3) – – 0.16 UI

TJ2.5 総ジッター (2)(3)2.5Gb/s(6) – – 0.20 UI

DJ2.5 確定的なジッター (2)(3) – – 0.08 UI

TJ1.25 総ジッター (2)(3)1.25Gb/s(7) – – 0.15 UI

DJ1.25 確定的なジッター (2)(3) – – 0.06 UI

Page 66: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 66

TJ500 総ジッター (2)(3)500 Mb/s

– – 0.1 UI

DJ500 確定的なジッター (2)(3) – – 0.03 UI

注記:

1. 大 4 個の連続した ト ランス ミ ッ ター (1 つの GTP クワ ッ ドにある ト ランシーバーすべて) を有効にして TX 位相アライ メン ト を設定し、 同じ

REFCLK 入力を使用した場合の値です。

2. PLL[0/1]_FBDIV = 2 かつ内部データ幅が 20 ビッ トの場合の値です。 これらの値は、 プロ ト コル特定の準拠の確定のための値ではあ り ません。

3. すべてのジッ ター値は、 BER (Bit-Error Ratio) が 1e-12 の場合に基づいています。

4. PLL 周波数 3.2GHz、 TXOUT_DIV = 2 を使用した場合の値です。

5. PLL 周波数 1.6GHz、 TXOUT_DIV = 1 を使用した場合の値です。

6. PLL 周波数 2.5GHz、 TXOUT_DIV = 2 を使用した場合の値です。

7. PLL 周波数 2.5GHz、 TXOUT_DIV = 4 を使用した場合の値です。

表 93: GTP ト ランシーバーのレシーバーのスイッチ特性

シンボル 説明 最小 標準 最大 単位

FGTPRX シ リ アル データ レートRX オーバーサンプラーが無効時

0.500 – FGTPMAX Gb/s

TRXELECIDLE RXELECIDLE がデータ損失または復元に応答するための時間 – 10 – ns

RXOOBVDPP OOB 検出しきい値 Peak-to-Peak 60 – 150 mV

RXSSTレシーバー スペク ト ラム拡散のト ラ ッキング(1) 33KHz で変調

-5000 – 5000 ppm

RXRL ラン レングス (CID) – – 512 UI

RXPPMTOL データ /REFCLK PPM オフセッ ト耐性 -1250 – 1250 ppm

SJ ジッ ター耐性(2)

JT_SJ6.25 正弦波ジッター (3) 6.25Gb/s 0.44 – – UI

JT_SJ5.0 正弦波ジッター (3) 5.0Gb/s 0.44 – – UI

JT_SJ4.25 正弦波ジッター (3) 4.25Gb/s 0.44 – – UI

JT_SJ3.75 正弦波ジッター (3) 3.75Gb/s 0.44 – – UI

JT_SJ3.2 正弦波ジッター (3) 3.2Gb/s(4) 0.45 – – UI

JT_SJ3.2L 正弦波ジッター (3) 3.2Gb/s(5) 0.45 – – UI

JT_SJ2.5 正弦波ジッター (3) 2.5Gb/s(6) 0.5 – – UI

JT_SJ1.25 正弦波ジッター (3) 1.25Gb/s(7) 0.5 – – UI

JT_SJ500 正弦波ジッター (3) 500Mb/s 0.4 – – UI

負荷がある場合の SJ ジッ ター耐性(2)

JT_TJSE3.2負荷がある場合の総ジッター (8)

3.2Gb/s 0.70 – – UI

JT_TJSE6.25 6.25Gb/s 0.70 – – UI

JT_SJSE3.2 負荷があ る 場合の正弦波ジ ッター (8)

3.2Gb/s 0.1 – – UI

JT_SJSE6.25 6.25Gb/s 0.1 – – UI

注記:

1. RXOUT_DIV = 1、 2、 および 4 を使用する場合の値です。

2. すべてのジッ ター値は、 BER (Bit Error Ratio) が 1e–12 の場合に基づいています。

3. 挿入した正弦波ジッターの周波数は 10MHz です。

4. PLL 周波数 3.2GHz、 RXOUT_DIV = 2 を使用した場合の値です。

5. PLL 周波数 1.6GHz、 RXOUT_DIV = 1 を使用した場合の値です。

6. PLL 周波数 2.5GHz、 RXOUT_DIV = 2 を使用した場合の値です。

7. PLL 周波数 2.5GHz、 RXOUT_DIV = 4 を使用した場合の値です。

8. 複合ジッターです。

表 92: GTP ト ランシーバーのト ランスミ ッ ターのスイッチ特性 (続き)

シンボル 説明 条件 最小 標準 最大 単位

Page 67: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 67

GTP ト ランシーバー プロ ト コルのジッ ター特性

表 94 ~表 98 に、『7 シ リーズ FPGA GTP ト ランシーバー ユーザー ガイ ド』 (UG482: 英語版、日本語版) に記載の、プロ ト コル特定の特性を 適に使用するために推奨する設定値を示します。

表 94: ギガビッ ト イーサネッ ト プロ ト コルの特性

説明 ライン レート (Mb/s) 最小 最大 単位

ギガビッ ト イーサネッ ト ト ランスミ ッ ターのジッ ター生成

ト ランス ミ ッ ターの総ジッター (T_TJ) 1250 – 0.24 UI

ギガビッ ト イーサネッ ト レシーバーの高周波ジッ ター許容値

レシーバーの総ジッター許容値 1250 0.749 – UI

表 95: XAUI プロ ト コルの特性

説明 ライン レート (Mb/s) 最小 最大 単位

XAUI ト ランスミ ッ ターのジッ ター生成

ト ランス ミ ッ ターの総ジッター (T_TJ) 3125 – 0.35 UI

XAUI レシーバーの高周波ジッ ター許容値

レシーバーの総ジッター許容値 3125 0.65 – UI

表 96: PCI Express プロ ト コルの特性(1)

規格 説明ライン レート

(Mb/s) 最小 最大 単位

PCI Express ト ランスミ ッ ターのジッ ター生成

PCI Express Gen 1 ト ランス ミ ッ ターの総ジッター 2500 – 0.25 UI

PCI Express Gen 2 ト ランス ミ ッ ターの総ジッター 5000 – 0.25 UI

PCI Express レシーバーの高周波ジッ ター許容値

PCI Express Gen 1 レシーバーの総ジッター許容値 2500 0.65 – UI

PCI Express Gen 2(2) レシーバーに内在するタイ ミ ング エラー5000

0.40 – UI

レシーバーに内在する確定的なタイ ミ ング エラー 0.30 – UI

注記:

1. Card Electromechanical (CEM) に基づいてテス ト されています。

2. 一般的な REFCLK を使用した場合の値です。

表 97: CEI-6G プロ ト コルの特性

説明 ライン レート (Mb/s) インターフェイス 最小 最大 単位

CEI-6G ト ランスミ ッ ターのジッ ター生成

ト ランス ミ ッ ターの総ジッター (1) 4976-6375 CEI-6G-SR – 0.3 UI

CEI-6G レシーバーの高周波ジッ ター許容値

レシーバーの総ジッター許容値(1) 4976-6375 CEI-6G-SR 0.6 – UI

注記:

1. 390.625MHz の基準クロ ッ クを使用し、 も一般的な 6250Mb/s のライン レートでテス ト されています。

Page 68: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 68

表 98: CPRI プロ ト コルの特性

説明 ライン レート (Mb/s) 最小 最大 単位

CPRI ト ランスミ ッ ターのジッ ター生成

ト ランス ミ ッ ターの総ジッター

614.4 – 0.35 UI

1228.8 – 0.35 UI

2457.6 – 0.35 UI

3072.0 – 0.35 UI

4915.2 – 0.3 UI

6144.0 – 0.3 UI

CPRI レシーバーの周波数ジッ ター許容値

レシーバーの総ジッター許容値

614.4 0.65 – UI

1228.8 0.65 – UI

2457.6 0.65 – UI

3072.0 0.65 – UI

4915.2(1) 0.60 – UI

6144.0(1) 0.60 – UI

注記:

1. CEI-6G-SR に基づいてテス ト を実施しています。

Page 69: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 69

PCI Express デザイン用統合インターフェイス ブロックのスイッチ特性 (XC7Z012S および XC7Z015 のみ)このブロ ッ クを備えているのは XC7Z012S および XC7Z015 のみです。PCI Express デザインのソ リ ューシ ョ ンに関する資料および詳細は、 japan.xilinx.com/technology/protocols/pciexpress.htm から入手できます。

XADC の仕様

表 99: PCI Express デザインの最大パフォーマンス (XC7Z012S および XC7Z015 のみ)

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

FPIPECLK パイプ ク ロ ッ クの 大周波数 250.00 250.00 250.00 N/A MHz

FUSERCLK ユーザー ク ロ ッ クの 大周波数 250.00 250.00 250.00 N/A MHz

FUSERCLK2 ユーザー ク ロ ッ ク 2 の 大周波数 250.00 250.00 250.00 N/A MHz

FDRPCLK DRP ク ロ ッ クの 大周波数 250.00 250.00 250.00 N/A MHz

注記:

1. サポート される特定のコア コンフ ィギュレーシ ョ ンの詳細は、 『7 Series FPGAs Integrated Block for PCI Express 製品ガイ ド』 (PG054: 英語版、

日本語版) を参照してください。

表 100: XADC の仕様

パラメーター シンボル コ メン ト /条件 最小 標準 最大 単位

VCCADC = 1.8V ± 5%、 VREFP = 1.25V、 VREFN = 0V、 ADCCLK = 26MHz、 –55°C ≤ Tj ≤ 125°C、 標準値 Tj = +40°C

ADC の精度(1)

精度 12 – – ビッ ト

積分非直線性(2) INL –40°C ≤ Tj ≤ 100°C – – ±2 LSB

–55°C ≤ Tj < –40°C、 100°C < Tj ≤ 125°C – – ±3 LSB

差動非直線性 DNL コードの欠落なし、 単調であるこ とを保証 – – ±1 LSB

オフセッ ト エラー 単極 –40°C ≤ Tj ≤ 100°C – – ±8 LSB

–55°C ≤ Tj < –40°C、 100°C < Tj ≤ 125°C ±12 LSB

双極 -55°C ≤ Tj ≤ 125°C – – ±4 LSB

ゲイン エラー – – ±0.5 %

オフセッ トの一致 – – 4 LSB

ゲインの一致 – – 0.3 %

サンプル レート – – 1 MS/s

信号対ノ イズ比(2) SNR FSAMPLE = 500KS/s、 FIN = 20KHz 60 – – dB

RMS コード ノ イズ 外部基準電圧 1.25V – – 2 LSB

オンチップ基準電圧 – 3 – LSB

高調波の総ひずみ(2) THD FSAMPLE = 500KS/s、 FIN = 20KHz 70 – – dB

アナログ入力(3)

ADC 入力範囲 単極動作 0 – 1 V

双極動作 -0.5 – +0.5 V

単極同相範囲 (FS 入力) 0 – +0.5 V

双極同相範囲 (FS 入力) +0.5 – +0.6 V

外部チャネル入力の範囲 ( 大) これらの範囲内に設定されたアナログ チャネルは隣接するチャネルの計測値に影響を与えない

-0.1 – VCCADC V

補助チャネルのフル精度帯域幅 FRBW 250 – – KHz

Page 70: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 70

オンチップ センサー

温度センサー エラー –40°C ≤ Tj ≤ 100°C – – ±4 °C

–55°C ≤ Tj < –40°C、 100°C < Tj ≤ 125°C – – ±6 °C

電源センサー エラー –40°C ≤ Tj ≤ 100°C – – ±1 %

–55°C ≤ Tj < –40°C、 100°C < Tj ≤ 125°C – – ±2 %

変換レート (4)

変換時間 - 継続 tCONV ADCCLK サイ クル数 26 – 32 サイクル

変換時間 - イベン ト tCONV CLK サイクル数 – – 21 サイクル

DRP ク ロ ッ ク周波数 DCLK DRP ク ロ ッ ク周波数 8 – 250 MHz

ADC ク ロ ッ ク周波数 ADCCLK DCLK からの派生クロ ッ ク 1 – 26 MHz

DCLK デューティ サイクル 40 – 60 %

XADC の基準電圧(5)

外部基準電圧 VREFP 外部の基準電源電圧 1.20 1.25 1.30 V

オンチップ基準電圧 グランド VREFP ピンから AGND、–40°C ≤ Tj ≤ 100°C

1.2375 1.25 1.2625 V

グランド VREFP ピンから AGND、–55°C ≤ Tj < –40°C、 100°C < Tj ≤ 125°C

1.225 1.25 1.275 V

注記:

1. オフセッ ト エラーおよびゲイン エラーは、 XADC の自動ゲイン キャ リブレーシ ョ ン機能を有効にする と解除されます。 この機能が有効な場合に

指定されている値です。

2. ビッス ト リーム オプシ ョ ンの XADCEnhancedLinearity が ON の場合に対してのみ指定されている値です。

3. 詳細は、『7 シ リーズ FPGA および Zynq-7000 SoC XADC デュアル 12 ビッ ト 1MSPS アナログ-デジタル コンバーター ユーザー ガイ ド』 (UG480:英語版、 日本語版) の第 2 章 「アナログ-デジタル コンバーター (ADC)」 を参照してください。

4. 詳細は、『7 シ リーズ FPGA および Zynq-7000 SoC XADC デュアル 12 ビッ ト 1MSPS アナログ-デジタル コンバーター ユーザー ガイ ド』 (UG480:英語版、 日本語版) の第 5 章 「XADC のタイ ミ ング」 を参照してください。

5. 基準電圧が VREFP = 1.25V および VREFN = 0V の標準電圧以外の場合、理想的な伝達関数からのずれが生じます。 また、内部センサーの温度や電

源などの計測値にも影響を与えます。 外付けレシオメ ト リ ッ ク タイプのアプリ ケーシ ョ ンでは、 電源電圧および基準電圧の変動は ±4% まで許容

されます。

表 100: XADC の仕様 (続き)

パラメーター シンボル コ メン ト /条件 最小 標準 最大 単位

Page 71: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 71

コンフ ィギュレーシ ョ ンのスイッチ特性

eFUSE プログラム条件

表 102 に、eFUSE 特有のプログラム条件を示します。詳細は、『7 シ リーズ FPGA コンフ ィギュレーシ ョ ン ユーザー ガイ ド』 (UG470:英語版、 日本語版) を参照して ください。

表 101: コンフ ィギュレーシ ョ ンのスイッチ特性

シンボル 説明スピード グレード

単位-3 -2 -1C/-1I/-1LI -1Q

電源投入タイ ミング特性

TPL(1) プログラム レイテンシ 5.00 5.00 5.00 5.00 ms、 大

TPOR

パワーオン リセッ ト (立ち上がり時間 50ms) 10/50 10/50 10/50 10/50 ms、小/ 大

パワーオン リ セッ ト (1ms の立ち上がり時間)、パワーオン リセッ トの無効化機能は無効(devcfg.CTRL.PCFG_POR_CNT_4K = 0)(2)

10/35 10/35 10/35 10/35 ms、小/ 大

パワーオン リ セッ ト (1ms の立ち上がり時間)、パワーオン リセッ トの無効化機能は有効(devcfg.CTRL.PCFG_POR_CNT_4K = 1)(2)

2/8 2/8 2/8 2/8 ms、小/ 大

TPROGRAM プログラム パルス幅 250.00 250.00 250.00 250.00 ns、 小

バウンダリスキャン ポートのタイ ミング仕様

TTAPTCK/TTCKTAP TMS および TDI のセッ ト アップ/ホールド 3.00/2.00 3.00/2.00 3.00/2.00 3.00/2.00 ns、 小

TTCKTDO TCK 立ち下がりエッジから TDO 出力 7.00 7.00 7.00 7.00 ns、 大

FTCK TCK の周波数 66.00 66.00 66.00 66.00 MHz、 大

内部コンフ ィギュレーシ ョ ン アクセス ポート

FICAPCK内部コンフ ィギュレーシ ョ ン アクセス ポー ト(ICAPE2) 100.00 100.00 100.00 100.00 MHz、 大

デバイス DNA アクセス ポート

FDNACK DNA アクセス ポート (DNA_PORT) 100.00 100.00 100.00 100.00 MHz、 大

注記:

1. コンフ ィギュレーシ ョ ンでよ り長い遅延をサポートするには、 『7 シ リーズ FPGA コンフ ィギュレーシ ョ ン ユーザー ガイ ド』 (UG470: 英語版、

日本語版) に記載のデザイン ソ リ ューシ ョ ンを使用して ください。

2. 非セキュア ブートのみです。 PL の電源を切断して再投入する前に、 PS は電源投入済みかつ安定している状態で計測されたものです。

表 102: eFUSE プログラム条件(1)

シンボル 説明 最小 標準 最大 単位

IPLFS PL の VCCAUX 電源電流 – – 115 mA

IPSFS PS の VCCPAUX 電源電流 – – 115 mA

t j 温度範囲 15 – 125 °C

注記:

1. eFUSE プログラム中は Zynq-7000 デバイスをコンフ ィギュレーシ ョ ンしないでください。

Page 72: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 72

改訂履歴

次の表に、 この文書の改訂履歴を示します。

日付 バージョ ン 内容

2012 年 5 月 7 日 1.0 初版

2012 年 6 月 27 日 1.1 表 1 の VIN、 注記 3、 注記 4 を変更し、 VPREF、 VPIN、 注記 5 を追加。 表 2 の説明および注記を更新。表 3 を更新して RIN_TERM を追加。表 5 から ICCMIOQ を削除。表 6 から ICCMIOQ を削除してXC7Z020 を更新。 表 10 の LVCMOS12、 SSTL135、 および SSTL15 を更新。 表 18 を更新。

「PS パフォーマンス特性」 セクシ ョ ンにタイ ミ ング図を追加し、 表を更新。

表 50 を更新し て注記 2 および 3 を追加。 表 51 に注記 2 および注記 3 を追加。 表 53 にTIOIBUFDISABLE を追加。 表 62 から大半の組み合わせ遅延の仕様と TCINCK/TCKCIN を削除。

表 100 のオフセッ トおよびゲインのエラーと一致の説明を更新し、 積分非直線性に注記 2 を追加。

2012 年 9 月 12 日 1.2 表 1 の注記 3 を変更して注記 5 を追加。 表 2 の Tj、 注記 4、 注記 9 を更新。 表 3 を RIN_TERM を含むよ うに更新。 表 4 を追加。 表 6 の XC7Z020 仕様を更新。 表 8 の規格を更新。 表 12 の仕様を更新。

「AC スイ ッチ特性」 が ISE 14.2 スピード仕様に対応するよ う更新。

「PS パフォーマンス特性」 セクシ ョ ンの説明、 表、 図 4 を更新して図 5 を追加。 図 6 ~図 13 のパラ メーターを更新。 表 17 の値を更新。 表 23 に注記 2 を追加。 表 36 に注記 3 を追加。 表 41 の説明および FMSPICLK を更新。

表 51 の注記 3 を更新。 表 72 および表 73 の FPFDMAX 条件を変更。 表 84 のデバイスを更新して値を追加。

2013 年 2 月 11 日 1.3 ISE ツール 14.4 および Vivado ツール 2012.4 のそれぞれについて v1.05 (-3、 -2、 および -1) のスピード仕様に基づいて 「AC スイ ッチ特性」 を更新。 表 15 および表 16 で、 XC7Z020 デバイスをProduction ステータス、 およびスピード グレード -2、 -1 に更新。

「概要」 の記述を更新。表 1 の VPIN を更新。表 2 で、VPIN および IIN を更新、注記 2 を追加。表 3で、 PS の仕様を変更、 CPIN を追加、 IRPD に関する注記 3 を削除。 表 5 に値を追加。 「電流条件」セクシ ョ ンを更新。表 7 の説明を更新。表 8 で、注記 1 を更新、 LVTTL、注記 2 と注記 3 を削除、および SSTL135 を追加。 表 9 を追加。 表 10 から HSTL_I_12 および SSTL_12 を削除。 表 12 から DIFF_SSTL12 を削除。 表 13 で、 VCCO の 小値/ 大値を更新。

「PS のスイ ッチ特性」 で、 表、 図、 注記、 テス ト条件 (適用される場合) の追加など、 多く を変更。表 17 で、 6:2:1 ク ロ ッ ク周波数倍率を更新。 表 35 で、 TULPIDCK の 小値を更新。 表 51 に、 「2:1メモ リ コン ト ローラー」 セクシ ョ ンを追加。

表 69 の注記 1 を更新。表 84 の注記 1 および注記 2 を更新。表 100 で、「オフセッ ト エラー」、「オフセッ トの一致」、 「ゲイン エラー」、 「ゲインの一致」、 「外部チャネル入力の範囲 ( 大)」 についての記載を更新。 表 101 に 「内部コンフ ィギュレーシ ョ ン アクセス ポート 」 を追加。

2013 年 2 月 14 日 1.4 表 34 の TQSPICKD2 の数式を変更。図 4 および図 5 で、該当する表の記載と一致するよ うにタイ ミング パラ メーター名を更新。

2013 年 2 月 19 日 1.4.1 バージ ョ ン番号を修正。

2013 年 3 月 19 日 1.5 表 15 および表 16 で、XC7Z010 デバイスを Production ステータス、およびスピード グレード -2、-1 に更新。

図 4 に OUT0 を追加して更新。 表 33 に注記 2 を追加。 表 38 および図 9 を追加。

2013 年 4 月 24 日 1.6 このデータシートに記載されているすべてのデータは、 Production リ リースに伴う ものです。 ISE14.5 および Vivado 2013.1 のそれぞれについて v1.06 (-3、 -2、および -1) のスピード仕様に基づいて 「AC スイ ッチ特性」 を更新。 表 15 および表 16 を、 スピード グレード -3 の XC7Z010 およびXC7Z020 の Production グレード リ リースを含むよ うに更新。

「PS パワーオン リセッ ト 」 セクシ ョ ンを削除。 「PS—PL の電源シーケンス」 セクシ ョ ンを更新。

表 1 の VIN (I/O 入力電圧) の値を表 4 と一致するよ うに更新し、 注記 4 と以前の注記 5 を 1 つにして新たに注記 6 を追加。表 2 の VIN の説明を更新し、注記 8 を追加。表 4 の 初の 3 行を更新。表 1 および表 4 の記載と一致するよ う表 10 の PCI33_3 小電圧を更新。 表 13 に注記 1 を追加。表 34 に新しいデータを追加して負荷の条件を明確化。 表 51 の表題をわかりやすく記載。 データシート全体 (表 62、 表 63、 表 64、 表 79) から 「ホールド タイムが 0 とは、 ホールド タイムがないか負であるこ とを意味する」 とい う注記を削除。

Page 73: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 73

2013 年 7 月 8 日 1.7 表 2に注記 5を追加。 表 17 の CPU ク ロ ッ ク パフォーマンスの周波数 (6:2:1) を修正。 表 18 のFDDR3L_MAX 値を更新。 表 19 に FAXI_MAX を追加。 表 25 および表 26 の 小 TDQVALID 値を更新。 表 37 の FSDSCLK 大値を修正。 表 38 の FSDSCLK および FSDIDCLK を修正。 表 78 および表 82 の値が間違ってレポート されていたので、 スピード仕様に合わせて更新。

2013 年 9 月 12 日 1.8 文書全体に XC7Z015 の記述を追加。 このデータシー ト で GTP ト ランシーバーを搭載するのはXC7Z015 のみ。 表 1、 表 2、 表 7、 「PL の電源投入/切断シーケンス」 , 「PS—PL の電源シーケンス」、「GTP ト ランシーバーの仕様 (XC7Z012S および XC7Z015 のみ)」、「PCI Express デザイン用統合インターフェイス ブロ ッ クのスイ ッチ特性 (XC7Z012S および XC7Z015 のみ)」 に GTP ト ランシーバーの仕様を追加。 表 101 に USRCCLK 出力のセクシ ョ ンを追加し、 TPOR の値を明記。表 102 に IPSFS を追加。 「免責事項」 を更新。

2013 年 11 月 26 日 1.9 XQ7Z020 の -1Q スピード グレード /温度範囲の仕様を追加。 XA7Z010 および XA7Z020 の -1Qスピード グレード /温度範囲の仕様を追加。 表 6 から注記 1 と 2 を削除。 表 14 を追加。 表 100 の仕様を更新。 表 101 で、 「USRCCLK 出力」 のセクシ ョ ンを削除、 TPL、 TPROGRAM、 注記 1、 および 「デバイス DNA アクセス ポート 」 セクシ ョ ンを追加、 TPOR の説明を更新。

2014 年 1 月 20 日 1.10 表 2 の注記 7 を更新。表 4 に注記 2 を追加。データシートおよび表 14 のスピード ファ イル情報を更新。 表 15 および表 16 を、 -1I および -1Q スピード グレードの XA7Z010 および XA7Z020 のProduction リ リースを含むよ うに更新。 表 52 に I/O 規格を追加し、 すべての TIOTP スピード仕様を更新。

2014 年 2 月 25 日 1.11 表 15 および表 16 に、 XC7Z015 の全スピード グレードおよび温度範囲が Production リ リースに変更されたこ とを反映。 表 5、 表 6、 および表 71 に XC7Z015 のデータを追加。 表 27 を追加。

2014 年 7 月 14 日 1.12 カスタマー通知『7 シ リーズ FPGA および Zynq-7000 SoC データシートのアップデート : I/O アンダーシ ュー ト 電圧』 (XCN14014) の情報に合わせて表 4 の注記 2 を更新。 「LVDS DC 仕様(LVDS_25)」 とい う タイ トルを追加。 表 27 の TDQSS の単位を修正。 「入力/出力遅延のスイ ッチ特性」 という タイ トルを更新。 表 60 で、 FIDELAYCTRL_REF、 TIDELAYPAT_JIT、 TODELAYPAT_JIT および注記 1 を更新。

表 62 から注記を削除。 表 74 で、 TICKOF の説明を更新、 注記 2 を追加。 表 75 で、 TICKOFFAR の説明を更新、 注記 2 を追加。 表 85 で、 「DVPPOUT」 および 「VIN」 を改訂、 注記 2 を追加。 図 20および図 21 の中の記載を改訂、 図 21 の後に注記を追加。 表 99 に注記 1 を追加。

2014 年 10 月 9 日 1.13 文書全体に -1LI スピード グレードを追加。 「概要」 を更新。 文書全体で HR I/O バンクのディ スクリプター 「3.3V」 を削除。 「PL の電源投入/切断シーケンス」 で、 「記載されている以外に推奨される電源シーケンスはあ り ません。」 の 1 文を追加。 「PS—PL の電源シーケンス」 で一連の PL 電源を削除。 表 20 で、 標準値を削除し、 TRFPSCLK の 大値を追加。

表 25 ~表 32 で、VREF から VREF までの測定値であるこ とを示す注記を追加。「I/O 規格での調整計測方法」 を追加。

2014 年 11 月 19 日 1.14 「概要」 に VCCBRAM を追加。 -1L スピード グレードを -1LI に置き換え、 VCCINT および

VCCBRAM の 1.0V の行を削除 (表 2)Vivado 2014.4 に基づいて 「AC スイ ッチ特性」 を更新。表 14の Vivado ツール バージ ョ ンを更新。表 15 で、 XC7Z010、 XC7Z015、および XC7Z020 デバイスの -1LI スピード グレードを Advance から Production に変更。 表 16 で、 スピード グレード -2E、-2I、 -1C、 および -1I の XC7Z010 と XC7Z020 デバイスに Vivado 2013.1 ツール バージ ョ ンを追加、 -1LI スピード グレードのすべてのコマーシャル デバイスに Vivado 2014.4 ツール バージ ョ ンを追加、 表の注記を削除。 「Vivado ツールでの適切なスピード グレードおよび電圧の選択」 を追加。 表 49 に注記 1 を追加。 表 51 で、 LPDDR2 の行を 「2:1 メモ リ コン ト ローラー」 セクシ ョ ンに移動。

2015 年 2 月 23 日 1.15 表 1 および表 2 の VCCPINT の説明を更新。 表 11 に注記 6 を追加。 表 13 で、

VICM の 大値を 1.425V から 1.500V に変更。 表 22 の見出しを更新。 図 1 および

表 23。 表 34 で、 TQSPIDCK2 および TQSPICKD2 の 小値を 6ns と 12.5ns にそれぞれ更新、

注記 5 を削除。 表 65 で、 TRDCK_DI_ECCW/TRCKD_DI_ECCW および TRDCK_DI_ECC_FIFO/

TRCKD_DI_ECC_FIFO を追加、 TRCCK_EN/TRCKC_EN のシンボルを更新、 注記 1 を更新。 表 66 で、

TDSPDCK_{A, B}_MREG_MULT/TDSPCKD_{A, B}_MREG_MULT および TDSPDCK_{A, D}_ADREG/

TDSPCKD_ {A, D}_ADREG のシンボルを更新、 TDSPDO_A_P について B 入力を A 入力に変更。

表 100 からサンプル レートの 小値を削除。

日付 バージョ ン 内容

Page 74: Zynq-7000 SoC (Z-7007S Z-7012S Z-7014S DC 特性 …...Zynq-7000 SoC (Z-7007S 、Z-7012S Z-7014S 、Z-7010 Z-7015、Z-7020): DC 特性および AC スイッチ特性 DS187 (v1.20.1)

Zynq-7000 SoC (Z-7007S、 Z-7012S、 Z-7014S、 Z-7010、 Z-7015、 Z-7020): DC 特性および AC スイッチ特性

DS187 (v1.20.1) 2018 年 7 月 2 日 japan.xilinx.comProduction 製品仕様 74

免責事項本通知に基づいて貴殿または貴社 (本通知の被通知者が個人の場合には 「貴殿」、 法人その他の団体の場合には 「貴社」。 以下同じ ) に開示される情報 (以下 「本情報」 といいます) は、 ザイ リ ンクスの製品を選択および使用するこ とのためにのみ提供されます。 適用される法律が許容する 大限の範囲で、 (1) 本情報は 「現状有姿」、およびすべて受領者の責任で (with all faults) という状態で提供され、 ザイリ ンクスは、 本通知をもって、 明示、 黙示、 法定を問わず (商品性、 非侵害、 特定目的適合性の保証を含みますがこれらに限られません)、 すべての保証および条件を負わない (否認する) ものと します。 また、 (2) ザイ リ ンクスは、 本情報 (貴殿または貴社による本情報の使用を含む) に関係し、 起因し、 関連する、 いかなる種類 ・性質の損失または損害についても、 責任を負わない (契約上、 不法行為上(過失の場合を含む)、 その他のいかなる責任の法理によるかを問わない) ものと し、 当該損失または損害には、 直接、 間接、 特別、 付随的、 結果的な損失または損害 (第三者が起こした行為の結果被った、 データ、 利益、 業務上の信用の損失、 その他あらゆる種類の損失や損害を含みます) が含まれるものと し、 それは、 たとえ当該損害や損失が合理的に予見可能であった り、 ザイ リ ンクスがそれらの可能性について助言を受けていた場合であったと しても同様です。 ザイ リ ンクスは、 本情報に含まれるいかなる誤り も訂正する義務を負わず、 本情報または製品仕様のアップデート を貴殿または貴社に知らせる義務も負いません。 事前の書面による同意のない限り、 貴殿または貴社は本情報を再生産、 変更、 頒布、 または公に展示してはなり ません。 一定の製品は、 ザイ リ ンクスの限定的保証の諸条件に従う こ と となるので、 japan.xilinx.com/legal.htm#tos で見られるザイ リ ンクスの販売条件を参照して下さい。 IP コアは、 ザイ リ ンクスが貴殿または貴社に付与したライセンスに含まれる保証と補助的条件に従う こ とにな り ます。 ザイ リ ンクスの製品は、 フェイルセーフと して、 または、 フェイルセーフの動作を要求するアプリ ケーシ ョ ンに使用するために、 設計されたり意図されたり していません。 そのよ う な重大なアプ リ ケーシ ョ ンにザイ リ ンク スの製品を使用する場合の リ ス ク と責任は、 貴殿または貴社が単独で負う ものです。japan.xilinx.com/legal.htm#tos で見られるザイ リ ンクスの販売条件を参照して下さい。

自動車用のアプリケーシ ョ ンの免責条項オートモーティブ製品 (製品番号に 「XA」 が含まれる) は、 ISO 26262 自動車用機能安全規格に従った安全コンセプ ト または余剰性の機能 ( 「セーフティ設計」 ) がない限り、 エアバッグの展開における使用または車両の制御に影響するアプリ ケーシ ョ ン ( 「セーフティアプ リ ケーシ ョ ン」 ) における使用は保証されていません。 顧客は、 製品を組み込むすべてのシステムについて、 その使用前または提供前に安全を目的と して十分なテス ト を行う ものと します。セーフティ設計なしにセーフティ アプリ ケーシ ョ ンで製品を使用する リ スクはすべて顧客が負い、 製品責任の制限を規定する適用法令および規則にのみ従う ものと します。

この資料に関するフ ィードバッ クおよびリ ンクなどの問題につきましては、 [email protected] まで、 または各ページの右下にある [フ ィードバッ ク送信] ボタンをク リ ッ クする と表示されるフォームからお知らせください。いただきましたご意見を参考に早急に対応させていただきます。 なお、 このメール アドレスへのお問い合わせは受け付けており ません。 あらかじめご了承ください。

2015 年 9 月 22 日 1.16 カスタマー通知 『PS の電源切断シーケンスに関する Zynq-7000 SoC の要件』 (XCN15034) の情報に合わせてデータシート の内容を更新。 『Zynq-7000 SoC PS の電源切断シーケンスの要件』 表 5で、 -1LI スピード グレードの XQ7Z020 デバイスに対して静止電流を指定。 「PS の電源投入/切断シーケンス」 を更新。 表 16 で、 -1LI スピード グレード XQ7Z020 デバイスの Production 仕様のソフ ト ウェア バージ ョ ン情報から 「N/A」 を削除。 表 33 に FSMC_REF_CLK を追加。

2015 年 11 月 24 日 1.17 Vivado 2015.4 に基づいて 「AC スイ ッチ特性」 を更新。 表 15 : XQ7Z020 の 「Production」 欄に-1LI スピード グレードを追加。表 16 : XQ7Z020 の 「-1LI スピード グレード」欄に Vivado 2015.4ツール バージ ョ ンを追加。図 4 および図 5 に、QSPI_SCLK_OUT のクロ ッ ク パルスを余分に追加。

2016 年 7 月 26 日 1.18 「PS の電源投入/切断シーケンス」 の 1 文目を更新。 表 22 の注記 1 に TPSPOR を追加。 表 54 で、LVCMOS (3.3V)、 LVTTL (3.3V)、 および PCI33 (3.3V) の VMEAS を 1.65V に変更。

2016 年 10 月 3 日 1.19 文書全体で XC7Z007S、 XC7Z012S、 および XC7Z014S を追加。 Vivado 2016.3 に基づいて 「ACスイ ッチ特性」 を更新。

2017 年 6 月 15 日 1.20 表 2 の注記 7 に 1.35V を追加。 「AC スイ ッチ特性」の 初の段落の説明で Vivado 2016.3 に変更。表 60 で TIDELAYRESOLUTION の単位を ps から µs に変更。

2018 年 7 月 2 日 1.20.1 編集上の更新。 技術的内容は変更なし。

日付 バージョ ン 内容